JPS5978595U - メモリ−ストツプ回路 - Google Patents

メモリ−ストツプ回路

Info

Publication number
JPS5978595U
JPS5978595U JP17195382U JP17195382U JPS5978595U JP S5978595 U JPS5978595 U JP S5978595U JP 17195382 U JP17195382 U JP 17195382U JP 17195382 U JP17195382 U JP 17195382U JP S5978595 U JPS5978595 U JP S5978595U
Authority
JP
Japan
Prior art keywords
tape
stop circuit
stop signal
memory stop
outputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP17195382U
Other languages
English (en)
Other versions
JPH0216427Y2 (ja
Inventor
厚主 幸徳
杉村 幸生
Original Assignee
三洋電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三洋電機株式会社 filed Critical 三洋電機株式会社
Priority to JP17195382U priority Critical patent/JPS5978595U/ja
Publication of JPS5978595U publication Critical patent/JPS5978595U/ja
Application granted granted Critical
Publication of JPH0216427Y2 publication Critical patent/JPH0216427Y2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案−実施例の回路ブロック図、第2図はそ
の要部波形図である。 主な図番の説明、1・・・アップダウンカウンタ部、2
・・・ストップ信号出力部。

Claims (1)

    【実用新案登録請求の範囲】
  1. テープ走行に関連して増減するアップダウンカウンタ部
    と、該カウンタ部出力を入力としてテープストップ信号
    を出力するストップ信号出力部とを備え、テープ停止ま
    でのテープ走行量に応じて前記テープストップ信号の発
    生タイミングが変化することを特徴とするメモリースト
    ップ回路。
JP17195382U 1982-11-12 1982-11-12 メモリ−ストツプ回路 Granted JPS5978595U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17195382U JPS5978595U (ja) 1982-11-12 1982-11-12 メモリ−ストツプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17195382U JPS5978595U (ja) 1982-11-12 1982-11-12 メモリ−ストツプ回路

Publications (2)

Publication Number Publication Date
JPS5978595U true JPS5978595U (ja) 1984-05-28
JPH0216427Y2 JPH0216427Y2 (ja) 1990-05-07

Family

ID=30374959

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17195382U Granted JPS5978595U (ja) 1982-11-12 1982-11-12 メモリ−ストツプ回路

Country Status (1)

Country Link
JP (1) JPS5978595U (ja)

Also Published As

Publication number Publication date
JPH0216427Y2 (ja) 1990-05-07

Similar Documents

Publication Publication Date Title
JPS5978595U (ja) メモリ−ストツプ回路
JPS5978594U (ja) メモリ−ストツプ回路
JPS58107633U (ja) 出力回路
JPS58101232U (ja) マイクロコンピユ−タ
JPS5999298U (ja) ダイナミツクメモリのアクセスタイミング回路
JPS5986092U (ja) テ−プレコ−ダ
JPS6062898U (ja) エンジン発電機の電圧制御装置
JPS58191565U (ja) 経済走行表示装置
JPS601037U (ja) 二者択一回路
JPS60163376U (ja) 比較テスタ−
JPS591141U (ja) テ−プの走行表示回路
JPS6133294U (ja) パイロツトト−ン発生回路
JPS59165027U (ja) マイクロコンピユ−タのリセツト回路
JPS5847945U (ja) 要求信号処理回路
JPS59147197U (ja) 残響効果装置
JPS5815489U (ja) スイツチングレギユレ−タ
JPS6059635U (ja) Da変換器
JPS5850542U (ja) クロツク作成回路
JPS6121090U (ja) テ−プカウンタ装置
JPS6087038U (ja) Adコンバ−タ内蔵マイクロコンピユ−タ
JPS6126324U (ja) パルス幅変調制御信号発生器
JPS5811332U (ja) 波形整形回路
JPS5984637U (ja) カ−ド発行機
JPS59118036U (ja) デ−タ入力回路
JPS60125501U (ja) 目盛付粘着テ−プ