JPS6074297U - Ramアクセス回路 - Google Patents
Ramアクセス回路Info
- Publication number
- JPS6074297U JPS6074297U JP16472983U JP16472983U JPS6074297U JP S6074297 U JPS6074297 U JP S6074297U JP 16472983 U JP16472983 U JP 16472983U JP 16472983 U JP16472983 U JP 16472983U JP S6074297 U JPS6074297 U JP S6074297U
- Authority
- JP
- Japan
- Prior art keywords
- access circuit
- ram access
- ram
- circuit
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来の一般的なRAMのアクセス回路図、第2
図は第1図の動作タイムチャート図、第3図は従来方式
の2ポ一トRAMのアクセス回路図、第4図は第3図の
動作タイムチャート図、第5図は本考案の一実施例の回
路図、第6図は第5図の動作タイムチャート図である。 1・・・マイクロプロセッサ、2・・・2ポ一トRAM
、3・・・アドレスラッチ、4・・・データラッチ、5
・・・アドレスデユーダ、6・・・書込ストローブ発生
回路、7・・・アドレスバス、8・・・データバス、9
・・・クロック、10・・・ラッチクロック、11・・
・書込ストローブ、12・・・アドレスデータ、13・
・・書込データ、14・・・読出しアドレス、15・・
・読出しデータ、16・・・読出しストローブ。
図は第1図の動作タイムチャート図、第3図は従来方式
の2ポ一トRAMのアクセス回路図、第4図は第3図の
動作タイムチャート図、第5図は本考案の一実施例の回
路図、第6図は第5図の動作タイムチャート図である。 1・・・マイクロプロセッサ、2・・・2ポ一トRAM
、3・・・アドレスラッチ、4・・・データラッチ、5
・・・アドレスデユーダ、6・・・書込ストローブ発生
回路、7・・・アドレスバス、8・・・データバス、9
・・・クロック、10・・・ラッチクロック、11・・
・書込ストローブ、12・・・アドレスデータ、13・
・・書込データ、14・・・読出しアドレス、15・・
・読出しデータ、16・・・読出しストローブ。
Claims (1)
- マイクロプロセッサとRAMより成るマイクロコンピュ
ータ回路において、RAMのアドレス及び書込データを
ラッチする手段と、書込タイミング信号を遅延させる回
路を設けたことを特徴りするRAMアクセス回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16472983U JPS6074297U (ja) | 1983-10-26 | 1983-10-26 | Ramアクセス回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16472983U JPS6074297U (ja) | 1983-10-26 | 1983-10-26 | Ramアクセス回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6074297U true JPS6074297U (ja) | 1985-05-24 |
Family
ID=30361081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16472983U Pending JPS6074297U (ja) | 1983-10-26 | 1983-10-26 | Ramアクセス回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6074297U (ja) |
-
1983
- 1983-10-26 JP JP16472983U patent/JPS6074297U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6074297U (ja) | Ramアクセス回路 | |
JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
JPS60164258U (ja) | デ−タ転送制御装置 | |
JPS59134842U (ja) | 車載電子機器用のワンチツプマイコンのメモリ拡張装置 | |
JPS60123045U (ja) | リ−ド/ライトプロテクシヨン装置 | |
JPS58140599U (ja) | ダイナミツクランダムアクセスメモリ制御回路 | |
JPS59165043U (ja) | 誤動作防止回路 | |
JPS6080600U (ja) | 電気的消去型prom | |
JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
JPS5851333U (ja) | プログラム処理装置 | |
JPS5851361U (ja) | マイクロコンピユ−タ制御回路 | |
JPS59134838U (ja) | メモリアクセス記録装置 | |
JPS6065843U (ja) | メモリアドレス拡張回路 | |
JPS6044298U (ja) | メモリ書込み回路 | |
JPS59187850U (ja) | 記憶回路アドレス装置 | |
JPS60166036U (ja) | プリセツトデ−タ書込み装置 | |
JPS6095653U (ja) | デ−タバス制御装置 | |
JPS5872798U (ja) | Prom書込み確認装置 | |
JPS59118048U (ja) | 双方向ダイレクトメモリアクセス転送回路 | |
JPS617000U (ja) | メモリ内蔵型lsi | |
JPS63168549U (ja) | ||
JPS601037U (ja) | 二者択一回路 | |
JPS6030050U (ja) | デ−タメモリアクセス方式 | |
JPS603999U (ja) | メモリ内蔵lsi | |
JPS59161185U (ja) | デジタル画像表示回路 |