JPS6030050U - デ−タメモリアクセス方式 - Google Patents

デ−タメモリアクセス方式

Info

Publication number
JPS6030050U
JPS6030050U JP11718483U JP11718483U JPS6030050U JP S6030050 U JPS6030050 U JP S6030050U JP 11718483 U JP11718483 U JP 11718483U JP 11718483 U JP11718483 U JP 11718483U JP S6030050 U JPS6030050 U JP S6030050U
Authority
JP
Japan
Prior art keywords
memory access
access method
data memory
memory area
divided
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11718483U
Other languages
English (en)
Inventor
俊明 増田
大竹 悟
川口 高則
尾崎 和正
Original Assignee
株式会社日立製作所
日立エンジニアリング株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立製作所, 日立エンジニアリング株式会社 filed Critical 株式会社日立製作所
Priority to JP11718483U priority Critical patent/JPS6030050U/ja
Publication of JPS6030050U publication Critical patent/JPS6030050U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は本考案のメモリマツプ図、第2図は本考案のマ
イクロコンピュータシステムのブロック図、第3図は本
考案のフローチャートである。 1・・・CPU中央演算処理装置、2・・・通常メモリ
、3・・・拡張メモリ、4・・・拡張メモリ切換用ペー
ジレジスタ、11・・・アドレス・バス、10・・・デ
ータΦバス。

Claims (1)

    【実用新案登録請求の範囲】
  1. 8ビツトマイクロコンピユータにおいて通常メモリ領域
    と拡張メモリ領域に分割して、アドレス情報を判断し、
    メモリのアクセス手順を切換えるためのページレジスタ
    を設けたことを特徴とするデータメモリアクセス方式。
JP11718483U 1983-07-29 1983-07-29 デ−タメモリアクセス方式 Pending JPS6030050U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11718483U JPS6030050U (ja) 1983-07-29 1983-07-29 デ−タメモリアクセス方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11718483U JPS6030050U (ja) 1983-07-29 1983-07-29 デ−タメモリアクセス方式

Publications (1)

Publication Number Publication Date
JPS6030050U true JPS6030050U (ja) 1985-02-28

Family

ID=30269855

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11718483U Pending JPS6030050U (ja) 1983-07-29 1983-07-29 デ−タメモリアクセス方式

Country Status (1)

Country Link
JP (1) JPS6030050U (ja)

Similar Documents

Publication Publication Date Title
JPS6034648U (ja) マイクロコンピユータにおけるメモリ・ページング・システム
JPS6030050U (ja) デ−タメモリアクセス方式
JPS58147050U (ja) 情報処理装置
JPS59134838U (ja) メモリアクセス記録装置
JPS59118048U (ja) 双方向ダイレクトメモリアクセス転送回路
JPS60123051U (ja) 共有メモリの制御装置
JPS6087050U (ja) デ−タ転送制御装置
JPS60135939U (ja) 処理装置の暴走検出回路
JPS6065845U (ja) 読出専用記憶装置
JPS60180051U (ja) データ伝送制御装置
JPS617175U (ja) 画像表示装置
JPS6074297U (ja) Ramアクセス回路
JPS5872050U (ja) レシ−ト印字装置
JPS6034652U (ja) 情報転送装置
JPS60116539U (ja) デ−タ処理システム
JPS59166547U (ja) 情報送出回路
JPS6124900U (ja) 選択回路
JPS6047058U (ja) チヤネル制御装置
JPS58108547U (ja) デ−タ転送装置
JPS59108951U (ja) 情報処理装置
JPS60173199U (ja) Icメモリユニツト
JPS5836444U (ja) 電子計算機の処理装置
JPS60167462U (ja) 画像処理装置
JPS5851361U (ja) マイクロコンピユ−タ制御回路
JPS59182762U (ja) 情報処理装置