JPS5957033U - 規定数パルス発生回路 - Google Patents
規定数パルス発生回路Info
- Publication number
- JPS5957033U JPS5957033U JP15164782U JP15164782U JPS5957033U JP S5957033 U JPS5957033 U JP S5957033U JP 15164782 U JP15164782 U JP 15164782U JP 15164782 U JP15164782 U JP 15164782U JP S5957033 U JPS5957033 U JP S5957033U
- Authority
- JP
- Japan
- Prior art keywords
- generation circuit
- pulse generation
- specified number
- number pulse
- pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案の実施例を示すブロック図、第2図は第
1図における各部の波形を示すタイミングチャートであ
る。 PIT・・・タイマ(プログラマブル−インターバルタ
イマ)、G・・・ANDゲート(論理積回路)、DAT
・・・データ信号、GP・・・ゲートパルス、CLK・
・・クロックパルス。 ゛
1図における各部の波形を示すタイミングチャートであ
る。 PIT・・・タイマ(プログラマブル−インターバルタ
イマ)、G・・・ANDゲート(論理積回路)、DAT
・・・データ信号、GP・・・ゲートパルス、CLK・
・・クロックパルス。 ゛
Claims (1)
- 送出パルス数のデータに基づきクロックパルスと同期し
た前記送出パルス数と対応するパルス幅のゲートパルス
を送出するプログラマブル・インターバルタイマと、前
記クロックパルスが一方の入力へ与えられかつ前記ゲー
トパルスが他方の入力へ与えられる論理積回路とからな
ることを特徴とする規定数パルス発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15164782U JPS5957033U (ja) | 1982-10-06 | 1982-10-06 | 規定数パルス発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15164782U JPS5957033U (ja) | 1982-10-06 | 1982-10-06 | 規定数パルス発生回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5957033U true JPS5957033U (ja) | 1984-04-13 |
Family
ID=30335990
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15164782U Pending JPS5957033U (ja) | 1982-10-06 | 1982-10-06 | 規定数パルス発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5957033U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0292014A (ja) * | 1988-09-28 | 1990-03-30 | Nec Corp | 信号出力回路 |
-
1982
- 1982-10-06 JP JP15164782U patent/JPS5957033U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0292014A (ja) * | 1988-09-28 | 1990-03-30 | Nec Corp | 信号出力回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5957033U (ja) | 規定数パルス発生回路 | |
JPS60102690U (ja) | 放射線測定器雑音防止回路 | |
JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
JPS601037U (ja) | 二者択一回路 | |
JPS5986742U (ja) | プログラマブルタイミング発生回路 | |
JPS6025240U (ja) | 周波数変換回路 | |
JPS5928863U (ja) | 磁気デイスク装置のレデイ回路 | |
JPS6135443U (ja) | パルス出力制御回路 | |
JPS59180527U (ja) | 定パルス幅信号発生器 | |
JPS58158540U (ja) | パルス選択回路 | |
JPS60119138U (ja) | パルス発生回路 | |
JPS5950596U (ja) | パルスモ−タ駆動回路 | |
JPS60139342U (ja) | 奇数分周回路 | |
JPS6085474U (ja) | 垂直パルス分離回路 | |
JPS58114598U (ja) | Ccd入出力回路 | |
JPS58538U (ja) | デ−タ速度変換回路 | |
JPS59164382U (ja) | 制御監視システム | |
JPS58129738U (ja) | 遅延回路 | |
JPS60170834U (ja) | マイクロコンピユ−タ用リセツト回路 | |
JPS6079834U (ja) | クロツクパルス検出回路 | |
JPS62300U (ja) | ||
JPS60181697U (ja) | 目覚し時計 | |
JPS5978735U (ja) | 信号異常検出回路 | |
JPS60129747U (ja) | パルス発生回路 |