JPS5928863U - 磁気デイスク装置のレデイ回路 - Google Patents
磁気デイスク装置のレデイ回路Info
- Publication number
- JPS5928863U JPS5928863U JP12464782U JP12464782U JPS5928863U JP S5928863 U JPS5928863 U JP S5928863U JP 12464782 U JP12464782 U JP 12464782U JP 12464782 U JP12464782 U JP 12464782U JP S5928863 U JPS5928863 U JP S5928863U
- Authority
- JP
- Japan
- Prior art keywords
- magnetic disk
- interval
- ready signal
- circuit
- ready
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のレディ回路の概略的構成図、第2図はそ
の動作を説明するためのタイミングチャート、第3図は
この考案の一実施例に係るレディ回路の構成図、第4図
はその動作を説明するためのタイミングチャートである
。 1・・・インタバルタイマ、2a、2b・・・D型フリ
ップ、3a、 3b、 4a、 4b・・・ナン
ド回路。
の動作を説明するためのタイミングチャート、第3図は
この考案の一実施例に係るレディ回路の構成図、第4図
はその動作を説明するためのタイミングチャートである
。 1・・・インタバルタイマ、2a、2b・・・D型フリ
ップ、3a、 3b、 4a、 4b・・・ナン
ド回路。
Claims (1)
- クロックパルスをカウントしてインデックスパルスの周
期が所定の間隔で入力する場合に一定の期間インタバル
レディ信号を出力するカウンタ手段と、上記インタバル
レディ信号を上記インデックスパルスに同期してラッチ
する複数段のフリップフロップ回路と、このフリップフ
ロップ回路の出力信号に同期して上記インタバルレディ
信号に応じたレディ信号を出力するようにした論理回路
とを具備したことを特徴とする磁気ディスク装置のレデ
ィ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12464782U JPS5928863U (ja) | 1982-08-18 | 1982-08-18 | 磁気デイスク装置のレデイ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12464782U JPS5928863U (ja) | 1982-08-18 | 1982-08-18 | 磁気デイスク装置のレデイ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5928863U true JPS5928863U (ja) | 1984-02-22 |
Family
ID=30284066
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12464782U Pending JPS5928863U (ja) | 1982-08-18 | 1982-08-18 | 磁気デイスク装置のレデイ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5928863U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60254454A (ja) * | 1984-05-31 | 1985-12-16 | Toshiba Corp | フロツピデイスク装置 |
-
1982
- 1982-08-18 JP JP12464782U patent/JPS5928863U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60254454A (ja) * | 1984-05-31 | 1985-12-16 | Toshiba Corp | フロツピデイスク装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5928863U (ja) | 磁気デイスク装置のレデイ回路 | |
JPS60131051U (ja) | ウオツチドツグ回路 | |
JPS60129748U (ja) | パルス幅変調回路 | |
JPS6079834U (ja) | クロツクパルス検出回路 | |
JPS6135443U (ja) | パルス出力制御回路 | |
JPS5957033U (ja) | 規定数パルス発生回路 | |
JPS58538U (ja) | デ−タ速度変換回路 | |
JPS58129744U (ja) | 優先回路を有するtフリツプフロツプ回路 | |
JPS583641U (ja) | パルス遅延回路 | |
JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
JPS5977096U (ja) | 振り子付電子報時時計 | |
JPS59140520U (ja) | 電子ボリユ−ム | |
JPS5925927U (ja) | デユ−テイサイクル制御装置 | |
JPS60184134U (ja) | メモリバツクアツプ装置 | |
JPS58135138U (ja) | タイマ回路 | |
JPS601037U (ja) | 二者択一回路 | |
JPS5991061U (ja) | ト−ン検出回路 | |
JPS6057225U (ja) | デジタル信号入力回路 | |
JPS6034628U (ja) | 初期設定回路 | |
JPS60135869U (ja) | インタリ−ブ用ramの読出し書込みパルス発生回路 | |
JPS58132433U (ja) | バツフア回路 | |
JPS60109102U (ja) | デジタル制御回路 | |
JPS5936627U (ja) | クロツクパルス抽出回路 | |
JPS6026673U (ja) | デイスク再生装置のポーズ時間制限装置 | |
JPS59174741U (ja) | デイジタル集積回路 |