JPS58161335U - 単安定マルチバイブレ−タ - Google Patents
単安定マルチバイブレ−タInfo
- Publication number
- JPS58161335U JPS58161335U JP5811082U JP5811082U JPS58161335U JP S58161335 U JPS58161335 U JP S58161335U JP 5811082 U JP5811082 U JP 5811082U JP 5811082 U JP5811082 U JP 5811082U JP S58161335 U JPS58161335 U JP S58161335U
- Authority
- JP
- Japan
- Prior art keywords
- flop
- flip
- monostable multivibrator
- predetermined time
- input terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は本考案の実施例を示す回路図、第2図は第1図
の入力信号と出力信号の関係を示すタイムチャートであ
る。 1・・・・・・Dタイプフリップフロップ、2・・曲遅
延回路、3・・・・・・入力端子、4・・曲出力端子。
の入力信号と出力信号の関係を示すタイムチャートであ
る。 1・・・・・・Dタイプフリップフロップ、2・・曲遅
延回路、3・・・・・・入力端子、4・・曲出力端子。
Claims (1)
- D入力端子を論理的ロウレベルに固定し入力パルス信号
をタイミング入力端子に入力するDタイプフリップフロ
ップと、このフリップフロップの逆極性出力を所定時間
遅延させて前記フリップフロップのセット入力とする遅
延回路とを有し、前記フリップフロップの出力として前
記所定時間のパルス幅を持つパルスを得ることを特徴と
する単安定マルチバイブレータ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5811082U JPS58161335U (ja) | 1982-04-21 | 1982-04-21 | 単安定マルチバイブレ−タ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5811082U JPS58161335U (ja) | 1982-04-21 | 1982-04-21 | 単安定マルチバイブレ−タ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58161335U true JPS58161335U (ja) | 1983-10-27 |
Family
ID=30068520
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5811082U Pending JPS58161335U (ja) | 1982-04-21 | 1982-04-21 | 単安定マルチバイブレ−タ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58161335U (ja) |
-
1982
- 1982-04-21 JP JP5811082U patent/JPS58161335U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
JPS58107633U (ja) | 出力回路 | |
JPS58522U (ja) | パルス幅整形回路 | |
JPS60119138U (ja) | パルス発生回路 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS58147334U (ja) | 接点チヤツタ除去回路 | |
JPS6030498U (ja) | エコ−回路 | |
JPS59118036U (ja) | デ−タ入力回路 | |
JPS58172283U (ja) | パルス修正回路 | |
JPS5978735U (ja) | 信号異常検出回路 | |
JPS5948137U (ja) | フリツプフロツプ回路 | |
JPS6025240U (ja) | 周波数変換回路 | |
JPS5961667U (ja) | 直流分再生回路 | |
JPS60116527U (ja) | タイマ | |
JPS58114598U (ja) | Ccd入出力回路 | |
JPS5928722U (ja) | バツクアツプ電源利用のカウンタメモリ方式における保護回路 | |
JPS5823432U (ja) | 雑音抑圧回路 | |
JPS5957033U (ja) | 規定数パルス発生回路 | |
JPS58129744U (ja) | 優先回路を有するtフリツプフロツプ回路 | |
JPS5991042U (ja) | デジタル波形弁別回路 | |
JPS58152029U (ja) | 狭幅パルス発生回路 | |
JPS58101551U (ja) | パルス信号再生装置 | |
JPS593632U (ja) | 時間遅れ回路 | |
JPS5988946U (ja) | 入力回路 | |
JPS59159200U (ja) | ステツプモ−タ駆動回路 |