JPS5952732U - パルス幅制御装置 - Google Patents

パルス幅制御装置

Info

Publication number
JPS5952732U
JPS5952732U JP13546782U JP13546782U JPS5952732U JP S5952732 U JPS5952732 U JP S5952732U JP 13546782 U JP13546782 U JP 13546782U JP 13546782 U JP13546782 U JP 13546782U JP S5952732 U JPS5952732 U JP S5952732U
Authority
JP
Japan
Prior art keywords
programmable counter
control device
pulse width
width control
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13546782U
Other languages
English (en)
Inventor
矢沢 一彦
Original Assignee
ロ−ランド株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ロ−ランド株式会社 filed Critical ロ−ランド株式会社
Priority to JP13546782U priority Critical patent/JPS5952732U/ja
Publication of JPS5952732U publication Critical patent/JPS5952732U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来のパルス幅制御装置のブロック回路図、第
2図は本考案の一実施例であるパルス幅制御装置を具備
した電子楽器のブロック回路図、第3図はその動作説明
に供する波形図である。 1・・・・・コンパレータ、20・・・・・・パルス幅
設定装置、21・・・・・・鍵盤装置、22・・・・・
・制御装置、23・・・・・・パルス幅制御スイッチ、
24・・・・・・基準クロック信号発生器、25.26
・・・・・・プログラマブルカウンタ、27・・・・・
・ゲート回路、28・・・・・・微分回路、29・・・
・・・ダイオード、30.31・・・・・・出力端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. クロック信号を入力する第1のプログラマブルカウンタ
    と、該クロック信号を入力し、該第1のプログラマブル
    カウンタの出力信号によって該信号の周期でリセットさ
    れ、且つ分周比が該第1のプログラマブルカウンタの分
    周比以上の分周比で任意に設定されることが可能な第2
    のプログラマブルカウンタとを具備し、該第2のプログ
    ラマブルカウンタの出力信号として該第1のプログラマ
    ブルカウンタの出力信号と同周波数で且つ任意のデユー
    ティ比を有するパルス信号が得られることを特徴とする
    パルス幅制御装置。
JP13546782U 1982-09-06 1982-09-06 パルス幅制御装置 Pending JPS5952732U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13546782U JPS5952732U (ja) 1982-09-06 1982-09-06 パルス幅制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13546782U JPS5952732U (ja) 1982-09-06 1982-09-06 パルス幅制御装置

Publications (1)

Publication Number Publication Date
JPS5952732U true JPS5952732U (ja) 1984-04-06

Family

ID=30304896

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13546782U Pending JPS5952732U (ja) 1982-09-06 1982-09-06 パルス幅制御装置

Country Status (1)

Country Link
JP (1) JPS5952732U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5329650A (en) * 1976-08-31 1978-03-20 Enii Kk Phase control system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5329650A (en) * 1976-08-31 1978-03-20 Enii Kk Phase control system

Similar Documents

Publication Publication Date Title
JPS5952732U (ja) パルス幅制御装置
JPS58101232U (ja) マイクロコンピユ−タ
JPS60124136U (ja) 制御装置
JPS58109339U (ja) ゲ−トパルス発生回路
JPS58109792U (ja) 音声信号遅延装置
JPS58129156U (ja) オシロスコ−プの掃引用トリガパルス発生回路
JPS58105607U (ja) 間欠運転用の制御装置
JPS60103940U (ja) 分周回路
JPS5936627U (ja) クロツクパルス抽出回路
JPS60129746U (ja) アツプダウンカウンタ
JPS6126324U (ja) パルス幅変調制御信号発生器
JPS58165677U (ja) ウインドコンパレ−タ
JPS58109793U (ja) 音声信号遅延装置
JPS58103584U (ja) ゲ−トタ−ンオフサイリスタのゲ−ト制御回路
JPS6142623U (ja) リセツト回路
JPS5988946U (ja) 入力回路
JPS5851340U (ja) 入力制御回路
JPS60127568U (ja) デユ−テイレシオ測定回路
JPS5952730U (ja) パルス波の積分回路
JPS6133529U (ja) 分周回路
JPS58132434U (ja) チヤツタリング吸収回路
JPS5927593U (ja) 表示リセツト回路
JPS59122629U (ja) デジタル回路の押釦入力装置
JPS6085434U (ja) パルス遅延装置
JPS6034690U (ja) 警報装置