JPH0357630U - - Google Patents

Info

Publication number
JPH0357630U
JPH0357630U JP11790589U JP11790589U JPH0357630U JP H0357630 U JPH0357630 U JP H0357630U JP 11790589 U JP11790589 U JP 11790589U JP 11790589 U JP11790589 U JP 11790589U JP H0357630 U JPH0357630 U JP H0357630U
Authority
JP
Japan
Prior art keywords
flip
input terminal
circuit
flop circuit
output terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11790589U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP11790589U priority Critical patent/JPH0357630U/ja
Publication of JPH0357630U publication Critical patent/JPH0357630U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Pulse Circuits (AREA)

Description

【図面の簡単な説明】
第1図は本考案によるモノマルチ回路の実施例
を示す回路図、第2図は第1図のタイミングチヤ
ート、第3図は従来のモノマルチ回路の回路図、
第4図は第3図のタイミングチヤート、第5図は
第4図のタイミングチヤートの一部にヒゲ状のパ
ルスが挿入されたタイミングチヤートである。 1……第1のDフリツプフロツプ回路、2……
第1のパルスデイレ回路、3……第2のDフリツ
プフロツプ回路、4……第2のパルスデイレ回路
、5……入力、6……出力、7〜16……各波形
、17……Dフリツプフロツプ回路、18……パ
ルスデイレ回路、19……入力、20……出力、
21〜30……各波形。

Claims (1)

    【実用新案登録請求の範囲】
  1. データをクロツク入力端子に入力し、Q出力端
    子からのパルスを第1のパルスデイレ回路により
    時間遅延させてR入力端子に入力する第1の
    Dフリツプフロツプ回路と、クロツク入力端子を
    第1のDフリツプフロツプ回路のQ出力端子に接
    続するとともに出力端子をデータ入力端子およ
    び第1のDフリツプフロツプ回路のデータ入力端
    子に接続し、Q出力端子からのパルスを第2のパ
    ルスデイレ回路により前記T時間より長いT
    時間遅延させてR入力端子に入力する第2のDフ
    リツプフロツプ回路とから構成したことを特徴と
    するモノマルチ回路。
JP11790589U 1989-10-06 1989-10-06 Pending JPH0357630U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11790589U JPH0357630U (ja) 1989-10-06 1989-10-06

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11790589U JPH0357630U (ja) 1989-10-06 1989-10-06

Publications (1)

Publication Number Publication Date
JPH0357630U true JPH0357630U (ja) 1991-06-04

Family

ID=31666106

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11790589U Pending JPH0357630U (ja) 1989-10-06 1989-10-06

Country Status (1)

Country Link
JP (1) JPH0357630U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005538326A (ja) * 2002-09-10 2005-12-15 フォンドゥリ ドゥ ジェンティリ 亜鉛または亜鉛合金からなる車輪バランス装置、このようなバランス装置のセット、このようなバランス装置を備えた車輪、バランス装置の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005538326A (ja) * 2002-09-10 2005-12-15 フォンドゥリ ドゥ ジェンティリ 亜鉛または亜鉛合金からなる車輪バランス装置、このようなバランス装置のセット、このようなバランス装置を備えた車輪、バランス装置の製造方法
JP4664073B2 (ja) * 2002-09-10 2011-04-06 フォンドゥリ ドゥ ジェンティリ 亜鉛または亜鉛合金からなる車輪バランス装置、このようなバランス装置のセット、このようなバランス装置を備えた車輪、バランス装置の製造方法

Similar Documents

Publication Publication Date Title
JPH0357630U (ja)
JPH0257630U (ja)
JPH0357629U (ja)
JPH0257629U (ja)
JPH02116129U (ja)
JPS62300U (ja)
JPS60119138U (ja) パルス発生回路
JPS611926U (ja) パルスデユ−テイ整形回路
JPS633629U (ja)
JPS58522U (ja) パルス幅整形回路
JPH0163224U (ja)
JPH01162392U (ja)
JPS60127034U (ja) 波形処理回路
JPS6356826U (ja)
JPH0279625U (ja)
JPH0429253U (ja)
JPS5830362U (ja) パルス受信回路
JPH0157820U (ja)
JPS63178920U (ja)
JPS60145738U (ja) 非同期信号とパルス信号の同期回路
JPS617151U (ja) 同期化回路
JPS5957033U (ja) 規定数パルス発生回路
JPS60132033U (ja) パルス発生器
JPH01169828U (ja)
JPS61183000U (ja)