JPS617151U - 同期化回路 - Google Patents
同期化回路Info
- Publication number
- JPS617151U JPS617151U JP9192084U JP9192084U JPS617151U JP S617151 U JPS617151 U JP S617151U JP 9192084 U JP9192084 U JP 9192084U JP 9192084 U JP9192084 U JP 9192084U JP S617151 U JPS617151 U JP S617151U
- Authority
- JP
- Japan
- Prior art keywords
- clock pulse
- circuit
- synchronization circuit
- latch
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は、本考案の実施例による同期化回路の回路図、
第2図は、本考案の実施例による同期化回路の動作を説
明するためのタイミングチャート、第3図は、従来の同
期化回路の回路図、第4図は、従来の同期化回路の動作
を説明するためのタイミングチャートである。
第2図は、本考案の実施例による同期化回路の動作を説
明するためのタイミングチャート、第3図は、従来の同
期化回路の回路図、第4図は、従来の同期化回路の動作
を説明するためのタイミングチャートである。
Claims (1)
- クロッグパルスに非同期なデータを前記クロツクパルス
で同期化する同期化回路において、前記非同期データを
ラッチするラッチ回路と、前記クロツクパルスの位相を
変換して出力す乞クロツクパルス出力回路と、前記ラッ
チ回路からのラッチ出力と前記位相変換されたクロック
パルスとを入力して同期化データを出力するフリツプフ
ロツプ回路とからなる同期化回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9192084U JPS617151U (ja) | 1984-06-20 | 1984-06-20 | 同期化回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9192084U JPS617151U (ja) | 1984-06-20 | 1984-06-20 | 同期化回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS617151U true JPS617151U (ja) | 1986-01-17 |
Family
ID=30648242
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9192084U Pending JPS617151U (ja) | 1984-06-20 | 1984-06-20 | 同期化回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS617151U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05226989A (ja) * | 1992-02-13 | 1993-09-03 | Nec Corp | 出力ラッチ回路 |
-
1984
- 1984-06-20 JP JP9192084U patent/JPS617151U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05226989A (ja) * | 1992-02-13 | 1993-09-03 | Nec Corp | 出力ラッチ回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS617151U (ja) | 同期化回路 | |
JPS617152U (ja) | 同期化回路 | |
JPS60145738U (ja) | 非同期信号とパルス信号の同期回路 | |
JPS58123393U (ja) | 電子式タイムスイツチ | |
JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
JPS59119668U (ja) | フレ−ムパルス発生回路 | |
JPS60181926U (ja) | 信号発生回路 | |
JPS59157335U (ja) | 多相クロツク発生回路 | |
JPS5857176U (ja) | 周波数差の弁別回路 | |
JPS6040164U (ja) | 表示クロツク発生回路 | |
JPS586435U (ja) | 多重位相発生回路 | |
JPS6020695U (ja) | 入力信号検出回路 | |
JPS6137542U (ja) | マイクロプロセツサ装置 | |
JPS6057225U (ja) | デジタル信号入力回路 | |
JPS59121955U (ja) | デ−タサンプリング信号発生回路 | |
JPS6043081U (ja) | 同期信号補償回路 | |
JPS6147531U (ja) | スイツチ入力保持用dフリツプフロツプ | |
JPS587217U (ja) | マスタ−クロツク発生回路 | |
JPS63171027U (ja) | ||
JPS6034628U (ja) | 初期設定回路 | |
JPS60170857U (ja) | 非同期信号受信装置 | |
JPS58164349U (ja) | クロツク発生回路 | |
JPH0238645U (ja) | ||
JPH0357630U (ja) | ||
JPS6085443U (ja) | コ−デツク回路 |