JPS59157335U - 多相クロツク発生回路 - Google Patents

多相クロツク発生回路

Info

Publication number
JPS59157335U
JPS59157335U JP5196183U JP5196183U JPS59157335U JP S59157335 U JPS59157335 U JP S59157335U JP 5196183 U JP5196183 U JP 5196183U JP 5196183 U JP5196183 U JP 5196183U JP S59157335 U JPS59157335 U JP S59157335U
Authority
JP
Japan
Prior art keywords
flip
flops
generation circuit
clock generation
multiphase clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5196183U
Other languages
English (en)
Inventor
森岡 常
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to JP5196183U priority Critical patent/JPS59157335U/ja
Publication of JPS59157335U publication Critical patent/JPS59157335U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来例の構成説明図、第2図は第1図の動作波
形図、第3図は本考案の実施例の構成説明図、第4図は
第2図の動作波形図であり、図中20.21,22.2
3はフリップフロップ、24はOR回路を示す。

Claims (1)

    【実用新案登録請求の範囲】
  1. N相のクロックを発生させるためN個のフリップフロッ
    プをリング接続した多相タロツク発生回路において、前
    記N個のフリップフロップの前にさらに1個のフリップ
    フロップを設け、N個のフリップフロップを初期状態で
    全て同一レベルとし、前記前に設けた1個のフリップフ
    ロップにより最初のクロックでN個のフリップフロップ
    中の1個に対し反対のレベルを供給するようにしたこと
    を特徴とする多相クロック発生回路。
JP5196183U 1983-04-07 1983-04-07 多相クロツク発生回路 Pending JPS59157335U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5196183U JPS59157335U (ja) 1983-04-07 1983-04-07 多相クロツク発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5196183U JPS59157335U (ja) 1983-04-07 1983-04-07 多相クロツク発生回路

Publications (1)

Publication Number Publication Date
JPS59157335U true JPS59157335U (ja) 1984-10-22

Family

ID=30182342

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5196183U Pending JPS59157335U (ja) 1983-04-07 1983-04-07 多相クロツク発生回路

Country Status (1)

Country Link
JP (1) JPS59157335U (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53132250A (en) * 1977-04-22 1978-11-17 Nec Corp Timing signal forming circuit
JPS57196628A (en) * 1981-05-29 1982-12-02 Hitachi Ltd Restarting system for ring counter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53132250A (en) * 1977-04-22 1978-11-17 Nec Corp Timing signal forming circuit
JPS57196628A (en) * 1981-05-29 1982-12-02 Hitachi Ltd Restarting system for ring counter

Similar Documents

Publication Publication Date Title
JPS59157335U (ja) 多相クロツク発生回路
JPS617152U (ja) 同期化回路
JPS5942640U (ja) フリツプフロツプ回路
JPS607156U (ja) マスマ−カ回路
JPS5999298U (ja) ダイナミツクメモリのアクセスタイミング回路
JPS617151U (ja) 同期化回路
JPS6051486U (ja) 電子時計
JPS604042U (ja) 分周回路
JPS6147531U (ja) スイツチ入力保持用dフリツプフロツプ
JPS59115381U (ja) デイジタル式時刻表示装置
JPS60109102U (ja) デジタル制御回路
JPS60163788U (ja) 発熱部品の固定構造
JPS6142623U (ja) リセツト回路
JPS586435U (ja) 多重位相発生回路
JPH0223124U (ja)
JPS601035U (ja) 遅延装置
JPS6115863U (ja) 2相差分psk変調回路
JPS60116549U (ja) 主・従計算機同期装置
JPH0246435U (ja)
JPS5933334U (ja) フリツプフロツプ回路
JPS59117988U (ja) 電気時計
JPS60180135U (ja) 信号発生回路
JPS58138119U (ja) 論理用cmosicによる電力供給回路
JPS60132033U (ja) パルス発生器
JPS62177127U (ja)