JPS59210616A - プランジヤ−駆動回路 - Google Patents

プランジヤ−駆動回路

Info

Publication number
JPS59210616A
JPS59210616A JP59076966A JP7696684A JPS59210616A JP S59210616 A JPS59210616 A JP S59210616A JP 59076966 A JP59076966 A JP 59076966A JP 7696684 A JP7696684 A JP 7696684A JP S59210616 A JPS59210616 A JP S59210616A
Authority
JP
Japan
Prior art keywords
transistor
plunger
resistor
driving circuit
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59076966A
Other languages
English (en)
Inventor
Etsuo Yamane
山根 悦男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP59076966A priority Critical patent/JPS59210616A/ja
Publication of JPS59210616A publication Critical patent/JPS59210616A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F7/00Magnets
    • H01F7/06Electromagnets; Actuators including electromagnets
    • H01F7/08Electromagnets; Actuators including electromagnets with armatures
    • H01F7/18Circuit arrangements for obtaining desired operating characteristics, e.g. for slow operation, for sequential energisation of windings, for high-speed energisation of windings
    • H01F7/1805Circuit arrangements for holding the operation of electromagnets or for holding the armature in attracted position with reduced energising current

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明はテープレコーダその他の機器に使用するプラン
ジャー駆動回路に関するものである。
従来例の構成とその問題点 一般にプランジャーを駆動する場合、吸引時は大きなエ
ネルギーを必要とするが一旦吸引した後の保持力は比較
的小さくて済むものである。したがって、従来よりこの
ことを考慮してプランジャーの吸引時と保持時とでそれ
ぞれプランジャーに流れる電流を切換えるようにしたも
のが多く用いられている。第1図はその1例を示すもの
であり、図中、1は入力端子乙に印加されるプランジャ
ー駆動信号の立上りでトリガーされる単安定マルチパイ
プソータ、2,3はマルチバイブレーク1の出力を位相
反転するインバータ、4は入力端子乙に印加されたプラ
ンジャー駆動信号とインバータ3の出力を入力とするノ
ア回路、5.6はそれぞれインバータ2の出力及びノア
回路4の出力を入力とする第1.第2のスイッチングト
ランジスタ、アはプランジャーである。第1図において
、今、入力端子乙に印加されたプランジャー駆動信号が
第2図aに示すように時間t1  にハイレベルになり
、時間t5 にローレベルになるものであったとする。
この場合、単安定マルチバイブレータ1の出力は第2図
すに示すようになり、インバータ2゜3の出力及びノア
回路4の出力はそれぞれ第2図c、dに示すようになる
。そして第1のトランジスタ5はインバータ2の出力が
ローレベルになったときオンするように構成され、第2
のトランジスタ6はノア回路4の出力がローレベルにな
ったときオンするように構成されているため、第1のト
ランジスタ5は時間t1 からt2捷での間だけオンし
、第2のトランジスタ6は時間t2からt3までの間だ
けオンすることになる。したがって、プランジャー7に
印加される電圧は第2図eに示すように時間t1 から
t2 までの間ばVaになり、時間t2からt3 まで
の間はVa より小さいvbになる。このように第1図
に示すプランジャー駆動回路でもプランジャーの吸引時
(11〜t2の期間)には大きな電圧Vaを印加し保持
時(tz〜t。
の期間)には小さな電圧vbを印加して電力消費を少な
くすることができる。
しかしながら、第1図に示す従来のプランジャー駆動回
路では電源として2電源を必要とし、捷だ、トランジス
タ5,6の他に単安定マルチノくイブレータ1やインバ
ータ213.ノア回路4など多くの回路ブロックを必要
とし、全体としてその製造9組立が煩雑でコスト高にな
るという問題があった。
発明の目的 本発明は以上のような従来の欠点を除去するものであり
、プランジャーの保持時に流れ。る電流を小さくし、電
力消費を少なくすることのできる優れたプランジャー駆
動回路を提供することを目的とするものである。
発明の構成 上記の目的を達成するため、本発明のプランジャー駆動
回路は、エミッタを接地した第1のトランジスタのコレ
クタと電源との間にプランジャーを接続し、上記第1の
トランジスタのベースト電源との間に、第2のトランジ
スタのコレクターエミッタ間と第1の抵抗の直列回路、
及び、第3のトランジスタのコレクターエミッタ間と第
2の抵抗の直列回路を並列に接続したものであり、プラ
ンジャーの吸引時は犀2のトランジスタをオン状態にし
て卯:1のトランジスタを完全にオン状態にし、フラン
シャーに大電流を流し、一方、プランジャーの保持時は
第3のトランジスタをオン状態にし、第2の抵抗を第1
のトランジスタのベース・バイアス電流設定用として第
1のトランジスタを活性領域動作とし、プランジャーに
流れる電流を制限することができる。
実施例の説明 以下、本発明のプランジャー駆動回路について一実施例
の図面とともに説明する。第3図は本発明のプランジャ
ー駆動回路における一実施例の電気的結線図であり、図
中、11は入力端子Aに印加されたプランジャー駆動信
号の立上りによってトリガーされる単安定マルチバイブ
レータ、12は単安定マルチバイブレーク11の出力を
位相反転する第1のインバータ、13は入力端子Aに印
加されたプランジャー駆動信号を位相反転する第2のイ
ンバータ、14はエミッタがアースされコレクターがプ
ランジャー16を介して電源■に接続された第1のトラ
ンジスタ、16.17はそれぞれインバータ12.13
の出力によって駆動される第2゜第3のトランジスタ、
18.19はトランジスタ16.17のコレクタに接続
された抵抗である。なお、第2.第3のトランジスタ1
6.17と抵抗18.19との直列回路は共に電源Va
と第1のトランジスタ140ベースとの間に接続されて
いる。
上記実施例において、今、入力端千人に印加されたプラ
ンジャー駆動信号が第4図aに示すように時間t1にノ
・イレベルになり、時間t6 にローレベルになるもの
であったとする。この場合、第1、第2のインバータ1
2.13の出力はそれぞれ第4図c、dに示すようにな
る。したがって、時間t1からt2までの期間は第2の
トランジスタ16がオンになり、電圧Vaが第2のトラ
ンジスタ16と抵抗18の直列回路を介して第1のトラ
ンジスタ14のベースに印加されることになり、時間t
2からt3−1での期間は第3のトランジスタ17かA
ノに71:す、電圧Vaが第3のトノノ/スタ17及び
抵抗19を介して第1のトランジスタ14のベースに印
加されることになる。そのためこの状態で、抵抗18.
19の値を適当に選べば第2のトランジスタ16がオン
したときに第1のトランジスタ14を完全にオンし、駆
3のトランジスタ17がオンしたときに笛1のトランジ
スタを活性領域にすることができる。したがって、この
ように設定すればプランジャー16の両端に印加される
電圧は第4図dに示すようeこ時間t1からt2 の間
は電圧Vaになり、1侍間t2 からt3の間は上記電
圧Vaより第1のトランジスタ14のコレクターエミッ
タ間電圧だけ低いvbなる電圧になる。
このように上記実施例によればプランジャーの吸引時で
ある時間t1 からt2 の間のみ大きな電圧vaを印
加しプランジャーの保持時である時間t2からt3 の
間は小さな電圧vbを印加することができる。したがっ
てこの場合も第1図に示す従来のプランジャー駆動回路
と同じようにプランジャーの吸引時のみ大きな電圧を印
加して保持時の電圧を牛さくすることができる。
発明の効果 以上のように本発明のプランジャー駆動回路は、エミッ
タがアースされた第1のトランジスタのコンフタと電源
との間にプランジャーを接続し上記電源と第1のトラン
ジスタのベースとの間に第2のトランジスタ及び第3の
トランジスタと抵抗との直列回路を接続し、プランジャ
ーの吸引時には第2のトランジスタをオンして第1のト
ランジスタ全完全にオン状態にし、プランジャーの保持
時には第3のトランジスタをオンして第1のトランジス
タを活性領域にするように構成したものであり、従来の
ようにVa、Wbなる2つの電源を必要とせず、またノ
ア回路やその他の多くの回路ブロックを必要とせず全体
としてその回路構成が非常に簡単で、コストの低減も可
能であり実用上きわめて有利なものである。
【図面の簡単な説明】
第1図は従来のプランジャー駆動回路の一例を示す電気
的結線図、第2図は同回路の動作説明図、第3図は本発
明のプランジャー駆動回路における一実施例の電気的結
線図、第4図は同回路の動作説明図である。 A・・・・入力端子、11・・・・・・単安定マルチバ
イブレータ、12.13・・・・・・インバータ、14
,16゜17・・・・W:1.第21第3のトランジス
タ、16・・・・・・プランジャー、18.19・・・
・・・抵抗。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第3図

Claims (1)

    【特許請求の範囲】
  1. エミッタを接地した第1のトランジスタのコレクタと電
    源との間にプランジャーを接続し、上記第1のトランジ
    スタのベースと電源との間に、第2のトランジスタのコ
    レクターエミッタ間ト第1の抵抗の直列回路、及び、第
    3のトランジスタのコレクターエミッタ間と第2の抵抗
    の直列回路を並列に接続し、プランジャーの吸引時は第
    2のトランジスタをオン状態にして第1のトランジスタ
    を完全にオン状態にし、プランジャーに大電流を流すよ
    うに構成すると共に、プランジャーの保持時は第3のト
    ランジスタをオン状態にし、第2の抵抗を第1のトラン
    ジスタのベース・バイアス電流設定用として、第1のト
    ランジスタを活性領域動作とし、プランジャーに流れる
    電流を制限するように構成したプランジャー駆動回路。
JP59076966A 1984-04-17 1984-04-17 プランジヤ−駆動回路 Pending JPS59210616A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59076966A JPS59210616A (ja) 1984-04-17 1984-04-17 プランジヤ−駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59076966A JPS59210616A (ja) 1984-04-17 1984-04-17 プランジヤ−駆動回路

Publications (1)

Publication Number Publication Date
JPS59210616A true JPS59210616A (ja) 1984-11-29

Family

ID=13620526

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59076966A Pending JPS59210616A (ja) 1984-04-17 1984-04-17 プランジヤ−駆動回路

Country Status (1)

Country Link
JP (1) JPS59210616A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5976967A (ja) * 1982-10-18 1984-05-02 株式会社山東鉄工所 セルロ−ズ繊維布帛の改質方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5976967A (ja) * 1982-10-18 1984-05-02 株式会社山東鉄工所 セルロ−ズ繊維布帛の改質方法

Similar Documents

Publication Publication Date Title
EP0538618A2 (en) An H-shaped bridge circuit with protection against crossover conduction during the reversal of the current in the load
JPS6369306A (ja) 電流ミラ−回路
JPS59210616A (ja) プランジヤ−駆動回路
JPH0659028B2 (ja) 論理回路
JPS59229806A (ja) プランジヤ−駆動回路
JPS59210617A (ja) プランジヤ−駆動回路
JPS6223060Y2 (ja)
JPS5980022A (ja) アクテイブ出力デイスエ−ブル回路
JPS58219820A (ja) 回路機器の制御システム
US3047732A (en) Flip-flop responsive to leading and trailing transients of successive input pulses employing diode, r-c combination
JPS59101929A (ja) 出力回路
JPH0328089B2 (ja)
JP2943034B2 (ja) I2 lゲート
JP2517538Y2 (ja) 双安定回路
JPH073828Y2 (ja) オンゲ−ト回路
JPS599458Y2 (ja) 電子回路駆動装置
JPS59103408A (ja) ミユ−テイング装置
JPH07183769A (ja) ラッチ回路
JPS6323418A (ja) 出力回路
JPH044610A (ja) 半導体集積回路
JPS63119322A (ja) インバ−タ回路
JPS5839293A (ja) 直流モ−タの速度制御装置
JPH01235119A (ja) ラッチングリレー駆動回路
JPS58187009A (ja) 電流出力回路
JPH0472410B2 (ja)