JPS5920061A - ウオツチ・ドツグ・タイマ - Google Patents

ウオツチ・ドツグ・タイマ

Info

Publication number
JPS5920061A
JPS5920061A JP57130029A JP13002982A JPS5920061A JP S5920061 A JPS5920061 A JP S5920061A JP 57130029 A JP57130029 A JP 57130029A JP 13002982 A JP13002982 A JP 13002982A JP S5920061 A JPS5920061 A JP S5920061A
Authority
JP
Japan
Prior art keywords
timer
task
processor
processing
timers
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57130029A
Other languages
English (en)
Inventor
Shigehiko Matsuda
茂彦 松田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP57130029A priority Critical patent/JPS5920061A/ja
Publication of JPS5920061A publication Critical patent/JPS5920061A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • G06F11/0754Error or fault detection not based on redundancy by exceeding limits
    • G06F11/0757Error or fault detection not based on redundancy by exceeding limits by exceeding a time limit, i.e. time-out, e.g. watchdogs
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0715Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in a system implementing multitasking

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 コノ発明は、コンピュータにより処理されるタスク処理
時間を監視する装置、いわゆるウォッチ・ドッグ・タイ
マに関する。
従来、この種の装置として第1図に示すものがあった。
第1図において、1はプロセッサ、2は単一のタイマか
らなるウォッチ会ドッグ・タイマである。プロセッサ1
は、第2図のフローチャートに示す処理をする。タイマ
3はインタラブドによりプロセッサ1のタイマ・スケジ
ューラ4を起動し、一方、タイマOスケジューラ4はプ
ロセッサ10入出力機能を介してウォッチ・ドッグ・タ
イマ2をリセットした後、各タスク5〜7は順次起動さ
れる。タスク5〜7には所定の優先順位が与えられてい
る。タスク5〜7のうちの最高JI位のものがタイマ3
をマスクした状態でエンドレス・ループの処理を実行し
たときはウォッチ・ドッグ拳タイマはリセットされない
。このため、予め設定されTこ時間を経過し1こ時点で
ウォッチ・ドッグ−タイマ2は、オーバ・フローし、プ
ロセッサ1に割り込み信号を送り、当該タスクの処理に
異常が発生したことを知らせる。
従来のウォッチ・ドッグ・タイマは、以上のように構成
されているので、オーバ・フローを引起す条件が限定さ
れ、各タスク毎に異常を監視できない欠点があった。
この発明は、上記のような従来のものの欠点を除去する
ためになされたもので、各タスク毎にタイマを備えるこ
とKより、それぞれを監視できるウォッチ・ドッグ・タ
イマを提供することを目的とする。
以下、この発明の一実施例を図について説明する。第3
図において、8はウォッチ・ドッグ・タイマであり、第
2図に示すタスク5〜7に対応させた3個のタイマ9〜
11を有する。タイマ拳スケジューラ4はタスク5〜7
を起動したときは、タイマ9〜11をリセットする。そ
の後、例えばタスク5がその処理の異常によりエンドレ
ス・ループに入ったときはタイマ・スケジューラ4はタ
イマ9を起動しようとしても既に起動されているので、
これをリセットすることなく別の作業に移る。タイマ9
がタスク5の処理の異常によりオーバフローすると、オ
ア・ゲート12を介してプロセッサ1に割り込み信号を
入力する。これによって、プロセッサ1はタスク5の処
理において異常が発生したことを知ることができる。タ
イマ10及び11についてもタスク9と同様の説明がな
される。
なお、上記実施例では3個のタイマをもつウォッチ・ド
ッグ・タイマの場合を説明したが、タイマの数はタスク
の数又はそれ以上の数に対応させた任意のものでよい。
また、各タイマのオーバ・フロー信号はオア・ゲートを
介することなく、直接プロセッサに入力させてもよい。
以上のように、この発明によれば、各タスクに対応して
タイマを備えるようにしたので、タスクの異常を個々に
判定でき、ソフトウェア検証が容易となる効果がある。
【図面の簡単な説明】
第1図は従来のウォッチ−ドッグ・タイマのブロック図
、第2図は第1図に示すプロセッサの処理のフローチャ
ート、第3図はこの発明の一実施例によるウォッチ・ド
ッグ・タイマのブロック図である。 1・・・プロセッサ、2,8・・・ウォッチ・ドッグ・
タイマ、9,10,11・・・タイマ、12・・・オア
・ゲート。 なお、図中、同一符号は同一部分を示す。 代理人 葛野信−(ほか1名) 第1図 第  2  図 L                −−J第  3 
 図

Claims (1)

    【特許請求の範囲】
  1. プロセッサにより逐次処理されろ各タスクに対応して任
    意に設定される時限を有し、上記タスクの処理時間を計
    数し、上記処理時間が上記時限を超えたときに上記プロ
    セッサに対して割込信号を発生するタイマを上記各タス
    ク毎に備えたウォッチ・ドッグ・タイマ。
JP57130029A 1982-07-24 1982-07-24 ウオツチ・ドツグ・タイマ Pending JPS5920061A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57130029A JPS5920061A (ja) 1982-07-24 1982-07-24 ウオツチ・ドツグ・タイマ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57130029A JPS5920061A (ja) 1982-07-24 1982-07-24 ウオツチ・ドツグ・タイマ

Publications (1)

Publication Number Publication Date
JPS5920061A true JPS5920061A (ja) 1984-02-01

Family

ID=15024386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57130029A Pending JPS5920061A (ja) 1982-07-24 1982-07-24 ウオツチ・ドツグ・タイマ

Country Status (1)

Country Link
JP (1) JPS5920061A (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63315027A (ja) * 1987-06-18 1988-12-22 Okamoto Kk 内視鏡用バル−ン
JPH04155543A (ja) * 1990-10-19 1992-05-28 Nec Corp マイコン誤動作自己検知方式
KR100455623B1 (ko) * 2001-12-27 2004-11-06 엘지전자 주식회사 멀티태스킹 운영체계에서 무한 루프 타스크 처리 방법
US8943303B2 (en) 2012-07-05 2015-01-27 Infineon Technologies Ag Monitoring circuit with a window watchdog
US10838795B2 (en) 2012-07-05 2020-11-17 Infineon Technologies Ag Monitoring circuit with a signature watchdog

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63315027A (ja) * 1987-06-18 1988-12-22 Okamoto Kk 内視鏡用バル−ン
JPH0337928B2 (ja) * 1987-06-18 1991-06-07 Okamoto Kk
JPH04155543A (ja) * 1990-10-19 1992-05-28 Nec Corp マイコン誤動作自己検知方式
KR100455623B1 (ko) * 2001-12-27 2004-11-06 엘지전자 주식회사 멀티태스킹 운영체계에서 무한 루프 타스크 처리 방법
US8943303B2 (en) 2012-07-05 2015-01-27 Infineon Technologies Ag Monitoring circuit with a window watchdog
US10838795B2 (en) 2012-07-05 2020-11-17 Infineon Technologies Ag Monitoring circuit with a signature watchdog

Similar Documents

Publication Publication Date Title
JPS5920061A (ja) ウオツチ・ドツグ・タイマ
JP2008225807A (ja) 制御装置およびそのプログラム暴走監視方法
JP2965075B2 (ja) プログラム実行状態監視方法
JP2006227962A (ja) アプリケーションタスク監視システムおよび方法
JPS62145336A (ja) 計算機システムのプログラムル−プ検出方式
JPS62259149A (ja) 暴走解除方式
JPS61226843A (ja) 割込み異常検出装置
JPH04148246A (ja) ウオツチドツグタイマ
JPH05257748A (ja) マイクロプロセッサ装置
JPS63280345A (ja) プログラム異常検出方法
JPS5868166A (ja) プロセツサ異常監視装置
JPH0355638A (ja) ウォッチドッグタイマ
JPS58184667A (ja) 情報処理装置
JPH01154258A (ja) ウォッチドッグタイマによる誤動作検出装置
JP2731386B2 (ja) 制御装置
JPH0683652A (ja) マイクロコンピュ−タシステム
JPH04195437A (ja) プログラム暴走監視装置
JPS6051141B2 (ja) プログラム暴走検出方式
JPS59148961A (ja) プロセツサの動作監視方式
JPH04155543A (ja) マイコン誤動作自己検知方式
JPH0830490A (ja) 複数プログラムの起動監視方法
JPH03208137A (ja) 制御用マイクロコンピュータの異常検知方式
JPS5835651A (ja) プログラマブル装置のスタツク防止回路
JPH04106639A (ja) Cpuを用いたシステムにおけるウォッチドッグの実施方法
JPS6310248A (ja) マイクロプロセツサの異常状態検出方式