JPS59188241A - ス−パ−ヘテロダイン方式チユ−ナ - Google Patents
ス−パ−ヘテロダイン方式チユ−ナInfo
- Publication number
- JPS59188241A JPS59188241A JP6215183A JP6215183A JPS59188241A JP S59188241 A JPS59188241 A JP S59188241A JP 6215183 A JP6215183 A JP 6215183A JP 6215183 A JP6215183 A JP 6215183A JP S59188241 A JPS59188241 A JP S59188241A
- Authority
- JP
- Japan
- Prior art keywords
- local oscillator
- tuner
- frequency divider
- signal
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/16—Multiple-frequency-changing
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Superheterodyne Receivers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の利用分野〕
本発明はテレビ信号を受信するダブルス−パーヘテロダ
イン方式チューナに関する。
イン方式チューナに関する。
ダブルス−パーヘテロダイン方式のチューナで第1およ
び第2局部発振器号の差の信号によりPLL回路を介し
て第1局部発振周波数を制御する場合のチューナのブロ
ック図(公開技報8O−2462)f:第1図に示す。
び第2局部発振器号の差の信号によりPLL回路を介し
て第1局部発振周波数を制御する場合のチューナのブロ
ック図(公開技報8O−2462)f:第1図に示す。
第1図において、1はRF信号入力端子、2は第1混合
器、5は第1局部発振器、4はノくンドパスフィルタ、
5は第2混合器、6は第2局部発振器、7は信号分離回
路、8は第2中間周波信号出力端子、9は増幅器、IQ
id方向性結合器、11は固定分周器、12は可変分周
器、13け位相比較器である0 第1図のチューナで希望するRF倍信号受信する際には
、希望するRF倍信号対応する第1局部発振周波数を、
第2混合器5に増幅器や方向性結合器等の方向性のある
信号路を介1.て第1局部発振器号と同時に第2局部発
振器号を入力し、第2混合器5で作られる第1および第
2局部発振器号の差の周波数を信号分離回路7で第2中
間周波信号と分離し増幅器?で増幅して固定分周器11
.希望するR F信号に対応した分周比を与えた可変分
局器12により分周した信号と基準信号とを位相比較器
13で比較し、位相差に応じて出力される信号で制御し
て発振させることにより第1混合器2で第1中間周波信
号を周波数変換して作り出し、狭帯域の通過特性を持つ
バンドパスフィルタ4で選択した後、第2混合器で第2
中間周波信号を作り出力する0ダブルス−パーヘテロダ
イ/方式チューナでは第1局部発振周波数と第2局部発
振周波数の差の周波数が通常のシングルスーバーヘテロ
グイン方式チューナの局部発振周波数となるのでとれを
PLL回路により制御することにより第1局部発振器の
周波数制御が可能となる。
器、5は第1局部発振器、4はノくンドパスフィルタ、
5は第2混合器、6は第2局部発振器、7は信号分離回
路、8は第2中間周波信号出力端子、9は増幅器、IQ
id方向性結合器、11は固定分周器、12は可変分周
器、13け位相比較器である0 第1図のチューナで希望するRF倍信号受信する際には
、希望するRF倍信号対応する第1局部発振周波数を、
第2混合器5に増幅器や方向性結合器等の方向性のある
信号路を介1.て第1局部発振器号と同時に第2局部発
振器号を入力し、第2混合器5で作られる第1および第
2局部発振器号の差の周波数を信号分離回路7で第2中
間周波信号と分離し増幅器?で増幅して固定分周器11
.希望するR F信号に対応した分周比を与えた可変分
局器12により分周した信号と基準信号とを位相比較器
13で比較し、位相差に応じて出力される信号で制御し
て発振させることにより第1混合器2で第1中間周波信
号を周波数変換して作り出し、狭帯域の通過特性を持つ
バンドパスフィルタ4で選択した後、第2混合器で第2
中間周波信号を作り出力する0ダブルス−パーヘテロダ
イ/方式チューナでは第1局部発振周波数と第2局部発
振周波数の差の周波数が通常のシングルスーバーヘテロ
グイン方式チューナの局部発振周波数となるのでとれを
PLL回路により制御することにより第1局部発振器の
周波数制御が可能となる。
ダブルス−しく−ヘテロダインチューナの場合第1局部
発振器号と第2局部発振器号の合成成分により、第2中
間周波信号相当の信号が発生し妨害となることがある。
発振器号と第2局部発振器号の合成成分により、第2中
間周波信号相当の信号が発生し妨害となることがある。
ところが、第1中間周波信号を3GHzに設定すること
により、RF倍信号550MH2以下ではこの妨害が発
生しない(第1および第2局部発振器号について第10
次までの高周波について計算した結果)。そこでこの方
式を450 M llzまでのテレビ信号を受信するC
ATV用のチューナに使用することが可能である。また
、この方式によれば、第1および第2局部発振周波数の
差を利用することで、第2局部発振器6の安定度がノ(
ンドノくスフイルりの通過帯域幅、安定度に関係はする
が、あまり問題と1はならない。さらに、2〜3 G
llzに渉る発振周波数をIGIlz以下の固定分周器
を使ってP J、 L制御できる等の利点がある。
により、RF倍信号550MH2以下ではこの妨害が発
生しない(第1および第2局部発振器号について第10
次までの高周波について計算した結果)。そこでこの方
式を450 M llzまでのテレビ信号を受信するC
ATV用のチューナに使用することが可能である。また
、この方式によれば、第1および第2局部発振周波数の
差を利用することで、第2局部発振器6の安定度がノ(
ンドノくスフイルりの通過帯域幅、安定度に関係はする
が、あまり問題と1はならない。さらに、2〜3 G
llzに渉る発振周波数をIGIlz以下の固定分周器
を使ってP J、 L制御できる等の利点がある。
これらの利点をさらに活用するためには、第1図に示し
た従来例では回路構成、生産性の上でさらに改善する必
要がある。
た従来例では回路構成、生産性の上でさらに改善する必
要がある。
本発明の目的は、第1局部発振器号および第2局部発振
器号の差の周波数を使って第1局部発振器をP L L
制御するダブルスーツく−ヘテロダイン方式チューナの
回路構成を簡略化し、生産性の高いものにすることにあ
る。
器号の差の周波数を使って第1局部発振器をP L L
制御するダブルスーツく−ヘテロダイン方式チューナの
回路構成を簡略化し、生産性の高いものにすることにあ
る。
本発明では、上記目的を達成するため第1局部発振器と
第2局部発振器のそれぞれの能動素子および、第1と第
2局部発振器号の差の周波数を分周する分周器を同一半
導体基板上に構成した。
第2局部発振器のそれぞれの能動素子および、第1と第
2局部発振器号の差の周波数を分周する分周器を同一半
導体基板上に構成した。
以下、本発明の詳細な説明する。第2図は実施例の一つ
で、チューナのブロック図を示す。
で、チューナのブロック図を示す。
図において、第1図と同様の機能のものは同一番号を付
し、説明は省略する。14は編1および第2の局部発振
器の能動素子および分周器を同一半導体基板上に構成し
た集積回路、15はパンドパスフ−fルタ、16はバン
ドパスフィルタ、17は町変共振回、路、181d共振
回路である。
し、説明は省略する。14は編1および第2の局部発振
器の能動素子および分周器を同一半導体基板上に構成し
た集積回路、15はパンドパスフ−fルタ、16はバン
ドパスフィルタ、17は町変共振回、路、181d共振
回路である。
本実施例は、第1局部発振器および第2局部2W器の能
#J素子(例えばGs、As MFン5FET)との
周器(例えばG a A s M E S F’
E T k使用した)金回−半導体ノL板上に構成し、
モノリシックICIMff成としたもので、第1局部発
振器は可変共振器17を外付けすることで、第2局部発
振器は共振器18を外付けることで所定発振動作を行表
い、第1局部発振器号はバンドパスフィル、A15を介
して第1混合器に、第2局部発振器号はバンドパスフィ
ルタ16あるいはバンドパスフィルタ16を介さずに直
接に第2混合器にそれぞれ入力される。−、第1局部発
振器の発振周波数は集積回路14において、幾何学的位
置関係で生じる電気的な結合あるいは/または能動素子
および分周器駆動用の電源用線路を介する電気的な結合
により分周器に入力される第1および第2局部発振器号
の差の信号を分周して得られた信号をさらに可変分周器
12で分周し、位相比較器1ろを介して可変共振器17
を制御することで制御さ力、る。
#J素子(例えばGs、As MFン5FET)との
周器(例えばG a A s M E S F’
E T k使用した)金回−半導体ノL板上に構成し、
モノリシックICIMff成としたもので、第1局部発
振器は可変共振器17を外付けすることで、第2局部発
振器は共振器18を外付けることで所定発振動作を行表
い、第1局部発振器号はバンドパスフィル、A15を介
して第1混合器に、第2局部発振器号はバンドパスフィ
ルタ16あるいはバンドパスフィルタ16を介さずに直
接に第2混合器にそれぞれ入力される。−、第1局部発
振器の発振周波数は集積回路14において、幾何学的位
置関係で生じる電気的な結合あるいは/または能動素子
および分周器駆動用の電源用線路を介する電気的な結合
により分周器に入力される第1および第2局部発振器号
の差の信号を分周して得られた信号をさらに可変分周器
12で分周し、位相比較器1ろを介して可変共振器17
を制御することで制御さ力、る。
RF信号周波数を最高450MH2程度とし、第1中間
周波斂を3 G llzとすれば、この受信帯域では第
1局部発振器号および第2局部発振器号同志の干渉によ
って生じる妨害は第2中間周波信号帯の近傍には現われ
ない。しかし、これらの干渉によって生じり信号にRF
倍信号加わると妨害となる。したがって、第1局部発振
器号はバンドパスフィルタあるいは方向性信号路を介し
て第1混合器に入力することで第2局部発振器号および
差の信号成分を減衰させ、端子1から入力したRF倍信
号で生じる妨害を抑圧する。第2混合器を介した第1お
よび第2局部発振器号等は狭帯域のバンドパスフィルタ
4により減衰されるだめ第1混合器での妨害の発生は抑
圧される。また、チューナの雑音指数を改善する目的で
バンドパスフィルタ4の次段に第1中間周波信号の増幅
器を使用する場合に1はさらに抑圧されることになる。
周波斂を3 G llzとすれば、この受信帯域では第
1局部発振器号および第2局部発振器号同志の干渉によ
って生じる妨害は第2中間周波信号帯の近傍には現われ
ない。しかし、これらの干渉によって生じり信号にRF
倍信号加わると妨害となる。したがって、第1局部発振
器号はバンドパスフィルタあるいは方向性信号路を介し
て第1混合器に入力することで第2局部発振器号および
差の信号成分を減衰させ、端子1から入力したRF倍信
号で生じる妨害を抑圧する。第2混合器を介した第1お
よび第2局部発振器号等は狭帯域のバンドパスフィルタ
4により減衰されるだめ第1混合器での妨害の発生は抑
圧される。また、チューナの雑音指数を改善する目的で
バンドパスフィルタ4の次段に第1中間周波信号の増幅
器を使用する場合に1はさらに抑圧されることになる。
本発明の様に第1局部発振器および第2局部発振器の能
動素子と分局器を同一半導体基板上に集積化して構成す
ることで、第1中間周波数を3GHzに設定した450
MHzまでのRF倍信号受信するダブルス−パーヘテロ
ダイン方式チューナでは妨害の発生が少なく、回路構成
の簡略化と生産性の向上を図ることができる。
動素子と分局器を同一半導体基板上に集積化して構成す
ることで、第1中間周波数を3GHzに設定した450
MHzまでのRF倍信号受信するダブルス−パーヘテロ
ダイン方式チューナでは妨害の発生が少なく、回路構成
の簡略化と生産性の向上を図ることができる。
第1図はダブルスーパヘデログイン方式チューナの従来
例を示すブロック図、第2図は本発明の一実施例を示す
ブロック図、である。 符号説明 2・・第1混合器 3・・第1局部発振器4・・・
バンドパスフィルタ 5・・・第2混合器 6・・・第2局部発振器7・
・信号分離回路 10・・方向性結合器11・・・固
定分周器 12・・・可変分周器13・・・位相比
較器 14・・・集積回路15・・・バンドパスフ
ィルタ 17・・可変共振器 18・・・共振器牛1 図
例を示すブロック図、第2図は本発明の一実施例を示す
ブロック図、である。 符号説明 2・・第1混合器 3・・第1局部発振器4・・・
バンドパスフィルタ 5・・・第2混合器 6・・・第2局部発振器7・
・信号分離回路 10・・方向性結合器11・・・固
定分周器 12・・・可変分周器13・・・位相比
較器 14・・・集積回路15・・・バンドパスフ
ィルタ 17・・可変共振器 18・・・共振器牛1 図
Claims (1)
- 【特許請求の範囲】 1)第1および第2の各混合器と、第1の混合器を励振
する第1の局部発振器と、第2の混合器を励振する第2
の局部発振器と、前記第1の局部発振器と第2の局部発
振器のそれぞれの発振周波数の差を取り出して分局器に
より分周し、該分周出力を用いてPt、L(フェーズロ
ックドループ)回路により前記第1の局部発振器の発振
周波数を制御するようにしたダブルス−パーヘテロダイ
ン方式チューナにおいて、少なくも前記第1の局部発振
器の能動素子、第2の局部発振器の能動素子および分周
器を同一半導体基板上に構成したことを特徴とするダブ
ルス−パーヘテロダイン方式チューナ。 2、特許請求の範囲第一項に記載のチューナにおいて、
同一半導体基板上に構成する前記分周器を固定分周器と
したことを特徴とするダブルス−パーヘテロゲイン方式
チューナ。 5)特許請求の範囲第一項に記載のチューナにおいて、
同一半導体基板上に構成した前記能動素子群および分周
器を畿何学的々位置関係によりそれぞれ相互に電気的に
結合金とったことを特徴とするスーパーへテロダイン方
式4)特許請求の範囲第一項に記載のチューナにおいて
、同一半導体基板上に構成l−だ前記能動素子群および
分周器を、駆動雷、源用線路によりそれぞれ相互に電気
的に結合をとったことを特徴とするスーパーヘテロダイ
ン方式チューナ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6215183A JPS59188241A (ja) | 1983-04-11 | 1983-04-11 | ス−パ−ヘテロダイン方式チユ−ナ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6215183A JPS59188241A (ja) | 1983-04-11 | 1983-04-11 | ス−パ−ヘテロダイン方式チユ−ナ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59188241A true JPS59188241A (ja) | 1984-10-25 |
Family
ID=13191814
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6215183A Pending JPS59188241A (ja) | 1983-04-11 | 1983-04-11 | ス−パ−ヘテロダイン方式チユ−ナ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59188241A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5819037A (ja) * | 1981-07-27 | 1983-02-03 | Hitachi Ltd | Fm受信装置及びfm信号処理用集積回路装置 |
-
1983
- 1983-04-11 JP JP6215183A patent/JPS59188241A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5819037A (ja) * | 1981-07-27 | 1983-02-03 | Hitachi Ltd | Fm受信装置及びfm信号処理用集積回路装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5973570A (en) | Band centering frequency multiplier | |
JPH0678227A (ja) | 放送信号の受信方法及び装置 | |
JPH038129B2 (ja) | ||
JPS60134633A (ja) | 複変換同調器用制御装置 | |
JPS59188241A (ja) | ス−パ−ヘテロダイン方式チユ−ナ | |
US7280163B2 (en) | Direct conversion tuner capable of receiving digital television signals in UHF band and VHF band | |
US2411003A (en) | Locked-in oscillator circuit | |
JPH11289268A (ja) | ダブルコンバージョンチューナ | |
JPH04365230A (ja) | ダブルスーパチューナ | |
JPH0630452B2 (ja) | マイクロ波受信装置 | |
JP2785609B2 (ja) | ローカル周波数切替え方式 | |
JPH02224530A (ja) | チューナ選局装置 | |
JPS59191921A (ja) | チユ−ナにおける発振周波数制御回路 | |
KR0124732Y1 (ko) | 더블 컨버젼 튜너의 주파수 선국 장치 | |
JPS63287213A (ja) | 位相同期発振器 | |
JPS6334357Y2 (ja) | ||
JPH0382212A (ja) | Uhf・vhf一体形チューナ | |
JPH05227052A (ja) | シンセサイザ受信機 | |
JPH09289466A (ja) | 周波数変換回路 | |
JPH1013228A (ja) | 位相同期発振回路 | |
JPH02898B2 (ja) | ||
JPS601926A (ja) | 超高周波帯送受信機 | |
JPS63177624A (ja) | アツプダウンチユ−ナ装置 | |
JPH11205174A (ja) | 受信機 | |
JPH03148916A (ja) | 周波数シンセサイザ装置 |