JPS59178606A - 磁気記録装置の書き込み回路 - Google Patents
磁気記録装置の書き込み回路Info
- Publication number
- JPS59178606A JPS59178606A JP5247383A JP5247383A JPS59178606A JP S59178606 A JPS59178606 A JP S59178606A JP 5247383 A JP5247383 A JP 5247383A JP 5247383 A JP5247383 A JP 5247383A JP S59178606 A JPS59178606 A JP S59178606A
- Authority
- JP
- Japan
- Prior art keywords
- write
- coil
- circuit
- power supply
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
- G11B5/09—Digital recording
Landscapes
- Digital Magnetic Recording (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産7−1−の利用分野)
本発明は、5ポルl、 jll、−電源仕様の磁気ディ
ス〃装置に用いることができる、磁気記録装置の書き込
み回路に閏オるものである。
ス〃装置に用いることができる、磁気記録装置の書き込
み回路に閏オるものである。
(従来例の構成とその問題点)
第1図は、従来の磁気記録装置に用いられている書き込
み回路の一例を示したもので、1は磁気ヘッドを構成す
る書き込みコイルであり、書き込j、時、中点タップ2
は接I(セされる。3,4は書き込みコイル1に流ず書
き込み電流をオン、オフする書き込み電Xt駆動1−ラ
ンジスタで、フリップフロップ5の出力Q、Qにより、
書き込みコイル1に流す電源の向きを交互に切換えろ。
み回路の一例を示したもので、1は磁気ヘッドを構成す
る書き込みコイルであり、書き込j、時、中点タップ2
は接I(セされる。3,4は書き込みコイル1に流ず書
き込み電流をオン、オフする書き込み電Xt駆動1−ラ
ンジスタで、フリップフロップ5の出力Q、Qにより、
書き込みコイル1に流す電源の向きを交互に切換えろ。
書き込み電2−
流駆動トランジスタ3,4のエミッタは抵抗器6を介し
て電源に接続されている。
て電源に接続されている。
ところが、上記構成の従来例では、書き込みコイル1の
インダクタンスにより、電流の切り換わり時に電流の変
化分に比例した電圧が、書き込みコイル1の両端にスパ
イク状に発生する。例えば、書き込みデータとして、第
3図(A)のような信号をフリップフロップ5のC端子
に加え、書き込み電流駆動トランジスタ3,4を第3図
(B)、 CC>に示す信号で駆動したとき、そのコレ
クタには、電流の切り換わる瞬間に、第3図(D)、
(E)に示したようなほぼ接地電位を中心にスパイク状
の電圧が発生する。
インダクタンスにより、電流の切り換わり時に電流の変
化分に比例した電圧が、書き込みコイル1の両端にスパ
イク状に発生する。例えば、書き込みデータとして、第
3図(A)のような信号をフリップフロップ5のC端子
に加え、書き込み電流駆動トランジスタ3,4を第3図
(B)、 CC>に示す信号で駆動したとき、そのコレ
クタには、電流の切り換わる瞬間に、第3図(D)、
(E)に示したようなほぼ接地電位を中心にスパイク状
の電圧が発生する。
これに対し、電源電圧Vccを下げて使用した場合、書
き込み電流駆動トランジスタ3,4が飽和し、記録波形
が歪んで読み取り誤りを起す。このため、低い電源電圧
では書き込みができないという問題があった。そこで、
従来の磁気ディスク装置の書き込み回路では、12ボル
ト電源が多く用いられていた。
き込み電流駆動トランジスタ3,4が飽和し、記録波形
が歪んで読み取り誤りを起す。このため、低い電源電圧
では書き込みができないという問題があった。そこで、
従来の磁気ディスク装置の書き込み回路では、12ボル
ト電源が多く用いられていた。
(発明の目的)
そこで本発明は、低い電源電圧での書き込みを可で1旨
とする磁気記録装置の書き込み回路を提供するものであ
る。
とする磁気記録装置の書き込み回路を提供するものであ
る。
(発明の構)戊)
上記目的を達成するために、本発明の書き込み回路は、
1〜ランジスタのエミッタを電源に接続し、コレクタを
抵抗器あるいは第1のスイッチング素子を介して接地す
るとともに、同コレクタにコンデンサの一方の電極を1
亥続し、そのコンデンサの他方の電極と、前記トランジ
スタのエミッタに接続した第2のスイッチング素子の出
力端とを接続してこの接続、虎を書き込み電源供給端子
とする書き込み電源回路と、磁気ヘッドの書き込みコイ
ルと書き込み信号により駆動されろ第3のスイッチング
素子とかr、 ?:)る負荷回路と、前記トランジスタ
を、書き込みコイルの印加電流を変化させろタンニング
でオフからオンに切り換える信号を発生する信号発生回
路とから構成される。これにより、磁気ヘッドを流れる
電流が切り換わる瞬間に、書3− き込み回路の電源電圧が上昇するので、書き込みコイル
に発生するスパイク状の電圧でダイオードスイッチをオ
フにしたり、書き込み電流駆動トランジスタを飽和させ
たりすることを防ぐことが可能となるものである。
1〜ランジスタのエミッタを電源に接続し、コレクタを
抵抗器あるいは第1のスイッチング素子を介して接地す
るとともに、同コレクタにコンデンサの一方の電極を1
亥続し、そのコンデンサの他方の電極と、前記トランジ
スタのエミッタに接続した第2のスイッチング素子の出
力端とを接続してこの接続、虎を書き込み電源供給端子
とする書き込み電源回路と、磁気ヘッドの書き込みコイ
ルと書き込み信号により駆動されろ第3のスイッチング
素子とかr、 ?:)る負荷回路と、前記トランジスタ
を、書き込みコイルの印加電流を変化させろタンニング
でオフからオンに切り換える信号を発生する信号発生回
路とから構成される。これにより、磁気ヘッドを流れる
電流が切り換わる瞬間に、書3− き込み回路の電源電圧が上昇するので、書き込みコイル
に発生するスパイク状の電圧でダイオードスイッチをオ
フにしたり、書き込み電流駆動トランジスタを飽和させ
たりすることを防ぐことが可能となるものである。
(実施例の説明)
以下、図面を参照して実施例を詳細に説明する。
第2図は1本発明の一実施例を示したものであり、7は
電源、8はコンデンサ、9はトランジスタで、書き込み
データ信号によりオン、オフされる。】0は第1のスイ
ッチング素子で、本実施例では抵抗器が用いられている
。11は第2のスイッチング素子であり、本実施例では
ダイオードが用いられる。以上の各素子により書き込み
電源回路が構成され、ダイオード11のカソードが書き
込み電源供給端子13となる。14は磁気ヘッドを構成
する書き込みコイル、15.16は第3のスイッチング
素子として使用されているトランジスタで、こ九らによ
り負荷回路が構成されている。18は信号発生回路で、
二進カウンタ19.単安定マルチパイブレ5− 4− − )+20と複数の抵抗器で構成されている。
電源、8はコンデンサ、9はトランジスタで、書き込み
データ信号によりオン、オフされる。】0は第1のスイ
ッチング素子で、本実施例では抵抗器が用いられている
。11は第2のスイッチング素子であり、本実施例では
ダイオードが用いられる。以上の各素子により書き込み
電源回路が構成され、ダイオード11のカソードが書き
込み電源供給端子13となる。14は磁気ヘッドを構成
する書き込みコイル、15.16は第3のスイッチング
素子として使用されているトランジスタで、こ九らによ
り負荷回路が構成されている。18は信号発生回路で、
二進カウンタ19.単安定マルチパイブレ5− 4− − )+20と複数の抵抗器で構成されている。
次に、このように構成された本実施例の動作を説明する
。コンデンサ8はトランジスタ9がオフのとき抵抗型1
0の杼路で電源電圧+VCCまτ充電されろ。1〜−/
レジスタ9がオンにtJ・ろとそのコレクタ電位がほぼ
電源電圧近イまで1−界才るので、その瞬間、コンデン
サ8の他端の電位は電源電圧のおよそ2倍まで十臀し、
その後ダイオードスイッチ目がオフにtcろため、書き
込みコイル14および1−ランジスタ15.16の杆路
で放電する。書き込みデータとし、て第3図(A’)の
信号が入ると、i−ランジスタ15. +6のベースに
はそれぞれ第3図(B)。
。コンデンサ8はトランジスタ9がオフのとき抵抗型1
0の杼路で電源電圧+VCCまτ充電されろ。1〜−/
レジスタ9がオンにtJ・ろとそのコレクタ電位がほぼ
電源電圧近イまで1−界才るので、その瞬間、コンデン
サ8の他端の電位は電源電圧のおよそ2倍まで十臀し、
その後ダイオードスイッチ目がオフにtcろため、書き
込みコイル14および1−ランジスタ15.16の杆路
で放電する。書き込みデータとし、て第3図(A’)の
信号が入ると、i−ランジスタ15. +6のベースに
はそれぞれ第3図(B)。
(C)の信号が加わり、]・ラランジッタ1516は交
互にオン、オフされ、書き込みコイル14に滴れる電流
が切り換わるため、トランジスタ15.16のコレクタ
の電位は、書き込み電源電圧が一定ならば第3図(D)
、 (+’:)のようになる。即ち、電流が流れ出す瞬
間、書き込みコイル両端にl−セする電圧のため、トラ
ンジスタ15.16のコレクタ電位が急に下がり(その
値は書き込みコイルのインダクタンスの値6− に依存するが)、電源電圧の値が低ければトランジスタ
15.16が飽和し、記録信号が歪む結果となる。とこ
ろが第2図の構成では、書き込みデータ信号(A)によ
り、1〜ランジスタ9がオン、オフされ、書き込み電源
供給端子13の電位は第3図(F)のようしこ変化する
。従って書き込みコイル14に印加されている直流電圧
が、書き込みコイルに流れる電流が変化オろ瞬間に持ち
上がるので、1〜ランジスタ15のコレクタ電位は第3
図(C)のようになり、トランジスタ15.16が飽和
するのを防ぐ結果となる。
互にオン、オフされ、書き込みコイル14に滴れる電流
が切り換わるため、トランジスタ15.16のコレクタ
の電位は、書き込み電源電圧が一定ならば第3図(D)
、 (+’:)のようになる。即ち、電流が流れ出す瞬
間、書き込みコイル両端にl−セする電圧のため、トラ
ンジスタ15.16のコレクタ電位が急に下がり(その
値は書き込みコイルのインダクタンスの値6− に依存するが)、電源電圧の値が低ければトランジスタ
15.16が飽和し、記録信号が歪む結果となる。とこ
ろが第2図の構成では、書き込みデータ信号(A)によ
り、1〜ランジスタ9がオン、オフされ、書き込み電源
供給端子13の電位は第3図(F)のようしこ変化する
。従って書き込みコイル14に印加されている直流電圧
が、書き込みコイルに流れる電流が変化オろ瞬間に持ち
上がるので、1〜ランジスタ15のコレクタ電位は第3
図(C)のようになり、トランジスタ15.16が飽和
するのを防ぐ結果となる。
以−1−にょうに本実施例によれば、コンデンサによる
充電電圧を利用して、書き込み電源の電圧を上昇させる
ことにより、電源電圧を下げて使ってもトランジスタ1
5.16を飽和させることなく、言い換えると信号を歪
ませることなく記録することを可能としている。
充電電圧を利用して、書き込み電源の電圧を上昇させる
ことにより、電源電圧を下げて使ってもトランジスタ1
5.16を飽和させることなく、言い換えると信号を歪
ませることなく記録することを可能としている。
なお、第2図において、第1のスイッチング素子として
抵抗器10の代りに、第4図に示したように1−ランジ
スタ21を用いてもよい。この場合、ドアー うンジスタ21のベースには、I−ランジスタ9のベー
ス駆動信号の反転信号を加えればよイ、抵抗器を使うよ
りも、1−ランジスタ9がオン状態のときの電力消豊か
少jl’、 <てすむという長所がある。
抵抗器10の代りに、第4図に示したように1−ランジ
スタ21を用いてもよい。この場合、ドアー うンジスタ21のベースには、I−ランジスタ9のベー
ス駆動信号の反転信号を加えればよイ、抵抗器を使うよ
りも、1−ランジスタ9がオン状態のときの電力消豊か
少jl’、 <てすむという長所がある。
また、第2のスイッチング素子として、ダイオ−1;+
+の代りに、第5図に示したように1ヘランジスタ22
をイi!用してもよい。この場合、1−ランジスタ22
のベースには1〜ランジスタ9のベース駆動信号の反転
信号を加えればよい。木構成の場合、ダイオードを使用
オろよりも電圧降下が小さく、従って電源電圧を有効に
使ってコンデンサ8を充電させろことができろ。
+の代りに、第5図に示したように1ヘランジスタ22
をイi!用してもよい。この場合、1−ランジスタ22
のベースには1〜ランジスタ9のベース駆動信号の反転
信号を加えればよい。木構成の場合、ダイオードを使用
オろよりも電圧降下が小さく、従って電源電圧を有効に
使ってコンデンサ8を充電させろことができろ。
さらに、負荷回路は、書き込みコイルと、この膚き込み
コイルに流れる電流の向きを切り換えるスイッチング素
子で構成されていれば、どのような構成をとってもよい
。
コイルに流れる電流の向きを切り換えるスイッチング素
子で構成されていれば、どのような構成をとってもよい
。
(発明の効果)
以十の説明から明らかなように1本発明は、コンデンサ
の充電電圧を利用して書き込み電源の電圧を、磁気ヘッ
ドのコイルに滝れる電流が切り換8− わるタイミングで」−昇するように構成しているので、
書き込み電源電圧を小さくすることが可能になるという
すぐれた効果が得られる。この結果、単一5ボルト電源
で磁気ディスク装置を構成することが可能となる。
の充電電圧を利用して書き込み電源の電圧を、磁気ヘッ
ドのコイルに滝れる電流が切り換8− わるタイミングで」−昇するように構成しているので、
書き込み電源電圧を小さくすることが可能になるという
すぐれた効果が得られる。この結果、単一5ボルト電源
で磁気ディスク装置を構成することが可能となる。
第1図は、従来例の回路構成図、第2図は、本発明の一
実施例の回路構成図、第3図は、第1図及び第2図の各
回路の動作説明のための各部電圧波形図、第4図及び第
5図は、それぞれ本発明の他の実施例の部分回路図であ
る。 7・・・電源、 8 ・・・コンデンサ、 91〜
ランジスタ、 1.0.21・・・第1のスイッチング
素子、 1.1..22・・・第2のスイッチング素子
、 12・・・書き込み電源回路、 13・・・書き込
み電源供給端子、 14・・・書き込みコイル、 15
.16・・・第3のスイッチング素子、17・・・負荷
回路、 18・・・信号発生回路、19・・・二進カウ
ンタ、 20胃・1単安定マルチバイブレータ。 −〇−
実施例の回路構成図、第3図は、第1図及び第2図の各
回路の動作説明のための各部電圧波形図、第4図及び第
5図は、それぞれ本発明の他の実施例の部分回路図であ
る。 7・・・電源、 8 ・・・コンデンサ、 91〜
ランジスタ、 1.0.21・・・第1のスイッチング
素子、 1.1..22・・・第2のスイッチング素子
、 12・・・書き込み電源回路、 13・・・書き込
み電源供給端子、 14・・・書き込みコイル、 15
.16・・・第3のスイッチング素子、17・・・負荷
回路、 18・・・信号発生回路、19・・・二進カウ
ンタ、 20胃・1単安定マルチバイブレータ。 −〇−
Claims (2)
- (1)1〜ランジスタのエミッタを電源に接続し、コレ
クタを抵抗器あるいは第1のスイッチング素子を介して
接地するとともに、同コしフタにコンデンサの一方の電
極を接続し、前記Iヘランジスタのエミッタに第2のス
イッチング素子を接続し、その出力端と前記コンデンサ
の他方の電極とを接続してこの接続点を書き込み電源供
給端子とする書き込み電源回路と、磁気ヘッドの書き込
みコイルおよび1Fき込み信号により駆動され前記書き
込みコイルに′Jlとわる書ぎ込み電流を切換える第3
のスイッチ〉り素子からなる負荷回路と、前記書き込み
コイルの1き込み電流を切換えるタイミンクで耐記トラ
ンジスタをオフからオンに切換える信号を発する信号発
生回路とから構成さトたことを特徴!する磁気記録装置
の書き込み回路。 - (2) 前記負6h回路は、中点タップを備えた前
1− 記書き込みコイルの両端にそれぞれスイッチング素子を
有し、該スイッチング素子を交互にオン、オフ動作させ
ろことにより、前記中点タップから碧き込み電流を流入
させ、若しくは吐出させろようにしたことを特徴とする
特許請求の範囲第(1)項記載の磁気記録装置の汀き込
み回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5247383A JPS59178606A (ja) | 1983-03-30 | 1983-03-30 | 磁気記録装置の書き込み回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5247383A JPS59178606A (ja) | 1983-03-30 | 1983-03-30 | 磁気記録装置の書き込み回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59178606A true JPS59178606A (ja) | 1984-10-09 |
JPH0570202B2 JPH0570202B2 (ja) | 1993-10-04 |
Family
ID=12915685
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5247383A Granted JPS59178606A (ja) | 1983-03-30 | 1983-03-30 | 磁気記録装置の書き込み回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59178606A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61204811A (ja) * | 1985-03-04 | 1986-09-10 | Nippon Motoroola Kk | 磁気書込み回路 |
EP0609993A1 (en) * | 1993-02-01 | 1994-08-10 | Seagate Technology International | Assisted low voltage write circuit |
-
1983
- 1983-03-30 JP JP5247383A patent/JPS59178606A/ja active Granted
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61204811A (ja) * | 1985-03-04 | 1986-09-10 | Nippon Motoroola Kk | 磁気書込み回路 |
EP0609993A1 (en) * | 1993-02-01 | 1994-08-10 | Seagate Technology International | Assisted low voltage write circuit |
Also Published As
Publication number | Publication date |
---|---|
JPH0570202B2 (ja) | 1993-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920000212B1 (ko) | 자기 플로피 디스크 드라이버의 기입/독출 헤드 및 데이타 기입 회로 | |
US4631419A (en) | Transistor switch and driver circuit | |
JPS6149694A (ja) | 直流モ−タ駆動装置 | |
JPS59178606A (ja) | 磁気記録装置の書き込み回路 | |
JPH0775043B2 (ja) | 磁気デイスク装置のデ−タ読み出し及び書き込み回路 | |
JPS59139723A (ja) | 差動スイツチ回路 | |
US4647988A (en) | Magnetic write circuit | |
JP2834739B2 (ja) | 双方向スイッチング回路 | |
JP2647645B2 (ja) | 磁気記録装置 | |
JPS6131372Y2 (ja) | ||
JP2586363B2 (ja) | 磁気ディスク装置 | |
KR880001010Y1 (ko) | 바이 페이즈 변조된 디지탈 신호의 판독회로 | |
SU381098A1 (ru) | Симметричный тиристорный элемент намяти | |
JP2626023B2 (ja) | 磁気ヘッドドライブ装置 | |
JPS6142706A (ja) | 磁気記憶装置の書込読出回路 | |
JPH0644707B2 (ja) | 半導体論理回路 | |
JPH0359805A (ja) | デジタル磁気記録回路 | |
JPS5843722U (ja) | 表示機能付操作スイツチアセンブリ | |
JPS61253609A (ja) | 半導体集積回路 | |
JPH0193919A (ja) | レベルシフト回路 | |
JPS5933540U (ja) | リセツト回路 | |
JPS5872339A (ja) | 電源切換回路 | |
JPS61142507A (ja) | ヘツド切換回路 | |
JPS6336071B2 (ja) | ||
JPS6052904A (ja) | 書込増幅回路 |