JPS5897084A - フォントメモリアクセス回路 - Google Patents

フォントメモリアクセス回路

Info

Publication number
JPS5897084A
JPS5897084A JP19827081A JP19827081A JPS5897084A JP S5897084 A JPS5897084 A JP S5897084A JP 19827081 A JP19827081 A JP 19827081A JP 19827081 A JP19827081 A JP 19827081A JP S5897084 A JPS5897084 A JP S5897084A
Authority
JP
Japan
Prior art keywords
font
memory
information
register
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19827081A
Other languages
English (en)
Inventor
秋好 清己
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP19827081A priority Critical patent/JPS5897084A/ja
Publication of JPS5897084A publication Critical patent/JPS5897084A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明はフォントメモリアクセス回路に関するもので
、特に、フォントメモリの有効利用を図ることができる
アクセス回路に関するものである。
従来より、ドツトマトリクスで表わされるフォントに対
して、必要とする各種のフォントを予めメモリに格納し
ておき、この種のメモリにフォントを指定するためのフ
ォントコード情報と、指定されたフォントについてさら
にフォントを構成するマトリクスの横ラインを選択する
アドレス情報とを与えることによって、格納された内容
から所望のフォントを読出して、たとえば記録装置や表
示装置に出力情報として与えることが行われている。
従来から開発されているこの種の装置は、第1図に示す
ごとく、フォントを記憶している7オントメモリ3に対
して、電子機器本体などから与えられたフォントコード
を記憶するフォントコードレジスタ1および指定された
フォントのさらに横ラインを選択するためのアドレスレ
ジスタ2がそれぞれ独立に設けら・れている。そして、
フォントコードとフォントの横、ラインとを指定するこ
とにより、これらの情報が直接フォントメモリ2のアド
レス情報として必要なフォントデータとして読出される
ものである。このような装置において、たとえば第2図
に示すフォントメモリ3内に格納されたフォント「8」
の4ラインめ(第2図のフォントメモリではラインは0
ラインから始まっている)をアクセスする場合を考えて
みる。ただし、前記フォント「8」はフォントコード0
に格納されているものとし、横方向5ドツト×縦方向9
ドツトのマトリクス内に収まるものとする。
フォント「8」の第45インめの読出しに際しては、フ
ォントコードレジスタ1にフォントコードOが設定され
、一方アドレスレジスタ2には「0100」 (16進
数で4)が設定される。これら設定された両アドレス情
報は、上位および下位アドレスライン信号を構成し、r
oolooJとなってフォントメモリ3に与えられ、格
納されている内容から該当するコードO,ライン4に属
する情報rnJがアクセスされる。1回の動作で横方向
5ビツトが同時にアクセスされる。
上述のごとく、従来のフォントメモリアクセス方式では
、フォントコードレジスタ1とフォントレジスタ2の出
力とがいずれも直接フォントメモリ3のアドレス入力に
なっている。通常、電子機器本体から与えられるフォン
トコードおよび横ラインアドレス情報は2進数の形態を
とり、したがってたとえ上述のように5X9のドラ[・
マトリクスからなるフォントであっても、前述のごとく
レジスタの内容が直接フォントメ七りのアドレス情報と
なる場合には、フォントメモリに設定される各フォント
あたりの横ライン数は2のべき乗に運ぶ必要がある。そ
のため、第2図に示したように、第10ラインめから第
16ラインめはフォント情報が格納されることがないに
もかかわらず、フォントエリアとして設定しなければな
らず、メモリ領域に無駄を生じることになる。また、こ
のような無駄を生じさせないようにするには、フォント
の構成に制限が附され、利用価値が著しく低減されると
いう問題点があった。
それゆえに、この発明の主たる目的は、フォント情報を
格納したメモリを、フォントの構成にかかわらず有効に
利用し得るフォントメモリアクセス回路を提供すること
である。
この発明の上述の目的およびその他の目的と特徴は図面
を参照して行う以下の詳細な説明から一層明らかとなろ
う。
この発明を要約すれば、フォントメモリをアクセスする
ために、フォントコードおよびフォント横ライン情報を
、該当するフォントメモリの記憶領域のアドレス情報に
変換する変換手段をフォントメモリとフォントコードレ
ジスタおよびアドレスレジスタ閤に付加し、フォントの
構成にしたがって無駄なく格納されたメモリ内容から該
当するフォント情報を正しくアクセスするも−のである
第3図はこの発明の一実施例の概略ブロック図である。
図において、従来例と同様にして、情報処理装置本体な
どから与えられた21i数のフォントコードを収納する
ためのフォントコードレジスタ1および指定された1つ
のフォントコードに姶応する該当フォントの槓ラインを
指定するためのアドレスレジスタ2が設けられている。
一方、フォントを記憶したフォントメモリ3が設けられ
ているが、このフォントメモリ3への各フォント情報の
格納は、第4図に示すごとく、フォントの構成(この実
施例では5ドツト×9ドツト)に対応させ、25ピツト
×9ピツトの領域を設定し、各フォントについて連続的
に領域が設けられ、第2図に示した従来のフォントメモ
リのように無駄な領域は除かれている。すなわち、アド
レスレジスタ2に与えられるアドレス信号が2進数であ
って、たとえば9ラインめのアドレス指定が可・、能と
なるように4ビツトが設定されても、フォント情報を格
納するメモリ領域はフォント構成に必要な5ビー〇− ットx9ビットが割当てられ、隣接する5ピツト×9ビ
ツトには他のフォントが割当てられて連続的にフォント
が格納されている。
フォントコードレジスタ113よびアドレスレジスタ2
に与えられたアドレス信号は、直ちにフォントメモリ3
のアドレス情報として利用することができないため、与
えられたフォントコードをフォントメモリ3に含まれる
該当フォントが格納されているフォントメモリのスター
トアドレスに変換する変換テーブル4が設けられている
。したがって、前記変換テーブル4には、第4図に示す
ごとくフォント情報を記憶させたフォントメモリ3につ
いて、フォントコードに対する該当フォントが格納され
ているフォントメモリのスタートアドレスが対応づけて
予め登録され、入力されたフォントコードをスタートア
ドレス信号に変換して出力する。   ・ 前記変換テーブル4から出力される信号は、スタートア
ドレスを与えるだけであるため、続いて横ライン分を加
算して、フォントメモリ3の読出すべき横ラインのアド
レス信号とするため、*換テーブル4の出力信号および
アドレスレジスタ2の出力信号を入力とする加算15が
設番プられ、この加算I5の出力がフォントメモリ3の
アドレス情報を作成する。
次に、上述の構成からなる°フォントメモリアクセス回
路の動作を説明する。
アクセスしたいフォントに対するフォントコードがフォ
ントレジスタ1に2進数で設定される。
このフォントコードは嚢換う−ブル4によって予め登録
された苅照表からコードに対応するフォントメモリスタ
ートアドレス情報に変換され、変換ブープル4から出力
される。一方、アドレスレジスタ2にもフォントの横ラ
イン位置情報が2進数で設定される。上述のごとく、変
換テーブル4の出力はフォントメモリの該当フォントに
おけるスタートアドレスを与えているため、スタートア
ドレスに前記機ラインアドレスが加11i15て加算さ
れ、その結果該当するフォントメモリのアドレスが得ら
れる。
たとえば、第4図に示したフォントメモリ中の5ビツト
×9ビツトからなるフォント「7」の3ラインめをアク
セスする場合の動作を具体的に説明する。
まず、フォントコードレジスタ1にコード「1」を設定
し、アドレスレジスタ2には3ラインめのroollJ
を設定する。このような入力が各レジスタに与えられる
ことにより、変換テーブル4の出力はroloolJ 
(16進数で09>となって、フォント「7」のスター
トアドレスが与えられ、さらにこの値はアドレスレジス
タ2の出力が加算器5で加算されてrollooJとな
り、フォントメモリ3のアドレス入力となる。その結果
、フォント「7」の3ラインめの情報rIJがアクセス
される。
前記実施例では、文字フォントを横方向5ドツト、11
方向9ドツトで構成される場合について説明したが、フ
ォントを構成するドツト数は任意のものにもこの発明を
適用することができる。
以上のように、こ蜀発明によれば、−フォントコードわ
よびフォント横ラインアドレスからフォントメモリアド
レス情報を作成する変換手段を付加することにより、フ
ォントメモリにおける7オン。
ト情報の格納を、フォントの構成に対応させた連続的な
領域として配置することができ、メモリの容量を無駄に
することなく有効利用を図ることができるとともに、従
来回路に比べて受容量のメモリで同じ量のフォント情報
を記憶させることができ、装置を安価にすることができ
る。
【図面の簡単な説明】
第1図は従来のフォントメモリアクセス1路を示すブロ
ック図である。第2図は従来のフォントメモリのフォン
ト格納状態を示す図である。第3図はこの発明の一実施
例の概略ブロック図である。 第4図は第3図におけるフォントメモリのフォント格納
状態を示す図である。 図において、1はフォントコードレジスタ、2はアドレ
スレジスタ、3はフォントメモリ、4は変換テーブル、
5は加l1lIIを示す。 代理人 葛 野 信 −(外1名) 坪10 第30 第2図       第4品 手続補正書く自発〕 特許庁長官殿 1、事件の表示    特願昭36−19“8270号
2、発明の名称 フォントメ令すアク竜ス回路 3、補正をする者 5、補正の対象 明細書の発明の詳細な説明の― 6、補正の内容 (1) 明細書第3頁第7行の「フォントメモリ2」を
「フォントメモリ3」に訂正する。 (2) 明細書第4頁第19行の「第10ラインめから
第16ライン」を「第95インめから第15ライン」に
訂正する。 (3) 明細書第6頁第12行の[25ピツト×9ピツ
ト」を「5ピツト×9ビツト」に訂正する。 以上

Claims (2)

    【特許請求の範囲】
  1. (1) 多種類のフォントをそれぞれのコードに対応づ
    けて格納したフォントメモリと、前記フォントを読出す
    ための情報を収納するレジスタと、 前記レジスタに収納された情報をフォントメモリのアド
    レス情報に変換する変換回路とを備えた、フォントメモ
    リアクセス回路。
  2. (2) 前記レジスタは、 前記フォントのコードを収納するフォントコードレジス
    タと、 前記フォントの横ライン情報を収納するアドレスレジス
    タとを含み、 前記変換回路は、 前記フォントのコードを該当するフォントが格納された
    フォントメモリのスタートアドレス情報に変換する変換
    テーブルと、 前記スタートアドレス情報に前記アドレスレジスタの内
    容を加算する加算器とを含む、特許請求の範囲第1項記
    載のフォントメモリアクセス回路。
JP19827081A 1981-12-04 1981-12-04 フォントメモリアクセス回路 Pending JPS5897084A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19827081A JPS5897084A (ja) 1981-12-04 1981-12-04 フォントメモリアクセス回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19827081A JPS5897084A (ja) 1981-12-04 1981-12-04 フォントメモリアクセス回路

Publications (1)

Publication Number Publication Date
JPS5897084A true JPS5897084A (ja) 1983-06-09

Family

ID=16388337

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19827081A Pending JPS5897084A (ja) 1981-12-04 1981-12-04 フォントメモリアクセス回路

Country Status (1)

Country Link
JP (1) JPS5897084A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63287894A (ja) * 1987-05-20 1988-11-24 株式会社日立製作所 フォントデ−タ処理装置
JPS6426464A (en) * 1987-07-23 1989-01-27 Fujitsu Ltd High-speed character printing system

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5472632A (en) * 1977-11-21 1979-06-11 Nec Corp Dot pattern generation circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5472632A (en) * 1977-11-21 1979-06-11 Nec Corp Dot pattern generation circuit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63287894A (ja) * 1987-05-20 1988-11-24 株式会社日立製作所 フォントデ−タ処理装置
JPS6426464A (en) * 1987-07-23 1989-01-27 Fujitsu Ltd High-speed character printing system

Similar Documents

Publication Publication Date Title
JPS6312297B2 (ja)
JPS5897084A (ja) フォントメモリアクセス回路
JPS60245062A (ja) デ−タ転送装置
JPS5848560A (ja) フアクシミリ応答システムにおけるフアクシミリ応答装置
JPS61187034A (ja) 文書出力装置
JP2624375B2 (ja) Icメモリ
JPS61105636A (ja) 印字装置
JPS60260086A (ja) メモリ回路
JPS60239847A (ja) 外部記憶装置の記憶内容一覧表作成方式
JP2623077B2 (ja) 表示情報作成装置
JP2674887B2 (ja) ワードプロセッサ
JPS62284444A (ja) 記憶デ−タ変換装置
JPS63202476A (ja) 文書出力装置
JPH0454627A (ja) 文字罫線発生装置
JPS6348071B2 (ja)
JPH0587839B2 (ja)
JPH0223871B2 (ja)
JPS63156455A (ja) マルチメデイア用通信端末装置のハ−ドウエア構成方法
JPH02172776A (ja) 印刷装置
JPH0349968A (ja) 符号情報変換回路
JPS61198274A (ja) 文字パタ−ン記憶方式
JPS63153655A (ja) メモリアクセス制御方式
JPS61288560A (ja) ハ−ドコピ−インタフエイス用画面記憶メモリ
JPS6352183A (ja) パタ−ン発生方式
JPS61114295A (ja) 文字・図形表示方法