JPS5876881A - キヤラクタ表示装置 - Google Patents

キヤラクタ表示装置

Info

Publication number
JPS5876881A
JPS5876881A JP17417081A JP17417081A JPS5876881A JP S5876881 A JPS5876881 A JP S5876881A JP 17417081 A JP17417081 A JP 17417081A JP 17417081 A JP17417081 A JP 17417081A JP S5876881 A JPS5876881 A JP S5876881A
Authority
JP
Japan
Prior art keywords
dot
character
supplied
register
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17417081A
Other languages
English (en)
Inventor
唯夫 佐々木
服部 善次
一弘 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP17417081A priority Critical patent/JPS5876881A/ja
Publication of JPS5876881A publication Critical patent/JPS5876881A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 N、tばマイクロコンピュータにおいて、文字。
般に第1図に示すようないわゆるビデオRAM 方式が
採られている。
すなわち、第1図において、ビデオRAM (1)から
データ(キャラクタコード)が読み出され、このデータ
がキャラクタジェネレータ(2)に供給されて対応する
キャラクタのパターンとなる信号が取り出され、この信
号がシフトレジスタ(3)に供給されて並列信号から直
列信号に変換され、この直列信号がcRTディスプレイ
(4)に供給されてスクリーン上にキャラクタが表示さ
れる。
そして、このよ5な表示を行う場合、その表示されたキ
ャラクタを見やすくするため、ラウンディングを行うこ
とが考えられている。
すなわち、第2図はキャラクタジェネレータ(2)に書
き込まれている文字rAJの原パターンの一例を模型的
に示すもので、この原パターンは例えば5×7ドツトの
ドツトマトリックスにより構成され【いる。
また、第3図はCRTディスプレイ(4)のスクリーン
デイyグは行われていない。そ、して、L!〜L14は
走査線を示し、破線図示の走査線I4m+1は奇数フィ
ールド期間に形成され、実線図示の走査線L+zmは偶
数フィールド期間に形成される。また、Duは基本とな
る大きさのドツト(輝点)を示し、キャラクタジェネレ
ータ(2)の出力(第2図)が奇数フィールド期間及び
偶数フィールド期間の両方に使用されるので1図のよう
な表示/<ターンとなる。
これに対して、ラウンディングが行われたときには、文
字rAJは第4図のよさに表示され、本来のドツトDu
の1/2の幅のノ1−7ドツトDhが付加される。従っ
て、第3図のラウンディング前の文字rAJ K比べて
滑らかになり、見や丁くなる。
そして、このラウンディングを行さとき、単位ドツトD
u F対するハーフドツトDhの組み合わせは、基本的
に第5図に示す2通りだけであり、全てのキャラクタに
ついて第5図に示す組み合わせでバー7ドツ) Dhが
付加される。すなわち、単位ドラ) Duが斜めに2つ
並んだとき、これとは交差する方向に2つのI・−7ド
ツ) Dhが付加されるO ところが、このよさにハーフドツトDhを付加してラウ
ンディングを行5場合には、原パターンが例えば第6図
に示すようなキャラクタのとき、その表示パターンはM
7図に示すよ5になり、これでは必ずしも適切な表示パ
ターンとは言えない。
この発明は、このような問題点を解決しようとするもの
である。
このため、この発明においては、例えば第8図に示すよ
うにハーフドツトDhを付加することによりラウンディ
ングを行うと共に、さらに、単位ドツトDuの適当な部
分を削ってラウンディングを行う、すなわち、単位ドツ
ト])uに対してバー7ドツ) Dhを付加あるいは削
除してラウンディングを行5ものである。
以下その一例について説明しよう。
#11G図において、(2aは表示データ用のキャラク
タジェネレータを示し、これは第1図におけるキャラク
タジェネレータ(2)と同じもので、上述したように例
えば5×7ドツトの原パターンを有する。
そして、キャラクタジェネレータcjDには、ビデオR
AM(図示せず)からキャラクタコードCHRが上位ア
ドレスとして供給されることにより、このコードCHR
に対応した原パターンが選択されると共に、行信号DR
8が下位アドレスとして供給されることにより、その選
択された原パターンのどの行であるかが指定され、従っ
て、これら信号CHR。
DB、9により目的とするキャラクタのデータが1行分
5ビツトずつ順次取り出される。
また、(2)は参照データ用のキャラクタジェネレータ
を示し、これはキャラクタジェネレータQυと同じもの
で、やはりキャラクタコードCHRが上位アドレスとし
て供給されるが、下位アドレスとしては別の行信号RR
8が供給される。この行信号RR8は、奇数フィールド
期間には1打傷号DR8が指定している原パターンの行
よりも1つ上の行を指定し、偶数フィールド期間には、
行信号DR8が指定している行よりも1つ下の行を指定
する信号である。
さらに、■乃は6ビツトの表示データ用のシフトレジス
タを示す。このレジスタ6υは第1図のレジスタ(3)
に対応するもので、その下位5ピツ) Do〜D4 ’
)(キャラクタジェネレータC!υの出力データが供給
されると共に、水平走査速度に対応した周期のパルスC
LKがシフトクセツクとして供給され、レジスタe1)
のデータは最上位ビット方向にシフトされる。なお、こ
の場合、パルスCLKの1周期が単位ドラ) Duの水
平方向の幅に対応するが、パルスCLKは前半の半周期
は@1”、後半の半周期は@0”になるものとする。
また、03は6ビツトの参照データ用のシフトレジスタ
を示し^その下位5ビツトへ〜R4kキャラクタジェネ
レータ四の出力データが供給されると共に、パルスCL
Kがシフトパルスとして供給され、レジスタ(2)のデ
ータは最上位ビット方向へとシフトされる。
そして、レジスタ01)のビットD4の出力がオア回路
511を通じ、さらに後述するアンド回路槌を通じてC
RTディスプレイ(4)に供給される。従って、との状
態では、ディスプレイ(4)kは例え1?第6−図に示
すようにラウンディングの行われて(1な〜・キャラク
タが表示される。
さらに、レジスタG1)の”ビットD、と、レジスタ(
至)のビットR4と、/(ルスCLKがアンド回路@に
供給すれると共に、レジスタ(至)のビットR1$ 6
%アンドtmvl&wに反転入力とし【供給され、その
アント°出力Pfがオア回路611に供給される。また
、レジスタ■υのビットD3と、レジスタ(至)のビッ
トR4と、ノ(ルスCLKの反転した)(ルスCLKと
力1アンド回路(ロ)に供給されると共に、レジスタ(
至)のピッ、トーカtアンド回路−に反転入力とし【供
給され、そのアンド出力pbがオア回路611に供給さ
れる。
また、レジスタo1のビットD4と、レジスタ(至)の
ビットRsと、パルスCLKとがナンド回路□□□に供
給されると共に、レジスタ01)のビットD3 m D
Bと、レジスタ■のビットR4e R5と力1ナンド°
回路−の反転入力に供給され、そのナンド出力Qfカー
アンド回路−に供給される。さらに、レジスタCυのビ
ットD4と、レジスタ(至)のビット−と、ノくルスa
11がす/ド回路回に供給されると共に、レジスタea
のビットD@ e Dsと、レジスタ(至)のビット−
1R4とがナンド回路に)の反転入力に供給され、その
ナンド出力争がアンド回路6zに供給される。
仁のよ5な構成によれば、信号Pf 、 Pb 、 Q
f 、 Qb・は、 Pf == DB・−・R4・CLK Pb xl)3 @ R4@ R,@ CLKとなる。
そして、簡単のため、ビットD3〜DB w穐〜−にか
かわらずQf −’″1″ QJ) w−@l ”とす
れば、信号Pf 、 Pbがオア回路6υ及びアンド回
路υを通じてディスプレイ(4)に供給され、この信号
Pi 、 Pbにより第9図A、Bに示すようにI・−
フドットが表示される。すなわち、第9図A、Bにおい
て、1つの升目は単位ドラ) Duに対応し、斜線のあ
る升目は表示された単位ドツト加(レベル” 1 ’ 
)、斜線のない升目は表示されない単位ドラ) Du 
(レベル1″θ″)を示す。また、奇数フィールド期間
には、現在表示が行われている行と、その上の行とによ
りハーフドツトDhが表示されるので、奇数フィールド
期間には第9図人となり。
偶数フィールド期間には、現在表示が行われている行と
、その下の行とによりハーフドラ) Dhが表示される
ので、偶数フィールド期間には第9図Bとなる。そして
、信号Ph 、 PbによりハーフドツトDh (斜線
をつけた172幅の升目)が表示される。
従って、Qf=@l”、Qb−”l”とすれば。
第9図A、In示すように、ハーフドツトDbが表示さ
れてラウンディングが行われる。ただし、これは第5図
と同じであり、必ずしも適切なラウンディングとならな
いことがある。
しかし、この発明においては、信号Qf 、 Qbが上
式で示されるので、奇数フィールド期間において。
単位ドラ) Duが第9図に示すようなレベルのときに
は、ピッ) Daで表示される現在位置の単位ドラ) 
Duは、V2幅となり、すなわち、ハーフドツトDhと
なり、偶数フィールド期間において、単位ドラ) Du
が第9図りに示すよ5なレベルのときには、ピッ) D
4で表示される現在位置の単位トン) Duは1/2幅
のバー7ドツ) Dhとなる。すなわち、単位)” ツ
) Du (第9図CではR31D4)が斜めに2つ並
ぶと共に、これとは直交する方向に単位ドツトDu (
第9図Cでは”4 # Ds )がなく、かつ、その左
側または右側にも上下方向に並ぶ単位ドツトDu (第
9図CではR5#D5)がないときには、現在の単位ド
ラ) Du (D4)のうち、上下方向に並ぶ単位トン
)Du(第9図Cでは穐、Ds)とは反対側のV2は削
除され、ハーフドラ) Dhとされる。
従って、この発明によれば、原パターンが例えば96図
に示すよ5なパターンのときには%#18図に示すよさ
に表示が行われ、辷れは第7図の今までの表示パターン
に比べて丸みが出【さらに見やすくりる。
こうして、この発明によれば、ラウンディングによりキ
ャラクタを見やすくできると共に、さらにそのキャラク
タをより適切なパターンに表示することかできる。しか
も、そのために特別の周期の信号や特殊な信号、あるい
は特別な回路を必要とせず、簡単な■シラク回路を追加
するだけでよく、ローコストである。
なお、上述において、キャラクタジェネレータ(24を
設ける代わりに、その出力である参照データをキャラク
タジェネレータQ1から表示データと時分割式に得ても
よい。また、この発明は、キャプテンシステムやテレビ
文字多重放送システムなどにも適用できる。
【図面の簡単な説明】
第1図〜第9図はこの発明を説明するための図、第10
図はこの発明の一例の系統図である。 Qυ、四はキャラクタジェネレータ、0汎(至)はシフ
トレジスタである・ 同、 松隈秀盛2薔 第1図 第2図     第3m −−−−−6−−−−−− ロ      −−−ローーーーーー ロロ Ls−−−−−−−一ローロー ′7       //1  □−−−第5図

Claims (1)

    【特許請求の範囲】
  1. メ毫りからのデータをキャラクタジェネレータに供給し
    て上記データ(対応したキャラクタのパターンとなる並
    列信号を得、この並列信号をシフトレジスタに供給して
    直列信号に変換し、この直列信号をCRTディスプレイ
    に供給してこのCRTディスプレイのスクリーン上にド
    ツトにより上記キャラクタを表示するようKした光示装
    置において、上記並列信号に基づいて上記ドツトよりも
    幅の狭いドツトを上記ドツトに隣接して表示すると共に
    、現在の走査位置から見てその周囲のドツト位置に対応
    する信号成分に基づいて、上記CRTディスプレイのス
    クリーン上に表示されるドツトのうちの所定のドツトを
    、上記幅の狭いドツトに書き換えるよりにしたキャラク
    タ表示装置。
JP17417081A 1981-10-30 1981-10-30 キヤラクタ表示装置 Pending JPS5876881A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17417081A JPS5876881A (ja) 1981-10-30 1981-10-30 キヤラクタ表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17417081A JPS5876881A (ja) 1981-10-30 1981-10-30 キヤラクタ表示装置

Publications (1)

Publication Number Publication Date
JPS5876881A true JPS5876881A (ja) 1983-05-10

Family

ID=15973923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17417081A Pending JPS5876881A (ja) 1981-10-30 1981-10-30 キヤラクタ表示装置

Country Status (1)

Country Link
JP (1) JPS5876881A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6078479A (ja) * 1983-10-04 1985-05-04 日本電信電話株式会社 キヤラクタ表示装置
JPS60177389A (ja) * 1984-02-24 1985-09-11 松下電子工業株式会社 Crt表示用大規模集積回路

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6078479A (ja) * 1983-10-04 1985-05-04 日本電信電話株式会社 キヤラクタ表示装置
JPH0552500B2 (ja) * 1983-10-04 1993-08-05 Nippon Telegraph & Telephone
JPS60177389A (ja) * 1984-02-24 1985-09-11 松下電子工業株式会社 Crt表示用大規模集積回路

Similar Documents

Publication Publication Date Title
JPS5850589A (ja) 表示処理装置
US4433330A (en) Apparatus for displaying characters on a picture screen of a display unit
JPS5876881A (ja) キヤラクタ表示装置
JPS613193A (ja) 画像メモリの書込み/読出し変換方式
US4677432A (en) Display apparatus
US4788536A (en) Method of displaying color picture image and apparatus therefor
US4857909A (en) Image display apparatus
JPS5811991A (ja) キヤラクタ表示装置
JPS5827191A (ja) キヤラクタ表示装置
JPS58194090A (ja) デイスプレイ装置
JPS5817489A (ja) キヤラクタ表示装置
JPS61113092A (ja) コンピユ−タ・デイスプレイ・システム
JPS6017483A (ja) 画像表示装置
JPS6078481A (ja) キヤラクタ表示装置
SU1508272A1 (ru) Устройство дл отображени информации на экране телевизионного индикатора
JPS59136782A (ja) ドツトパタン出力処理方式
JPS6078478A (ja) キヤラクタ表示装置
JPS604988A (ja) 画像表示装置
SU1161986A1 (ru) Устройство дл вывода графической информации
JPS6352195A (ja) 表示制御システム
JPS6193493A (ja) 画像表示装置
JPS6123197A (ja) 表示装置
JPH0816147A (ja) 情報表示装置
JPH0130153B2 (ja)
JPH0121512B2 (ja)