JPS5811991A - キヤラクタ表示装置 - Google Patents

キヤラクタ表示装置

Info

Publication number
JPS5811991A
JPS5811991A JP11035881A JP11035881A JPS5811991A JP S5811991 A JPS5811991 A JP S5811991A JP 11035881 A JP11035881 A JP 11035881A JP 11035881 A JP11035881 A JP 11035881A JP S5811991 A JPS5811991 A JP S5811991A
Authority
JP
Japan
Prior art keywords
supplied
dot
data
character
parallel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11035881A
Other languages
English (en)
Inventor
服部 善次
一弘 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP11035881A priority Critical patent/JPS5811991A/ja
Publication of JPS5811991A publication Critical patent/JPS5811991A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 例、tばマイクロコンピュータにおいて、文字、数字、
記号などのキャラクタを表示するには、一般に第1図に
示すようなビデオRAM方式が採られている。
すなわち、第1図において、ビデオRAMtl+からデ
ータ(キャラクタコード)が読み出され、このデータが
キャラクタジェネレータ(2)に供給されて対応するキ
ャラクタのパターンとなる信号が取り出され、この信号
がシフトレジスタf3) K 供給されて並列信号から
直列信号に変換され、この直列信号がCRTディスプレ
イ(4)に供給されてスクリーン上にキャラクタが表示
される。
そして、このような表示を行う場合、その表示されたキ
ャラクタを見やすくするため、例えば特公昭53−41
016号公報において、ラウンディングを行うことが考
えられている。
すなわち、第2図はキャラクタジェネレータ(2)に書
き込まれている文字rAJの原パターンの一例を模型的
に示すもので、この原パターンは例工ば5×7ドツトの
ドツトマトリックスにより構成されている。
また、第3図はCRTディスプレイ(4)のスクリーン
に表示された文字rAJを示す。ただし、うランディン
グは行われていない。そして、L1〜1114は走査線
を示し、破線図示の走査線L2m+1は奇数フィールド
期間に形成され、実線図示の走′査線L2mは偶数フィ
ールド期間に形成される。また、Duは基本となる大き
さのドツト(輝点)を示し、キャラクタジェネレータ(
2)の出力(第2図)が奇数フィールド期間及び偶数フ
ィールド期間の両方に使用されるので、図のような表示
パターンとなる。
これに対して、ラウンディングが行われたときには、文
字rAJは第4図のように表示され、本来のドツトDu
の172の幅の71−フドットDhが付加される。従っ
て、第3図のラウンディング前の文字rAJに比べて滑
らかになり、見やすくなる。
そして、このラウンディングを行うとき、単位ドラ) 
Duに対するハーフドツトDhの組み合わせは、基本的
に第5図に示す2通りだけであり、全てのキャラクタに
ついて第5図に示す組み合わせで・・−フドツ) Dh
が付加される。すなわち、単位ドラ) Duが斜めに2
つ並んだとき、これとは交差する方向に2つのハーフド
ラ) Dhが付加される。
ところが、このようにラウンディングを行うと、第6図
に示すようにキャラクタが例えば句点「。」ヤヒラがな
の「は」のとき、その表示パターンハ第7図に示すよう
になり、句点「。」では、四方に単位ドラ) Duがあ
るので、中央の空白部分はハーフドツトDhでふさがれ
てしまう。また、文字「は」では、空白部分がふさがれ
ずに174の大きさとなるが、CRTディスプレイ(4
)トして家庭用のテレビ受像機を使用するときには、解
像度が低いので、やはり空白部分はふさがって見える。
そして、このように、本来、空白であるべき部分がハー
フドラ) Dhでふさがれたり、小さくなったりすると
、キャラクタとして見にくくなってしまう。
この発明は、このような問題点を解決しようとするもの
である。
以下その一例について説明しよう。なお、以下の例にお
いては、原パターンは5×7ドツトのドツトマトリック
スであるが、表示時の行方向(水平方向)の字間スペー
スは1単位ドツト分であり、従って、1キヤラクタあた
りの表示領域は6×7ドツトの大きさとする。
第9図において、(31)〜(3りは6ビツトの並列入
力M列出力のシフトレジスタを示す。そして、今、例え
ば走査線La (第3図)の水平期間であるとすれば、
レジスタ03にはキャラクタジェネレータ(2)の原パ
ターン(第2図)の第0行のデータが並列に供給され、
レジスタ6階には第0行のデータが並列に供給され、レ
ジスタのりには第0行のデータが並列に供給され、例え
ば走査線L4の水平期間であれば、レジスタ報には原パ
ターンの第0行のデータが並列に供給され、レジスタ關
には第0行のデータが並列に供給され、レジスタCII
Jには第0行のデータが並列に供給される。
すなわち、奇数フィールド期間には、レジスタf33に
は現在水平走査が行われているラインに対応スル行(原
パターンの行)のデータが並列に供給され、レジスタ0
33) 、 C3υにはその上下の行のデータがそれぞ
れ並列に供給され、一方、偶数フィールド期間には、レ
ジスタ64には現在水平走査が行われているラインに対
応する行のデータが並列に供給され、レジスタ關にはそ
の上の行のデータが並列に供給され、レジスタC31)
にはレジスタ+321 ト同じデータが並列に供給され
る。なお、これらデータは、キャラクタジェネレータ(
2)から取り出されたときには、5ビツトの並列データ
であるが、行方向の字間スペースとして1ビツトが付加
されて6ビツトの並列データである。
そして、レジスタ6υ〜G濠に水平走査速度に対応シタ
パルスCLKがシフトクロックとして供給され、レジス
タOυ〜Qのデータがそれぞれ直列に取り出される。な
お、この場合、パルスCLKの1周期が単位ドラ) D
uの水平方向の幅に対応し、パルスCLKの′″1″ま
たは′O′′の期間力、ハーフドラ) Dhの水平方向
の幅に対応する。
そして、レジスタc31)〜(至)からのデータから5
ビツトの直列入力並列出力のシフトレジスター〜(36
1にそれぞれ供給されると共に、これらレジスタ(34
j〜c+b+ K モパルスCLKがシフトクロックと
して供給される。従って、レジスタ則〜(36)の出力
をA〜E、F−J、に〜0とし、出力Hが現在の走査位
置の単位ドラ) Duに対応するとすれば、例えば出力
I、Gはその左右の位置の単位ドラ) Duに対応し、
すなわち、出力A、G、I〜0は、現在の走査位置の単
位ドラ) Duの周囲の位置の単位ドツトDuに対応す
る。
そして、出力Gがオア回路501を通じてCRTディプ
レイ(4)に供給され、従って、この出力Gによりディ
スプレイ(4)にはラウンディングの行われていないキ
ャラクタか表示される。
また、出力H,L、M、G及びB、Fがアンド回路6υ
及びナンド回路521に供給されると共に、パルスCL
Kがアンド回路(ハ)に供給されて単位ドラ) Duの
後半の区間に位置するハーフドラ) Dhのパルスが形
成され、これがオア回路15Gに供給される。
また・出力H・N・M、I及びJ、D力玉アンド・Dフ
リップフロップ回路56) 、 57)に供給されてパ
ルスCL Kの2周期分、すなわち、単位ドラ) Du
の2個分遅らされると共に、アンド回路(58にパルス
CLKが供給されて単位ドラ) Duの前半の区間に位
置するハーフドラ) Dhのパルスが形成され、これが
オア回路−に供給される。
従って、ディスプレイ(4)に表示されるキャラクタに
は、アンド回路53 、 (581の出力によりハーフ
ドツトDhが付加され、すなわち、ラウンディングが行
われる。
そして、このラウンディングを行う場合、ソのハーフド
ツトDhを付加する位置(出力H)の周囲の14カ所(
出力A−G、’I〜0)の単位ドラ) Duの有無を見
てラウンディングを行っているので、例えば句点「。」
は第8図に示すように表示され、中央の空白部分がハー
フドラ) Dhによりふさがれることがない。
コウシて、この発明によれば、ラウンディングによりキ
ャラクタを見やすくできると共に、必要以上のラウンデ
ィングによりキャラクタが見にくくなることな防止でき
る。
しかも、そのためには、従来の構成に若干の回路を追加
するだけでよい。
なお、この発明は、キャプテンシステムやビューデータ
システムなどにも適用できる。
【図面の簡単な説明】
第1図〜第8図はこの発明を説明するための図、第9図
はこの発明の一例の系統図である。 0υ〜(36)はシフトレジスタである。 (9) =58 ぼ− N宝< Q) 9セミ J u−1+I−J J 報

Claims (1)

    【特許請求の範囲】
  1. メモリからのデータをキャラクタジェネレータに供給し
    て上記データに対応したキャラクタのパターンとなる並
    列信号を得、この並列信号をシフトレジスタに供給して
    直列信号に変換し、この直列信号をCRTディスプレイ
    に供給してこのCRTディスプレイのスクリーン上にド
    ツトにより上記キャラクタを表示するようにした表示装
    置において、上記直列信号に基づいて上記ドツトよりも
    幅の狭いドツトを上記ドツトに隣接して表示すると共に
    、上記直列信号のうち、現在の走査位置から見てその周
    囲の14カ所のドツト位置に対応する信号成分から、上
    記幅の狭いドツトの表示を制御するようにしたキャラク
    タ表示装置。
JP11035881A 1981-07-15 1981-07-15 キヤラクタ表示装置 Pending JPS5811991A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11035881A JPS5811991A (ja) 1981-07-15 1981-07-15 キヤラクタ表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11035881A JPS5811991A (ja) 1981-07-15 1981-07-15 キヤラクタ表示装置

Publications (1)

Publication Number Publication Date
JPS5811991A true JPS5811991A (ja) 1983-01-22

Family

ID=14533747

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11035881A Pending JPS5811991A (ja) 1981-07-15 1981-07-15 キヤラクタ表示装置

Country Status (1)

Country Link
JP (1) JPS5811991A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06202636A (ja) * 1992-12-28 1994-07-22 Yamaha Corp データ記憶装置およびデータ選択方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06202636A (ja) * 1992-12-28 1994-07-22 Yamaha Corp データ記憶装置およびデータ選択方法

Similar Documents

Publication Publication Date Title
US4200869A (en) Data display control system with plural refresh memories
US4544922A (en) Smoothing circuit for display apparatus
JPS58184993A (ja) ビデオ信号発生システム
US3778810A (en) Display device
JPH0222959B2 (ja)
US3789386A (en) Restoration system for pattern information using and-type logic of adjacent bits
JPS5811991A (ja) キヤラクタ表示装置
US4677432A (en) Display apparatus
GB2055027A (en) Displaying alphanumeric data
JPS613193A (ja) 画像メモリの書込み/読出し変換方式
JPH068990B2 (ja) パタ−ン表示信号発生装置
JPS5876881A (ja) キヤラクタ表示装置
US4788536A (en) Method of displaying color picture image and apparatus therefor
JPS5827191A (ja) キヤラクタ表示装置
JPS6116077B2 (ja)
JPS5817489A (ja) キヤラクタ表示装置
JPS60134284A (ja) 画面反転表示方式
JPS6078479A (ja) キヤラクタ表示装置
JPS6078481A (ja) キヤラクタ表示装置
JPS632117B2 (ja)
JPS5981690A (ja) Crtデイスプレイ装置の表示制御方式
JPS6231351B2 (ja)
JPH07104660B2 (ja) ビデオramアクセス制御方式
JPS6078478A (ja) キヤラクタ表示装置
JPS584352B2 (ja) カラ−画像表示方法