JPH0130153B2 - - Google Patents

Info

Publication number
JPH0130153B2
JPH0130153B2 JP57179248A JP17924882A JPH0130153B2 JP H0130153 B2 JPH0130153 B2 JP H0130153B2 JP 57179248 A JP57179248 A JP 57179248A JP 17924882 A JP17924882 A JP 17924882A JP H0130153 B2 JPH0130153 B2 JP H0130153B2
Authority
JP
Japan
Prior art keywords
data
ram
output
display
screen
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP57179248A
Other languages
English (en)
Other versions
JPS5968781A (ja
Inventor
Masahiro Oosawa
Fuyuki Kobayashi
Mamoru Kawagishi
Kazuyoshi Izumi
Masayuki Eto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP57179248A priority Critical patent/JPS5968781A/ja
Priority to US06/536,965 priority patent/US4639721A/en
Priority to CA000438165A priority patent/CA1206270A/en
Priority to PH29664A priority patent/PH21966A/en
Priority to BR8305628A priority patent/BR8305628A/pt
Priority to ES526321A priority patent/ES8500472A1/es
Priority to KR1019830004777A priority patent/KR880002656B1/ko
Priority to DE8383306129T priority patent/DE3377828D1/de
Priority to EP83306129A priority patent/EP0108516B1/en
Publication of JPS5968781A publication Critical patent/JPS5968781A/ja
Publication of JPH0130153B2 publication Critical patent/JPH0130153B2/ja
Priority to SG28290A priority patent/SG28290G/en
Granted legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Image Generation (AREA)

Description

【発明の詳細な説明】 技術分野 この発明は、いわゆるパーソナルコンピユータ
等のデイジタルデータをモニタ画面に表示する場
合の画像データの優先選択表示方法に関し、詳し
くは、画面のドツト単位のデータを記憶するグラ
フイツク表示用RAMと、画面のドツトをブロツ
ク単位で記憶するテキスト表示用RAMの双方の
内容を出力させてモニタ画面上に重ね合わせる場
合において、同時に出力させたそれぞれのRAM
データをどのように選択するか、その選択方法に
関するものである。
従来技術 第1図はこの発明の背景をなす、パーソナルコ
ンピユータ・データの表示に係る基本概念図であ
る。1はマイクロコンピユータを内蔵するパーソ
ナルコンピユータ、2はパーソナルコンピユータ
1に入力情報を与えるキーボード、3はカラーテ
レビジヨンモニタで、テレビジヨン回路3aと該
テレビジヨン回路3aにより駆動されるラスター
スキヤン型CRT3bを備える。パーソナルコン
ピユータ1からカラーテレビジヨンモニタ3へ
R、G、Bの信号と同期信号(CY)を与えると、
テレビジヨン回路3aのマトリクス回路3aaを
介してCRT3bにデータ画面を表示することが
できる。上記カラーテレビジヨンモニタ3は、専
用のモニタ以外に、近時商品化されているRGB
端子を備える家庭用カラーテレビジヨン受像機の
場合もある。これらモニタ画面上に表示するデー
タはパーソナルコンピユータ1に内蔵されている
RAMの記憶データである。
モニタ画面にドツトのデータを表示する場合、
画面のドツトを各ドツト毎に扱う方法と、いくつ
かのドツトを一つのブロツクとしてブロツク単位
でドツトを扱う方法がある。各ドツト単位で扱う
場合1ドツトにデータ1ビツトを割り当てるとド
ツト分のビツト数のメモリを必要とする。たとえ
ば、640×200ドツトの画面の場合、128000ビツト
のメモリが必要である。このように、画面のドツ
トをすべてメモリのビツトに割り付けて使用した
場合、このメモリをグラフイツクRAMと呼ぶ。
一方、いくつかのドツトを一つのブロツクとして
扱う場合には、ブロツクに対応したコードを何ビ
ツトかのデータ(例えば8ビツト)でもたせてお
き、コードデータをメモリに記憶しておく。この
メモリをテキストRAMと称する。この場合、メ
モリ容量は前者のグラフイツクRAMのときより
も少なくて済む。たとえば、8ドツト×8ドツト
のブロツクを8ビツトのコードデータで置き替え
た場合、前者であれば64ビツトを必要とするのに
対し、後者では8ビツトで済む。640×200ドツト
のとき2000ビツトで足りる。ただ、キヤラクタジ
エネレータとパラレル・シリアル変換器が必要で
あるので、ドツト毎の細かいコントロールができ
ない不利がある。
パーソナルコンピユータ1(第1図)に上記テ
キスト表示用RAMとグラフイツク表示用RAM
の双方を備える場合、従来では、これらRAMか
らのデータを同時に出力させるにはテキスト表示
用RAMの内容をいつたんグラフイツク表示用
RAMに転写し、その後、グラフイツク表示用
RAMを読み出して画面を表示させるようにして
いた。この従来方法では、テキストデータ転写の
ために相当の時間を要し、画面を高速に出力でき
ない問題があつた。さらに、テキストデータをい
つたんグラフイツクRAMへ書き込むため、画面
から見た場合の両データの重ね合せに自由度を欠
き、いきおい単調な画面とならざるを得なかつ
た。そこで我々は、先に、上記問題点を解決する
新しいRAMデータの選択表示方式を提案した。
すなわち、このRAMデータの選択表示方式は、
マイクロコンピユータを含む小型の電子計算機に
グラフイツク表示用RAMとテキスト表示用
RAMの双方を備え、これらRAMデータをカラ
ーテレビジヨン回路を介してラスタースキヤン型
CRTに表示するRAMデータの表示方式におい
て、前記グラフイツク表示用RAMと前記テキス
ト表示用RAMから同時的に画面データを出力さ
せる一方、前記二つの画面データのうちドツト単
位でいずれを優先させて出力するかを切り換える
優先切換手段を設け、両RAMの読み出しデータ
の重ね合せを高速に行ない重ね合せ結果を瞬時に
出力できるようにした。そして、前記優先切換手
段を、データバスを介し前記マイクロコンピユー
タより入力される複数ビツトの設定データから前
記グラフイツク表示用RAMの色指定出力データ
に応じて1ビツトのデータを選択し該1ビツトデ
ータを切換信号として出力するデータ選択手段
と、同時に入力される前記二つの画面データのド
ツト単位の色指定データを前記切換信号に応じて
いずれか一方に切り換える読み出しデータ切換手
段とから構成し、上記設定データを変えることで
画面色表示の優先順位を可変するようにした。
ところで、先の例では、上記データ選択手段を
データセレクタとし、複数のラツチ回路(個別の
ICよりなる)、その他のCIおよび抵抗、コンデン
サ等のデイスクリート部品で構成した。しかしこ
の回路構成はコンパクト性に反し嵩高となるうえ
に、現在実行中のデータ選択状態をマイクロコン
ピユータがモニタしえない欠点もあつた。
発明の目的 この発明の目的は、上記データ選択手段をコン
パクトに構成するとともに、実行中のデータ選択
状態をモニタできるようにすることである。
発明の要旨 本発明を要約すると、マイクロコンピユータを
含む小型の電子計算機に備えられたグラフイツク
表示用RAMとテキスト表示用RAMから同時的
に画面データを読み出す一方、選択データ記憶用
RAMからの選択データにより上記二つの画面デ
ータをドツト単位で優先選択させて出力し、この
出力された出力データをカラーテレビジヨン回路
を介しラスタースキヤン型CRTに表示するRAM
データの表示方法において、 上記マイクロコンピユータにより上記選択デー
タ記憶用RAMを書換可能にし、上記グラフイツ
ク表示用RAMから出力する出力データをアドレ
スとして上記選択データ記憶用RAMより上記選
択データを出力することを特徴とする画像データ
の優先選択表示方法である。
実施例 第2図に本発明の実施例のブロツク図を示す。
キー入力が与えられるマイクロコンピユータ
(以下、「CPU」という。)11を含む小型の電子
計算機1には、グラフイツク表示用RAM12と
テキスト表示用RAM13を備える。グラフイツ
ク表示用RAM12、テキスト表示用RAM13
は、データバス14を介してCPU11と接続さ
れるとともに、アドレスマルチプレクサ15を介
してアドレスバス16に接続されている。その
他、CPU11からの制御線が双方のRAM12,
13に接続されているが、周知の制御態様である
ので制御線は省略されている。
CPU11はデイジタル信号を識別して、その
内容に応じてグラフイツク表示用RAM12、テ
キスト表示用RAM13にアドレスを指定し表示
に必要なデータを書き込む。アドレスマルチプレ
クサ15は、CPU11よりグラフイツク表示用
RAM12、テキスト表示用RAM13を指定し
たときのみCPU11側に切り換えるスイツチの
作用をなす。このとき、グラフイツク表示用
RAM12とテキスト表示用RAM13はアドレ
スバス16からアドレス指定されるとともに、デ
ータバス14からデータが書き込まれる。CPU
11からアドレス指定がない状態では、アドレス
マルチプレクサ15は同期信号発生回路17から
のアドレス指定に切り換わるので、このときには
グラフイツク表示用RAM12とテキスト表示用
RAM13は同期信号発生回路17から周期的に
アドレス指定される。指定されたアドレスに従つ
て、グラフイツクデータ、テキストデータが同時
的に出力される。
グラフイツク表示用RAMはもちろん読み出し
書き込み自在なメモリで、本例では出力データ3
ビツトがCRT画面の1画素(ドツト)に対応し
ている。この3ビツトの組み合せによつて画素の
色が決定される。色の組み合せは、例えば、表形
式で示す第3図のごとく定義される。また、テキ
スト表示用RAM13ももちろん読み書き自在な
メモリで、出力側からみて3ビツトが1画素に対
応する。なお、先に述べたようにテキスト表示用
RAM13には、コードデータが記憶され、読み
出されたコードに基づいてキヤラクタジエネレー
タ18から英数字等のキヤラクタデータが出力さ
れる。出力された並列信号はパラレル・シリアル
変換器19により直列信号とされ、データバスに
接続されたテキスト色指定RAM20の出力デー
タに基づき色指定出力回路21によりキヤラクタ
単位の色指定がなされる。もつとも、1画素(1
ドツト)に対応するのは所定の同期信号に応答す
るR、G、Bの並列3ビツト信号である。
22はデータ選択用のRAMである。データ選
択用RAM22には、データバス14が接続さ
れ、CPU11から並列ビツトのデータが入力さ
れる。RAM22は、また、グラフイツク表示用
RAM12の出力線の各一とも接続され、グラフ
イツクRAM12の出力データであるR、G、B3
ビツトがアドレスとして入力される。したがつ
て、このRAM22の容量は最小で8ビツトのも
のでよい。そして、各ビツトに対し、データバス
14の各ラインが入力データ線として接続される
こととなる。表示に先立ち、マイクロコンピユー
タ11の制御によりデータバス14を介しRAM
22にデータが設定される。設定データはマイク
ロコンピユータ11の制御下でモニタ信号Mとし
ていつでもマイクロコンピユータ11へ呼び出す
ことができる。画面表示のとき、データ選択用
RAM22がグラフイツク表示用RAM12の
RGB3ビツトによりアドレスされると上記設定デ
ータのうちの1ビツトを選択して出力する。選択
された1ビツトデータSは、同期信号発生回路1
7から所定の同期信号の入力されるラツチ回路2
2aでラツチされた後、データ切換手段としての
マルチプレクサ23に入力される。(なお、ラツ
チ回路22aはデータ選択用RAM22に内蔵さ
れておればそれを用いる。)マルチプレクサ23
は、この1ビツトデータSにより、グラフイツク
表示用RAMの出力データ(R、G、Bの3ビツ
ト)と該出力データと同時に出力される色指定出
力回路21すなわちテキスト表示用RAM13か
らのデータ(R、G、Bの3ビツト)のいずれか
を出力するか切り換える作用をなす。つまり、前
記1ビツトデータSは両方のRAM12,13か
らの読み出しデータの切換信号となつている。マ
ルチプレクサ23で選択され出力されらる単一の
R、G、Bカラー信号と、同期信号発生回路17
からの水平同期信号、垂直同期信号(個別でなく
複合同期信号としてもよい)をモニタTVに与え
ることにより、CRT画面にカラーのグラフイツ
ク及び/又はキヤラクタの表示がなされる。
表示に際し、グラフイツク表示用RAM12と
テキスト表示用RAM13のどちらを優先して画
面に出力するかに関し、第2,4,5図を参照し
て説明する。今、データバス14が8ビツトで構
成されているものとすると、データセレクタ22
に入力されている3ビツトによりデータバス8ビ
ツトの信号のどのビツトの信号が出力されるかが
決められる。データバスをD0〜D7、データ選択
用RAM22の3ビツト入力をR、G、Bとして
このR、G、Bと出力Sの関係を示せば第4図の
ごとくである。これから、キー入力又はマイクロ
コンピユータ11に内蔵するプログラムからデー
タバス14を経由してD0〜D7を設定し、グラフ
イツク表示用RAM12からR、G、Bが出力さ
れると、グラフイツク表示用RAM12の信号が
モニタTVに出力されるか、テキスト表示用
RAM13の信号がモニタTVに出力されるかが
決められる。
ここで、マルチプレクサ23の切換信号Sが
“1”のときグラフイツク表示用RAM12側、
“0”のときテキスト表示用RAM13側と定義
されているとする。そして、CPU11からは具
体的にD0〜D7として「01001101」の選択データ
が与えられたとする。このとき、R、G、B入力
に対する出力Sの関係は第5図に示すとおりとな
る。いま、グラフイツク表示用RAM12から
RGB=「010」が出力されたとすると、出力Sは
「1」で、マルチプレクサ23は当該グラフイツ
ク表示用RAM12の出力すなわち「010」を出
力しそのドツトは緑色となる。次に、RGB=
「111」が出力されたとすると、出力Sは「0」で
マルチプレクサ23はテキスト表示用RAM13
側の出力データたとえば「001」を出力し、画面
上でそのキヤラクタ表示は赤色となる。
このように、グラフイツク表示用RAM12の
画素の色とテキスト表示用RAM13の出力の強
弱ないし優先関係(画面から見て)が、データ選
択用RAM22に設定する設定データによつて決
定される。したがつて、例えば8本のカラーバー
を出力させておいて仮に画面上で特定の色を着け
た移動体を動かすと、移動体はカラーバーの種類
によつて見え隠れすることとなる。第5図の入出
力は一つの例であるが、D0〜D7の組み合せを考
慮すると、28=256通りの色とテキストの重ね合
せが可能である。このように、グラフイツク表示
用RAMデータとテキスト表示用RAMデータの
重ね合せに大きな自由度があり、しかもそれをマ
イクロコンピユータからの設定データにより自在
にコントロールできる。
効 果 本発明によれば、同時的に読み出されるグラフ
イツク表示用RAMとテキスト表示用RAMの画
面データをドツト単位で選択的に切り換えるデー
タ選択手段にRAMを用いるようにしたので、デ
イスクリート部品で構成するよりもはるかにコン
パクトな回路構成となる。と同時に、画面表示に
おける優先関係を常時CPUでモニタできる効果
も達成された。
【図面の簡単な説明】
第1図は本発明の背景をなす基本概念図、第2
図は本発明の実施例のブロツク図、第3図は
RGBと色との対応関係を示す表形式の図、第4
図及び第5図はそれぞれグラフイツク表示用
RAMのRGB出力と切換信号Sとの一例を示す表
形式の図である。 1……いわゆるパーソナルコンピユータ、11
……マイクロコンピユータ、12……グラフイツ
ク表示用RAM、13……テキスト表示用RAM、
3a……テレビジヨン回路、3b……CRT、2
2……データ選択用RAM、23……マルチプレ
クサ。

Claims (1)

  1. 【特許請求の範囲】 1 マイクロコンピユータを含む小型の電子計算
    機に備えられたグラフイツク表示用RAMとテキ
    スト表示用RAMから同時的に画面データを読み
    出す一方、選択データ記憶用RAMからの選択デ
    ータにより上記二つの画面データをドツト単位で
    優先選択させて出力し、この出力された出力デー
    タをカラーテレビジヨン回路を介しラスタースキ
    ヤン型CRTに表示するRAMデータの表示方法に
    おいて、 上記マイクロコンピユータにより上記選択デー
    タ記憶用RAMを書換可能にし、上記グラフイツ
    ク表示用RAMから出力する出力データをアドレ
    スとして上記選択データ記憶用RAMより上記選
    択データを出力することを特徴とする画像データ
    の優先選択表示方法。
JP57179248A 1982-10-09 1982-10-12 画像データの優先選択表示方法 Granted JPS5968781A (ja)

Priority Applications (10)

Application Number Priority Date Filing Date Title
JP57179248A JPS5968781A (ja) 1982-10-12 1982-10-12 画像データの優先選択表示方法
US06/536,965 US4639721A (en) 1982-10-09 1983-09-29 Data selection circuit for the screen display of data from a personal computer
CA000438165A CA1206270A (en) 1982-10-09 1983-09-30 Data selection circuit for the screen display of data from a personal computer
PH29664A PH21966A (en) 1982-10-09 1983-10-06 Data selection circuit for the screen display of data from a personal computer
ES526321A ES8500472A1 (es) 1982-10-09 1983-10-07 Perfeccionamientos en un circuito de seleccion de datos para la representacion visual de datos procedentes de un ordenador personal
BR8305628A BR8305628A (pt) 1982-10-09 1983-10-07 Circuito de selecao de dados, para a reparacao visual em tela de dados fornecidos por um computador particular
KR1019830004777A KR880002656B1 (ko) 1982-10-09 1983-10-08 Ram 데이타 선택회로
DE8383306129T DE3377828D1 (en) 1982-10-09 1983-10-10 Data selection circuit for the screen display of data from a personal computer
EP83306129A EP0108516B1 (en) 1982-10-09 1983-10-10 Data selection circuit for the screen display of data from a personal computer
SG28290A SG28290G (en) 1982-10-09 1990-04-07 Data selection circuit for the screen display of data from a personal computer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57179248A JPS5968781A (ja) 1982-10-12 1982-10-12 画像データの優先選択表示方法

Publications (2)

Publication Number Publication Date
JPS5968781A JPS5968781A (ja) 1984-04-18
JPH0130153B2 true JPH0130153B2 (ja) 1989-06-16

Family

ID=16062522

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57179248A Granted JPS5968781A (ja) 1982-10-09 1982-10-12 画像データの優先選択表示方法

Country Status (1)

Country Link
JP (1) JPS5968781A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6146986A (ja) * 1984-08-14 1986-03-07 株式会社 アスキ− 表示機能拡張装置
US4724431A (en) * 1984-09-17 1988-02-09 Honeywell Information Systems Inc. Computer display system for producing color text and graphics

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57687A (en) * 1980-06-02 1982-01-05 Kashiwagi Kenkyusho Kk Graphic display unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57687A (en) * 1980-06-02 1982-01-05 Kashiwagi Kenkyusho Kk Graphic display unit

Also Published As

Publication number Publication date
JPS5968781A (ja) 1984-04-18

Similar Documents

Publication Publication Date Title
US4639721A (en) Data selection circuit for the screen display of data from a personal computer
US6181353B1 (en) On-screen display device using horizontal scan line memories
EP0139093B1 (en) Raster scan display system with plural storage devices
EP0387550A1 (en) Display control device
US5086295A (en) Apparatus for increasing color and spatial resolutions of a raster graphics system
JPH04185081A (ja) モザイク画像表示装置
JPH0519747A (ja) 表示制御装置
JPH023511B2 (ja)
JPH0130153B2 (ja)
US4831369A (en) Video attributes decoder for color or monochrome display in a videotext mode or a high-resolution alphanumeric mode
JPS61109097A (ja) デイスプレイ方式
JPH02137070A (ja) 画像処理装置
JPS604988A (ja) 画像表示装置
JP3109906B2 (ja) 表示制御方法及び表示制御装置
JPH06161406A (ja) 可変解像度表示制御方式
EP0242139A2 (en) Display controller
JPS61254981A (ja) マルチウインド表示制御装置
JPS5893097A (ja) 色切換回路
JPH0121512B2 (ja)
JPH0762792B2 (ja) 画像表示装置
JPH11272248A (ja) 情報処理装置
JPS6329794A (ja) カラ−展開システム
JPS61146082A (ja) 符号化伝送方式文字放送受信装置
JPH03148696A (ja) ビデオメモリ・ダブルバッファの切替方法及び装置
JPS621077A (ja) 色情報出力装置