JPS5851367A - フロッピイデイスク装置の制御処理方式 - Google Patents

フロッピイデイスク装置の制御処理方式

Info

Publication number
JPS5851367A
JPS5851367A JP15101581A JP15101581A JPS5851367A JP S5851367 A JPS5851367 A JP S5851367A JP 15101581 A JP15101581 A JP 15101581A JP 15101581 A JP15101581 A JP 15101581A JP S5851367 A JPS5851367 A JP S5851367A
Authority
JP
Japan
Prior art keywords
floppy disk
buffer memory
data
disk device
status
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15101581A
Other languages
English (en)
Other versions
JPS6232494B2 (ja
Inventor
Hiroshi Iguchi
浩 井口
Takeshi Takahashi
壮 高橋
Yoshiharu Kamigaki
上垣 喜春
Nobuyoshi Kako
加来 信良
Seiji Inuyama
犬山 聖二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP15101581A priority Critical patent/JPS5851367A/ja
Publication of JPS5851367A publication Critical patent/JPS5851367A/ja
Publication of JPS6232494B2 publication Critical patent/JPS6232494B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はフロッピィディスク装置に係り、善にバッファ
メモリを使用してフロッピィディスク装置にデータを入
出力丁る制御を高速に行なう制御処理方式に関丁る。
従来フロッピィディスク装置は第1図げ》に示丁ように
フロッピィディスク制御giにはバッファメモリ2がつ
ながり、該バッファメモリ2にはインタフェース制御部
3が連がっている。バッファメモリ2をフロッピィディ
スクFDi装置(以下フロッピィディスクFD)の1セ
クタ分だけ使用して読み書き丁る制御方式が使用ざれて
いる。この方式はバッファメモリ2が1セクタ分しかな
いために、フロッピィディスクFDとバッファメモリ2
がデータの読み書き処理を行っている時は装置外部(C
PU)との読み書きが出来ないため読み書き制御が遅く
なる。そこで[1図(嗜に示丁ような個足長(128バ
イト)のバッファメモリを2個持ったオVタネート方式
でデータ処理がざれている。この方式ではバッファメモ
リ2が2個あるので1フロツピイデイスクFDとバッフ
ァメモリ2の一方がデータの読み書き処理中でも装置外
部(CPU)との絖み書きができる利点がある。
一方フロッピィディスクFDとパッファメモリ2とのデ
ータの読み書き処理時間とバッファメモリ2と外部装置
(CPU)との読み書き処理時間を考えてみると、フロ
ッピィディスクFDのセクタの切れ目はあるが、フロッ
ピィディスクFDは定速回転しており、各セクタを読み
とる時間Tは一定である。又バッファメモリ2よりデー
タをαν側に転送でる時間T′はCPUの負荷により変
化するものである。
データの処理時がT/(Tの関係にあれば例えばセクタ
を読み終り次のセクタを絖み込うとするとき、常にバッ
ファメモリ2の他方が空になっているので問題はないが
、逆にT’) Tの関係では、セクタを読み終り、次に
セクタをatうとするときに、バッファメモリ2の他方
に前のデータが残っているために、骸バッファメモリ2
が空になるのを待たねばならず(1回転して再び戻るの
を待つχ従って、この回転待ちは完全に遊び時間となり
、データ電層時間が遅くなる。この回転待ちがセクタ毎
に発生した場合にはデータ処理時間の大会な遅れとなる
欠点がある〇 本発明の目的はバッファメモリの状態情報を記憶する手
段を設け、咳記憶手段によりバッファメモリの使用状1
a+つかみ、フロッピィディスク装置とバッファメモリ
の間及びバッファ、メモリと装置外部の間の絖み書き処
理を同時に行い、比較的高速な制御処理方式を提供する
にある。
本発明の特徴はバッファメモリの使用状態を記憶Tるス
ティタスレジスタを必要個数だけ設けるか、又はバッフ
ァメモリをフロッピィディスクの媒体の種類によりその
都度分割して該スティタスレジスタを構成し、ざらにそ
の分割状態を記憶するポインタレジスタを併設して、該
スティタスレジスタ単位にデータ処理を行うことにより
上記目的を達している。
以下、実施例により本発明を説明する。
第2図K)は本発明のフロッピィディスク装置の制御も
層重式の1実施例を説明するためのハード構成図を示1
゛。
図において、フロッピィディスク制御117にはバッフ
ァメモリ(8にバイト)8がつながり、バッファメモリ
8にはインタフェース制御部9がつながり、ざらにバッ
ファメモリ8の状態情報を記憶する手段として、フロッ
ピィディスクの1セクタにつ111つのスティタスレジ
スタを持ったスティタスレジスタlOを設けている。な
おスティタスレジスタ10のテーブルは第2図(ロ)の
ように8ビツトで構成これる。
フロッピィディスクFDから読みとられたデータはバッ
ファメモリ8に書き込まれる。フロッピィディスクFD
の1セクタ分のデータがバッファメモリ8に書き込み終
った時、フロッピィディスク制御117は読み取ったセ
クタに対応するスティタスレジスタ10に終了ビット(
纂2図(ロ)に示すようにスティタステープをのパッフ
ァフをにビットを立て)及び終了状態(纂2図+CIの
スティタステープをのCRC,その他の結果のビットを
立て)をセットし、次のセクタの読み取りを始める。同
時にインタフェース制御部9はスティタスレジスタ10
を見て、バッファメモリに8に書き込みの終了したデー
タをフロッピィディスク装置の外部へ転送し、転送終了
後スティタスレジスタlOの終了ビットをリセットTる
フロッピィディスク装置の外部よりフロッピィディスク
にデータを書き込む場合は、上記とは逆にインターフェ
ース制御s9が1セクタ分のデータをバッファメモリ8
に書き込み後、スティタスレジスタ10に終了ビット及
び終了状態をセットし、次のセクタの書き込みを始める
。この時フロッピィディスク制御s7はスティタスレジ
スタlOの終了ビットを見て、バッファメモリ8に書き
込みの終了したデータをフロッピィディスクに書き込む
以上のようにフロッピィディスク装置と外部装置とのデ
ータ転送が平行して別々に行えるため、フ・ロツピイデ
ィスクの読み出し速度と書き込み速度とに無関係に、フ
ロッピィディスク装置と外部W&置のデータ転送速度が
設定できる。従って、従来のようなフロッピィディスタ
七バッファメモリがデータの読み書き処理を行っている
時は装置外部との読み書きが出来ないため、銃み書きす
る制御だA(なる欠点は防げる。
第3図T、4)は本発明の別の実施例のハード構成を示
τ図である。
図において、11はチャネル装置、12はチャネルアダ
プタ、13はバッファメモリ、14はmアダプタ、C6
,17は転送用バッファを示し、直接バッファメモリ1
3にデータをチャネや装置l駄フロッピィディスク装置
よりほうり込んでいるO不実施例はバッファメモIJ 
13に1トラック分を持ち、フロッピィディスクの媒体
の種類により分割し、分割されたブロック単位で、前記
実施例と同じようにデータ処理を行い、処理の高速化を
はかつている。
フロ、ビイディスクの媒体の種類は現在9種類アリ、そ
の媒体0)チー1長!!128,256,512゜10
24バイトの461類である。従りてテープを処理する
単位はこの4種となるため、バッファメモII 13を
この処理単位に分割下6oしかし、実際には128バイ
トごと、256バイトごと、512バイトごと、102
4バイトごとの4s類に、物塩的に分割できないので、
バッファメモII 13のエリアのほかに、分割する状
態を記憶するポインタレジスタ18とその使用状態を記
憶するスティタスレジスタ19を必要数設けている。こ
のボインダレジスタIB、スティタスレジスタ19は第
3図(C1lに示すような横方向に3バイト、縦方向に
最高26a(セフ4数の最大)のテープlI/を持ち、
wI3バイトの声1バイトにセクタのスティタスを、次
の2バイトにセクタのアドレスを入れている。
上記テーブルはシークコマンドを受取つたとき、媒体の
種類によりバッファメモIJ 13をその都度分割し、
その分割されたバッファアドレスをポインタレジスタ1
8にストアし、各ブロック単位に処理するために128
,256.!512.1024バイトの4種lこイニシ
ャライズされる。動作開始時−こ、先づ第1バツフアア
ドレスがFDmアダプタ4゜又はチャネルアダプタ12
のDMAアドレスレジスタ20.21に転送され、その
バッファアドレスに対してアクセスが行われる。
第1バツフアアドレスのデータ処理が完了するとスティ
タスレジスタ19のスティタスバイトをセラ1”L/%
纂1バッファのデータ処理が完了したことを通知すると
同時に、纂2バッファアドレス2をDMAアドレスレジ
スタに転送して第2/4νフアアドレスのデータ処理を
開始する。又、スティタスレジスタ19のスティタスバ
イトのセットが行われることにより処理が完了したレジ
スタ内のデータはチャネル装置又はFDil置に対して
データが転送される。
上記のようにバッファメモリ13に1トラック分(8に
バイト)を持ち、媒体の種類によりその都度分割を行い
、この分割されたブロック単位位置でデータ処mを行う
ことにより、前記実施例と同様にフロッピィディスク装
置と外ga置とのデータ転送が平行して別々に行え、高
速処理が可能である0 以上実施例により本発明をa@L、たが不発@によれば
バッファメモリの使用状態を記憶するスティタスレジス
タを必要個数だけ設け、該スティタスレジスタ単位にデ
ータ処理を行うことによりフロッピィディスク装置と外
siI置とのデータ転送が平行して別々に行えるため、
フロッピィディスク装置の杭み出し速度と書込み速度と
に無関係にフロッピィディスク装置と外S装置のデータ
転送速度を設定できる効果は大きい◇
【図面の簡単な説明】
第1図M)+CIlは従来のフロッピィディスク装置の
ハード構成図、8112図は本発明のフロッピィディス
ク装置の制御処理方式の1実施例を説明するための(イ
)はハード構成図、(切はスティタスレジスタのテーブ
ル、纂3図は本発明の別の実施例を説明するための(イ
)はハード構成図、(oIはスティタスレジスタ拳ポイ
ンタレジスタのテープνを示す0図において、7はフロ
ッピィディスク制御部、8はバッファメモリ、9はイン
タフェース制御部、lOはスティタスレジスタ、11は
チャネル装置、12はチャネルアダプタ、13はバッフ
ァメモリ、14はFDmアダプタ16e1)は転送用バ
ッファ、18はポインタレジスタ、19はスティダスレ
ジス1,20121は1)MAアドレスレジスタで第2
図 (/I) (ツ δヒ゛ット 薯3図 (A) (y)

Claims (2)

    【特許請求の範囲】
  1. (1)  バッファメモリを備えたフロッピィディスク
    装置の制御処理方式において、前記バッファメモリの使
    用状態を記憶するスティタスレジスタを必要個数だけ設
    け、該スティタスレジスタ単位にデータ処理を行うこさ
    を特徴とするフロッピィディスク装置の制御処理方式。
  2. (2)上記スティタスレジスタはバッファメモリをフロ
    ッピィディスクの媒体の種類によりその都度分割して構
    成し、ざらにその分割状態を記憶するポインタレジスタ
    を併設したことを特徴とする特許 ディスク装置の制御処理方式。
JP15101581A 1981-09-24 1981-09-24 フロッピイデイスク装置の制御処理方式 Granted JPS5851367A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15101581A JPS5851367A (ja) 1981-09-24 1981-09-24 フロッピイデイスク装置の制御処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15101581A JPS5851367A (ja) 1981-09-24 1981-09-24 フロッピイデイスク装置の制御処理方式

Publications (2)

Publication Number Publication Date
JPS5851367A true JPS5851367A (ja) 1983-03-26
JPS6232494B2 JPS6232494B2 (ja) 1987-07-15

Family

ID=15509426

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15101581A Granted JPS5851367A (ja) 1981-09-24 1981-09-24 フロッピイデイスク装置の制御処理方式

Country Status (1)

Country Link
JP (1) JPS5851367A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS595373A (ja) * 1982-07-02 1984-01-12 Casio Comput Co Ltd デ−タ転送方式
JPS5999563A (ja) * 1982-11-30 1984-06-08 Toshiba Corp 磁気デイスク装置
JPS6316465A (ja) * 1986-07-08 1988-01-23 Omron Tateisi Electronics Co フロツピ−デイスク装置
JPH01161559A (ja) * 1987-12-18 1989-06-26 Oki Electric Ind Co Ltd 磁気ディスクデータ転送装置
JPH0816323A (ja) * 1994-06-27 1996-01-19 Nec Corp 磁気ディスク装置
EP1047061A1 (en) * 1999-04-23 2000-10-25 Sony Corporation Disc controller, disc control system, and disc controlling method
JP2008192209A (ja) * 2007-02-01 2008-08-21 Marvell World Trade Ltd 磁気ディスクコントローラおよび方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2504947B (en) 2012-08-13 2015-01-14 Kraft Foods R & D Inc Beverage preparation machines

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS595373A (ja) * 1982-07-02 1984-01-12 Casio Comput Co Ltd デ−タ転送方式
JPS5999563A (ja) * 1982-11-30 1984-06-08 Toshiba Corp 磁気デイスク装置
JPS6316465A (ja) * 1986-07-08 1988-01-23 Omron Tateisi Electronics Co フロツピ−デイスク装置
JPH01161559A (ja) * 1987-12-18 1989-06-26 Oki Electric Ind Co Ltd 磁気ディスクデータ転送装置
JPH0577090B2 (ja) * 1987-12-18 1993-10-26 Oki Electric Ind Co Ltd
JPH0816323A (ja) * 1994-06-27 1996-01-19 Nec Corp 磁気ディスク装置
EP1047061A1 (en) * 1999-04-23 2000-10-25 Sony Corporation Disc controller, disc control system, and disc controlling method
US6546475B1 (en) 1999-04-23 2003-04-08 Sony Corporation Disc controller, disc control system, and disc controlling method
JP2008192209A (ja) * 2007-02-01 2008-08-21 Marvell World Trade Ltd 磁気ディスクコントローラおよび方法

Also Published As

Publication number Publication date
JPS6232494B2 (ja) 1987-07-15

Similar Documents

Publication Publication Date Title
US5465338A (en) Disk drive system interface architecture employing state machines
JP3330187B2 (ja) メモリカード
EP0164550B1 (en) I/o controller for multiple disparate serial memories with a cache
KR101035225B1 (ko) 개량 데이터 전송을 위한 제어기 장치 및 방법
JPH0877066A (ja) フラッシュメモリコントローラ
JPH0443294B2 (ja)
JPH06110617A (ja) ディスク制御方法
JPS5851367A (ja) フロッピイデイスク装置の制御処理方式
JPS5832417B2 (ja) デ−タ転送制御方式
JP2523715B2 (ja) 磁気ディスク装置
JPS6331806B2 (ja)
JPS6226055B2 (ja)
JPH0143332B2 (ja)
JPS61198327A (ja) デイスクバツフア装置
JP2765448B2 (ja) 磁気ディスク装置
JPH0477916A (ja) 磁気ディスク装置
JPS62298827A (ja) 半導体フアイルメモリ制御装置
JPS6019816B2 (ja) マイクロプログラム制御アダプタ
JPH03102418A (ja) 磁気ディスク装置
JPS6053326B2 (ja) 入出力制御装置のデ−タ2重記録方式
JPH01166378A (ja) デイスク制御装置
JPS6135570B2 (ja)
JPS5831017B2 (ja) カ−トリッジコピ−方式
JPS60107149A (ja) フアイルの高速初期化処理方式
JPS58171724A (ja) 磁気デイスク・テ−プにおけるコピ−制御装置