JP3330187B2 - メモリカード - Google Patents
メモリカードInfo
- Publication number
- JP3330187B2 JP3330187B2 JP11163293A JP11163293A JP3330187B2 JP 3330187 B2 JP3330187 B2 JP 3330187B2 JP 11163293 A JP11163293 A JP 11163293A JP 11163293 A JP11163293 A JP 11163293A JP 3330187 B2 JP3330187 B2 JP 3330187B2
- Authority
- JP
- Japan
- Prior art keywords
- chip
- writing
- write
- memory card
- card
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K19/00—Record carriers for use with machines and with at least a part designed to carry digital markings
- G06K19/06—Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
- G06K19/067—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
- G06K19/07—Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/32—Timing circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Read Only Memory (AREA)
- Memory System (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Description
消去型PROM)が複数個搭載されたメモリカードに関
する。
媒体としてメモリカードを構成すると、比較的安価で大
容量のメモリカードが実現できる。しかしEEPROM
チップは書き込み動作が低速であり、リアルタイムで圧
縮動画データを書き込む等の高速書き込みを実現できな
いのが現状である。
いるように、半導体メモリ(メモリカード)に、画像デー
タを記録する際に最初に記録が行われるべき空き単位記
録領域の位置を示す情報が記録されている領域を設け、
空き単位記録領域を短時間で検索可能にして書き込み速
度を速めるようにしたり、また特開平4−268284号公報
に示されているように、画像情報を複数のEEPROM
に並列に書き込むことにより低速のEEPROMを高速
の画像記録媒体としてリアルタイムに使用可能にする技
術が提案されている。
PROMの書き込み時間は、チップによってばらつきが
ある(同一チップ内部でも書き込み時間にばらつきがあ
る)ため、ただ単に並列書き込みの技術を使用しても効
率のよい高速書き込み動作を実現できない。したがっ
て、各チップの性能のばらつきを考慮した書き込み制御
方式を実施する必要がある。
き込み回数に制限があり、長年使用していくと欠陥ビッ
トが出現してくる。そこでメモリカード内部にシステム
側に対して欠陥エリアと認識させるために、何等かの欠
陥管理手段を設ける必要があるが、従来の構造では、同
一種類のメモリのあるエリア(具体的にはファイル管理
エリア)に欠陥情報を記憶しているだけである。
領域は、データエリアと比較して頻繁にアクセスされる
エリアであり、ファイル管理エリア自身が一番始めに欠
陥になる可能性が高い。したがって、このような構造で
メモリカード内部のファイル管理領域自体が欠陥になっ
た場合、そのとき以降、前に記録されたデータが無効に
なるという問題があった。
書き込み/読み出しが可能なメモリカードを提供するこ
とにある。
め、請求項1記載の発明は、ブロック単位で読み書き可
能なEEPROMチップを複数個搭載したメモリカード
において、高速書き込みを実現するためにブロック単位
で複数個並列書き込み制御する手段を備え、書き込み動
作中であることを示す信号をカード外部に出力可能と
し、チップごとに書き込み動作中か否かをモニタ可能と
し、さらに、書き込みコマンドを単独に各チップに設定
可能な手段と、書き込み時、複数ブロック単位で連続書
き込み動作させるために、各チップへのチップイネーブ
ル切り替えを前記書き込みコマンドのカウント値に基づ
いて行う手段とを備えたことを特徴とする。
いて、チップイネーブルを切り替える手段を、書き込み
時と読み出し時とで切り替え可能にしたことを特徴とす
る。
OMチップにおいてチップごとに書き込み動作中か否か
をモニタ可能であるので、効率よく高速に書き込む制御
が可能になる。また書き込みコマンドを各チップ単独に
設定可能にすることによって、より高速な書き込み動作
が可能になり、さらに書き込み時、カード内部でのチッ
プセレクトを行うことで、アクセスするシステム側の負
荷が減少する。
で、各チップをセレクトする手段を自動的に切り替える
ことによってシステム側の負荷が減少する。
する。
成を示す説明図、図2は本実施例におけるメモリアロケ
ーションの説明図であり、本実施例では、2Mbitの4個
のEEPROMチップ1〜4を用いて、8MByteのフラ
ッシュEEPROMカードを構成しており、チップセレ
クト部5によって書き込み/読み出し時のチップセレク
トがなされる。
ために、各チップ1〜4間でブロック単位(本実施例で
は256ワード単位)でアドレスが連続変化するように、図
2に示したようなメモリアロケーションを採用してい
る。
Latch Enable”信号、CLEは“Clear”信号、WR
は“Write”信号、CE(1〜4)は“Channel End”
信号、RDY/BSYは“Ready/Busy”信号、OE
は“Operation End”信号、REGは“Regeneratio
n”信号の略号である。
るときの各チップの状態を示すタイミングチャート、図
4は読み出しをするときの各チップの状態を示すタイミ
ングチャートである。
すなわち、チップ1から書き込みを実施するとしてブロ
ック単位のデータ転送を完了するごとに、書き込みコマ
ンドを実施する。4チップ分のデータ(256×4ワード)
を書き込み完了した時点で、各チップは書き込み動作中
であり、システム側ではカードのRDY/BSY信号を
みながら次のデータ転送の機会を待つ。この場合、RD
Y/BSY信号は、チップ1のRDY/BSY1信号を
そのまま出力するものである。
することによって、システム側から各チップへのデータ
の書き込み順序を、チップ1→チップ2→チップ3→チ
ップ4→チップ1→チップ2→ …… のようにし、デー
タ書き込みを効率よく行うことができる。
可能としている理由は、例えば、チップ1の書き込み動
作を実施した後、チップ2にデータ転送をしたいとき、
チップ2の書き込みが終了しているか否かがわからない
と、チップ2にデータ転送を実施できないからである。
として、アドレス設定手段と書き込みコマンドが入力さ
れるごとにチップセレクトが切り替わる方法を採用す
る。
出し時におけるカードへのアドレス設定は書き込み時の
設定と同じである。読み出し時の特有の動作としては、
カードのRDY/BSY信号の出力を、各チップのRD
Y/BSY(1〜4)信号出力の論理積をとった信号の出
力とする点と、カード内部のチップセレクトをアドレス
設定手段とOE信号がブロック数(本実施例では256)入
力されるごとにチップセレクトが切り替わる構成をとる
点である。ただし、この場合、カードのステータスを読
むために入力されたOE信号はカウントしない。
RDY/BSY(1〜4)信号出力の論理積をとった信号
の出力とした理由は、フラッシュEEPROMの場合、
書き込み動作に比べて読み出し動作がかなり高速であ
り、1チップごとに読み出し中か否かをステータス読み
出しするよりも、4チップまとめてRDY/BSY信号
をみた方が高速に読み出せるし、システム側の負荷も軽
くなるからである。
するためにメモリアロケーションを図2に示したように
している。したがって、まとまったデータ単位でデータ
を消去するためには、複数チップにまたがったブロック
単位を消去単位とするのが望ましい。このため本実施例
では、最小データ消去単位を、
消去単位と同じに設定し、さらに欠陥管理情報をカード
内部の異種のメモリに記憶させるようにする。
ードは、請求項1記載の構成によれば、複数のEEPR
OMチップにおいて各チップごとに書き込み動作中か否
かをモニタ可能であるので、効率よく高速に書き込むこ
とができる。また、書き込みコマンドを各チップ単独に
設定可能であるので、より高速な書き込みができ、さら
に書き込み時、カード内部でのチップセレクト機能を実
現することで、アクセスするシステム側の負荷を減少さ
せることができる。
作時と読み出し動作時で、各チップをセレクトする手段
を自動的に切り替えることができるので、システム側の
負荷を減少させることができる。
の構成を示す説明図である。
図である。
を示すタイミングチャートである。
を示すタイミングチャートである。
部。
Claims (2)
- 【請求項1】 ブロック単位で読み書き可能なEEPR
OMチップを複数個搭載したメモリカードにおいて、 高速書き込みを実現するためにブロック単位で複数個並
列書き込み制御する手段を備え、書き込み動作中である
ことを示す信号をカード外部に出力可能とし、チップご
とに書き込み動作中か否かをモニタ可能とし、 さらに、書き込みコマンドを単独に各チップに設定可能
な手段と、 書き込み時、複数ブロック単位で連続書き込み動作させ
るために、各チップへのチップイネーブル切り替えを前
記書き込みコマンドのカウント値に基づいて行う手段
と、 を備え たことを特徴とするメモリカード。 - 【請求項2】 請求項1記載のメモリカードにおいて、
チップイネーブルを切り替える手段を、書き込み時と読
み出し時とで切り替え可能にしたことを特徴とするメモ
リカード。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11163293A JP3330187B2 (ja) | 1993-05-13 | 1993-05-13 | メモリカード |
US08/224,270 US5513138A (en) | 1993-05-13 | 1994-04-07 | Memory card having a plurality of EEPROM chips |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11163293A JP3330187B2 (ja) | 1993-05-13 | 1993-05-13 | メモリカード |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06324937A JPH06324937A (ja) | 1994-11-25 |
JP3330187B2 true JP3330187B2 (ja) | 2002-09-30 |
Family
ID=14566240
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11163293A Expired - Lifetime JP3330187B2 (ja) | 1993-05-13 | 1993-05-13 | メモリカード |
Country Status (2)
Country | Link |
---|---|
US (1) | US5513138A (ja) |
JP (1) | JP3330187B2 (ja) |
Families Citing this family (66)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8171203B2 (en) * | 1995-07-31 | 2012-05-01 | Micron Technology, Inc. | Faster write operations to nonvolatile memory using FSInfo sector manipulation |
US6978342B1 (en) * | 1995-07-31 | 2005-12-20 | Lexar Media, Inc. | Moving sectors within a block of information in a flash memory mass storage architecture |
US5845313A (en) | 1995-07-31 | 1998-12-01 | Lexar | Direct logical block addressing flash memory mass storage architecture |
US6728851B1 (en) | 1995-07-31 | 2004-04-27 | Lexar Media, Inc. | Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices |
JP3289101B2 (ja) * | 1996-01-25 | 2002-06-04 | 東京エレクトロン株式会社 | フラッシュ・ディスク・システムの初期化方法及び装置 |
JP3821536B2 (ja) * | 1997-05-16 | 2006-09-13 | 沖電気工業株式会社 | 不揮発性半導体ディスク装置 |
US5822251A (en) * | 1997-08-25 | 1998-10-13 | Bit Microsystems, Inc. | Expandable flash-memory mass-storage using shared buddy lines and intermediate flash-bus between device-specific buffers and flash-intelligent DMA controllers |
US6000006A (en) * | 1997-08-25 | 1999-12-07 | Bit Microsystems, Inc. | Unified re-map and cache-index table with dual write-counters for wear-leveling of non-volatile flash RAM mass storage |
US5956743A (en) * | 1997-08-25 | 1999-09-21 | Bit Microsystems, Inc. | Transparent management at host interface of flash-memory overhead-bytes using flash-specific DMA having programmable processor-interrupt of high-level operations |
US7102671B1 (en) | 2000-02-08 | 2006-09-05 | Lexar Media, Inc. | Enhanced compact flash memory card |
US7167944B1 (en) | 2000-07-21 | 2007-01-23 | Lexar Media, Inc. | Block management for mass storage |
GB0123419D0 (en) | 2001-09-28 | 2001-11-21 | Memquest Ltd | Data handling system |
GB0123410D0 (en) * | 2001-09-28 | 2001-11-21 | Memquest Ltd | Memory system for data storage and retrieval |
GB0123415D0 (en) * | 2001-09-28 | 2001-11-21 | Memquest Ltd | Method of writing data to non-volatile memory |
GB0123416D0 (en) * | 2001-09-28 | 2001-11-21 | Memquest Ltd | Non-volatile memory control |
GB0123417D0 (en) * | 2001-09-28 | 2001-11-21 | Memquest Ltd | Improved data processing |
GB0123421D0 (en) * | 2001-09-28 | 2001-11-21 | Memquest Ltd | Power management system |
JP4061272B2 (ja) * | 2002-01-09 | 2008-03-12 | 株式会社ルネサステクノロジ | メモリシステム及びメモリカード |
US6950918B1 (en) | 2002-01-18 | 2005-09-27 | Lexar Media, Inc. | File management of one-time-programmable nonvolatile memory devices |
US6957295B1 (en) | 2002-01-18 | 2005-10-18 | Lexar Media, Inc. | File management of one-time-programmable nonvolatile memory devices |
US6871257B2 (en) | 2002-02-22 | 2005-03-22 | Sandisk Corporation | Pipelined parallel programming operation in a non-volatile memory system |
US7231643B1 (en) | 2002-02-22 | 2007-06-12 | Lexar Media, Inc. | Image rescue system including direct communication between an application program and a device driver |
US7003621B2 (en) * | 2003-03-25 | 2006-02-21 | M-System Flash Disk Pioneers Ltd. | Methods of sanitizing a flash-based data storage device |
US6973519B1 (en) | 2003-06-03 | 2005-12-06 | Lexar Media, Inc. | Card identification compatibility |
JP2005094399A (ja) * | 2003-09-18 | 2005-04-07 | Ricoh Co Ltd | デジタルビデオエンコーダ装置 |
CN1809833B (zh) | 2003-12-17 | 2015-08-05 | 雷克萨媒体公司 | 用于减少用于购买的电子设备的盗窃发生率的方法 |
JP4561110B2 (ja) * | 2004-01-29 | 2010-10-13 | Tdk株式会社 | メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びに、フラッシュメモリの制御方法 |
EP1733555A4 (en) * | 2004-02-23 | 2009-09-30 | Lexar Media Inc | SAFE COMPACT FLASH |
US7725628B1 (en) | 2004-04-20 | 2010-05-25 | Lexar Media, Inc. | Direct secondary device interface by a host |
US7370166B1 (en) | 2004-04-30 | 2008-05-06 | Lexar Media, Inc. | Secure portable storage device |
US8429313B2 (en) * | 2004-05-27 | 2013-04-23 | Sandisk Technologies Inc. | Configurable ready/busy control |
CN1332289C (zh) * | 2004-06-14 | 2007-08-15 | 张毅 | 一种多媒体存储卡 |
US7464306B1 (en) * | 2004-08-27 | 2008-12-09 | Lexar Media, Inc. | Status of overall health of nonvolatile memory |
US7594063B1 (en) * | 2004-08-27 | 2009-09-22 | Lexar Media, Inc. | Storage capacity status |
US8959307B1 (en) | 2007-11-16 | 2015-02-17 | Bitmicro Networks, Inc. | Reduced latency memory read transactions in storage devices |
FR2938670B1 (fr) * | 2008-11-17 | 2012-02-10 | Stmicroelectronics Crolles Sas | Dispositif de controle de l'activite de modules d'un reseau de modules de memoire |
US9135190B1 (en) | 2009-09-04 | 2015-09-15 | Bitmicro Networks, Inc. | Multi-profile memory controller for computing devices |
US8665601B1 (en) | 2009-09-04 | 2014-03-04 | Bitmicro Networks, Inc. | Solid state drive with improved enclosure assembly |
US8447908B2 (en) | 2009-09-07 | 2013-05-21 | Bitmicro Networks, Inc. | Multilevel memory bus system for solid-state mass storage |
US8560804B2 (en) * | 2009-09-14 | 2013-10-15 | Bitmicro Networks, Inc. | Reducing erase cycles in an electronic storage device that uses at least one erase-limited memory device |
JP5547154B2 (ja) * | 2011-09-21 | 2014-07-09 | 株式会社東芝 | メモリ・デバイス |
US9372755B1 (en) | 2011-10-05 | 2016-06-21 | Bitmicro Networks, Inc. | Adaptive power cycle sequences for data recovery |
US9043669B1 (en) | 2012-05-18 | 2015-05-26 | Bitmicro Networks, Inc. | Distributed ECC engine for storage media |
US9423457B2 (en) | 2013-03-14 | 2016-08-23 | Bitmicro Networks, Inc. | Self-test solution for delay locked loops |
US10489318B1 (en) | 2013-03-15 | 2019-11-26 | Bitmicro Networks, Inc. | Scatter-gather approach for parallel data transfer in a mass storage system |
US9858084B2 (en) | 2013-03-15 | 2018-01-02 | Bitmicro Networks, Inc. | Copying of power-on reset sequencer descriptor from nonvolatile memory to random access memory |
US9875205B1 (en) | 2013-03-15 | 2018-01-23 | Bitmicro Networks, Inc. | Network of memory systems |
US9501436B1 (en) | 2013-03-15 | 2016-11-22 | Bitmicro Networks, Inc. | Multi-level message passing descriptor |
US9842024B1 (en) | 2013-03-15 | 2017-12-12 | Bitmicro Networks, Inc. | Flash electronic disk with RAID controller |
US9916213B1 (en) | 2013-03-15 | 2018-03-13 | Bitmicro Networks, Inc. | Bus arbitration with routing and failover mechanism |
US9798688B1 (en) | 2013-03-15 | 2017-10-24 | Bitmicro Networks, Inc. | Bus arbitration with routing and failover mechanism |
US9934045B1 (en) | 2013-03-15 | 2018-04-03 | Bitmicro Networks, Inc. | Embedded system boot from a storage device |
US9720603B1 (en) | 2013-03-15 | 2017-08-01 | Bitmicro Networks, Inc. | IOC to IOC distributed caching architecture |
US9672178B1 (en) | 2013-03-15 | 2017-06-06 | Bitmicro Networks, Inc. | Bit-mapped DMA transfer with dependency table configured to monitor status so that a processor is not rendered as a bottleneck in a system |
US9971524B1 (en) | 2013-03-15 | 2018-05-15 | Bitmicro Networks, Inc. | Scatter-gather approach for parallel data transfer in a mass storage system |
US9734067B1 (en) | 2013-03-15 | 2017-08-15 | Bitmicro Networks, Inc. | Write buffering |
US9400617B2 (en) | 2013-03-15 | 2016-07-26 | Bitmicro Networks, Inc. | Hardware-assisted DMA transfer with dependency table configured to permit-in parallel-data drain from cache without processor intervention when filled or drained |
US9430386B2 (en) | 2013-03-15 | 2016-08-30 | Bitmicro Networks, Inc. | Multi-leveled cache management in a hybrid storage system |
US10078604B1 (en) | 2014-04-17 | 2018-09-18 | Bitmicro Networks, Inc. | Interrupt coalescing |
US9952991B1 (en) | 2014-04-17 | 2018-04-24 | Bitmicro Networks, Inc. | Systematic method on queuing of descriptors for multiple flash intelligent DMA engine operation |
US10055150B1 (en) | 2014-04-17 | 2018-08-21 | Bitmicro Networks, Inc. | Writing volatile scattered memory metadata to flash device |
US10025736B1 (en) | 2014-04-17 | 2018-07-17 | Bitmicro Networks, Inc. | Exchange message protocol message transmission between two devices |
US9811461B1 (en) | 2014-04-17 | 2017-11-07 | Bitmicro Networks, Inc. | Data storage system |
US10042792B1 (en) | 2014-04-17 | 2018-08-07 | Bitmicro Networks, Inc. | Method for transferring and receiving frames across PCI express bus for SSD device |
KR20170089069A (ko) * | 2016-01-25 | 2017-08-03 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그의 동작방법 |
US10552050B1 (en) | 2017-04-07 | 2020-02-04 | Bitmicro Llc | Multi-dimensional computer storage system |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3073503B2 (ja) * | 1990-03-15 | 2000-08-07 | 株式会社東芝 | 電子スチルカメラ装置 |
US5303198A (en) * | 1990-09-28 | 1994-04-12 | Fuji Photo Film Co., Ltd. | Method of recording data in memory card having EEPROM and memory card system using the same |
JPH04268284A (ja) * | 1991-02-22 | 1992-09-24 | Fuji Photo Film Co Ltd | メモリカード |
US5375222A (en) * | 1992-03-31 | 1994-12-20 | Intel Corporation | Flash memory card with a ready/busy mask register |
-
1993
- 1993-05-13 JP JP11163293A patent/JP3330187B2/ja not_active Expired - Lifetime
-
1994
- 1994-04-07 US US08/224,270 patent/US5513138A/en not_active Expired - Lifetime
Non-Patent Citations (2)
Title |
---|
ロジャー・C・アルフォード,PCMCIA:ポータビリティの新たなる定義,日経バイト,日本,日経BP社,1993年3月1日,第110号,p.295−303 |
大塚聡,均等ブロック形フラッシュメモリーのメインメモリーへの応用,電子技術,日本,日刊工業新聞社,1992年11月1日,第34巻、第12号,16−22 |
Also Published As
Publication number | Publication date |
---|---|
US5513138A (en) | 1996-04-30 |
JPH06324937A (ja) | 1994-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3330187B2 (ja) | メモリカード | |
US7424593B2 (en) | Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices | |
US6172906B1 (en) | Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices | |
US6757800B1 (en) | Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices | |
KR100193779B1 (ko) | 반도체 디스크 장치 | |
US5920884A (en) | Nonvolatile memory interface protocol which selects a memory device, transmits an address, deselects the device, subsequently reselects the device and accesses data | |
JP2000067574A (ja) | 半導体記憶装置 | |
JPH06119128A (ja) | 半導体ディスク装置 | |
JPH1131102A (ja) | データ記憶システム及び同システムに適用するアクセス制御方法 | |
US8572307B2 (en) | Memory controller, memory card, and nonvolatile memory system | |
JPH05314019A (ja) | メモリカード装置 | |
KR100222908B1 (ko) | 플래시 메모리 시스템 | |
KR100997819B1 (ko) | 정보 처리 장치 | |
JP2000285017A (ja) | 記憶装置 | |
JPH06282483A (ja) | データ管理方式 | |
JPH0792734B2 (ja) | メモリ装置 | |
JPH04313882A (ja) | メモリカードの記録管理方式 | |
CN111966302B (zh) | 一种基于逻辑物理映射表的SPI Nand数据写入方法 | |
JPH04105117A (ja) | データ入出力方式 | |
JPH04260150A (ja) | データ通信装置固有情報記録方式 | |
JPH07160436A (ja) | ディスクアレイ装置 | |
JPH09106341A (ja) | バッファメモリ管理方法及びその装置 | |
JPH02203473A (ja) | 磁気ディスクシステム | |
JPH02249020A (ja) | 大容量磁気ディスク装置の複数ヘッド媒体管理方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070719 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080719 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090719 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090719 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100719 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110719 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120719 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120719 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130719 Year of fee payment: 11 |
|
EXPY | Cancellation because of completion of term |