JPS584510B2 - スイヘイシユツリヨクカイロ - Google Patents

スイヘイシユツリヨクカイロ

Info

Publication number
JPS584510B2
JPS584510B2 JP49138012A JP13801274A JPS584510B2 JP S584510 B2 JPS584510 B2 JP S584510B2 JP 49138012 A JP49138012 A JP 49138012A JP 13801274 A JP13801274 A JP 13801274A JP S584510 B2 JPS584510 B2 JP S584510B2
Authority
JP
Japan
Prior art keywords
horizontal
transistor
frequency
drive pulse
saturable reactor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP49138012A
Other languages
English (en)
Other versions
JPS5162923A (ja
Inventor
小野寺敏夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP49138012A priority Critical patent/JPS584510B2/ja
Priority to US05/632,807 priority patent/US4006385A/en
Priority to GB47839/75A priority patent/GB1525497A/en
Priority to CA240,112A priority patent/CA1042099A/en
Priority to AU86964/75A priority patent/AU501551B2/en
Priority to FR7536399A priority patent/FR2293113A1/fr
Priority to DE19752553340 priority patent/DE2553340A1/de
Priority to NL7513924A priority patent/NL7513924A/xx
Publication of JPS5162923A publication Critical patent/JPS5162923A/ja
Publication of JPS584510B2 publication Critical patent/JPS584510B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/223Controlling dimensions

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Description

【発明の詳細な説明】 本発明は例えばテレビジョン受像機の水平出力回路に関
し、特にビデオテープレコーダの再生時等の如く映像信
号の水平駆動パルスの周波数が大きく変動しやすい場合
にも水平偏向電流が一定で再先画面の大きさが変化しな
い様にしたものである。
例えばビデオテープレコーダ(以下VTRと略称する)
の再生時にテープの巻径の変化等によりテープの走行速
度が変化し、これにより再生映像信号の水平駆動パルス
の周波数fHが変動する事がある。
この変動値としては、15.75KHZの基準の水平駆
動パルス周波数に対して±0.5KHZ程度である。
この様な変動に対しても従来より、回路に追従性をもた
せて、再生画像を得ることは可能である。
しかしながら、従来の装置では例えば水平駆動パルスの
周波数が低下すると、水平偏向電流が増加して、再生画
面の横幅が大きくなる。
また水平駆動パルスの周波数が上昇すると水平偏向電流
が減少して、再生画面の横幅が小さくなる。
従って水平駆動パルスの周波数の変動によって、再生画
面の大きさが変化してしまう欠点があった。
本発明はこの点を改良したもので、水平偏向コイルに直
列に可飽和リアクタが接続され、水平出力スイッチング
素子の出力パルスの振幅成分を検出する検出回路が設け
られ、この検出回路の検出出力によって可飽和リアクタ
のインダクタンスが制御されて、水平出力スイッチング
素子に対する水平駆動パルスの周波数変動に拘わらず水
平偏向電流のレベルを一定化したものである。
以下図面を参照しながら、本発明による水平出力回路の
一実施例について説明する。
第1図において、1は従来周知の水平出力回路であって
、2は水平駆動パルスが供給される信号端子、3は水平
出力スイッチング素子としてのトランジスタ、4はダン
パー用ダイオード、5は共振用のコンデンサ、6は水平
偏向コイル、7はS字補正用のコンデンサ、8は水平出
力トランス、8 a’ , 8 bはその一次及び二次
コイル、9は130■の直流電圧が供給される電源端子
である。
そして、S字補正用のコンデンサ7と接地との間に可飽
和リアクタ10の被制御巻線10aを接続する。
また、トランス8の二次コイル8bの一端を接地し、他
端を抵抗器11、ダイオード12及びコンデンサ13を
通じて接地し、ダイオード12及びコンデンサ13の接
続中点より出力端子(出力電圧1sv)26を導出する
と共に、この接続中点を検出回路14を構成する一対の
PNP型のトランジスタ15及び16の一方15のベー
スに接続する。
このトランジスタ15及び16のエミツタをそれぞれ抵
抗器17及び18を通じて互いに接続し、この接続点を
抵抗器19を通じて19Vの直流定電圧が供給される電
源端子20にに接続する。
またトランジスタ16のベースを再生画面の横幅(Hサ
イズ)を手動調整するための可変抵抗器21及び抵抗器
22よりなる分圧回路の分圧点に接続し、可変抵抗器2
1の他端を抵抗器19を通じて電源端子20に接続し、
抵抗器22の他端を接地する。
更に、トランジスタ15及び16のコレクタをそれぞれ
抵抗器23及び24を通じて接地する。
またトランジスタ15のコレクタと抵抗器23との接続
点を、NPN型トランジスタ25のベースに接続する。
このトランジスタ25のコレクタを抵抗器19を通じて
電源端子20に接続する。
更にトランジスタ25のエミツタ可飽和リアクタ10の
制御巻線10bを通じて接地する。
ここで、トランジスタ3のコレクタ・パルス電圧VOP
は、水平駆動パルスの周波数fHの変動に対して、第2
図に示す様にfH→大に対してVOP→小となる如く変
化する。
更にトランス8の二次コイル8bの両端間の電圧はこの
電圧VOPに比例して変化する。
この二次コイル8bに得られる電をダイオード12及び
コンデンサ13にて整流して、トランジスタ15のベー
スに供給するようにしている。
また、トランジスタ16のベースには電源端子20より
の直流定電圧を分圧した基準電圧が供給される。
このため、トランジスタ15のコレクタには二次コイル
8bに得られる電圧の基準電圧からの変動分に応じて逆
極憔に変化する直流電圧が得られる。
この直流電圧がトランジスタ25のベースに供給され、
これによりトランジスタ25のコレクターエミツク間に
は、水平駆動パルスの周波数fHの変動に比例した電流
が流れる。
即ち、駆動パルスの周波数が低下すると、トランジスタ
3のコレクタ・パルス電圧VOPが増加し、二次コイル
8bに得られる電圧が増加し、トランジスタ15のベー
ス電位が上昇し、トランジスタ15のコレクタ電位が低
下し、トランジスタ25のコレクターエミツタ間を流れ
る電流が減少する。
また駆動パルスの周波数が増加すると同様にトランジス
タ25のコレクターエミツタ間を流れる電流が増加する
このトランジスタ25のコレクターエミツタ間を流れる
電流を可飽和リアクタ10の制御巻線10bに供給する
ここで、可飽和リアクタ10の2つの巻線10a及び1
0bは互に反対の方向に巻回されている。
このため水平駆動パルスの周波数fHが低下すると、可
飽和リアクタ10の制御巻線10bを流れる電流が減少
し、被制御巻線10aのインピーダンス値が上昇する。
また水平駆動パルスの周波数fHが増加すると、被制御
巻線10aのインピーダンスが低下する。
従って、水平1駆動パルスの周波数fHが低下し、水平
偏向電流が増加する時点では、可飽和リアクタ10の被
制御巻線10aのインピーダンス値が上昇し、水平偏向
電流を減少の方向に補正する。
また、水平駆動パルスの周波数fHが増加し、水平偏向
電流が減少する時点では、可飽和リアクタ10の被制御
巻線10aのインピーダンス値が低下し、水平偏向電流
を増加の方向に補正する。
以上述べた様に、本発明の水平出力回路によれば、水平
駆動パルスの周波数の変動に拘わらず、水平偏向電流の
レベルが一定である。
従って、VTRの再生時等の水平駆動パルスの周波数が
大きく変動する様な場合にも、再生画面の横幅が変化す
ることがない。
なお、上述の可飽和リアクタ10の制御巻線10bに流
す電流に、垂直周期のパラボラ波を重量して加えて、糸
巻き歪の補正を同時に行うようにしてもよい。
【図面の簡単な説明】
第1図は本発明による水平出力回路の一実施例を示す接
続図、第2図はその説明に供する特性曲線図である。 1は水平出力回路、2は水平駆動パルスが供給される信
号端子、3は水平出力スイッチング素子としてのトラン
ジスタ、6は水平偏向コイル、10は可飽和リアクタ、
14は検出回路、20は電源端子である。

Claims (1)

    【特許請求の範囲】
  1. 1 水平偏向コイルに直列に可飽和リアクタが接続され
    、水平出力スイッチング素子の出力パルスの振幅成分を
    検出する検出回路が設けられ、該検出回路の検出出力に
    よって上記可飽和リアクタのインダクタンスが制御され
    て、上記水平出力スイッチング素子に対する水平駆動パ
    ルスの周波数変動に拘わらず水平偏向電流のレベルが一
    定化されるようにして成る水平出力回路。
JP49138012A 1974-11-29 1974-11-29 スイヘイシユツリヨクカイロ Expired JPS584510B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP49138012A JPS584510B2 (ja) 1974-11-29 1974-11-29 スイヘイシユツリヨクカイロ
US05/632,807 US4006385A (en) 1974-11-29 1975-11-17 Horizontal deflection circuit
GB47839/75A GB1525497A (en) 1974-11-29 1975-11-20 Horizontal deflection circuit arrangements for cathode ray tubes
CA240,112A CA1042099A (en) 1974-11-29 1975-11-20 Horizontal deflection circuit
AU86964/75A AU501551B2 (en) 1974-11-29 1975-11-26 Deflection circuit
FR7536399A FR2293113A1 (fr) 1974-11-29 1975-11-27 Circuit de deviation horizontale
DE19752553340 DE2553340A1 (de) 1974-11-29 1975-11-27 Schaltkreis fuer zeilenablenkung
NL7513924A NL7513924A (nl) 1974-11-29 1975-11-28 Horizontale afbuigschakeling.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP49138012A JPS584510B2 (ja) 1974-11-29 1974-11-29 スイヘイシユツリヨクカイロ

Publications (2)

Publication Number Publication Date
JPS5162923A JPS5162923A (ja) 1976-05-31
JPS584510B2 true JPS584510B2 (ja) 1983-01-26

Family

ID=15211984

Family Applications (1)

Application Number Title Priority Date Filing Date
JP49138012A Expired JPS584510B2 (ja) 1974-11-29 1974-11-29 スイヘイシユツリヨクカイロ

Country Status (8)

Country Link
US (1) US4006385A (ja)
JP (1) JPS584510B2 (ja)
AU (1) AU501551B2 (ja)
CA (1) CA1042099A (ja)
DE (1) DE2553340A1 (ja)
FR (1) FR2293113A1 (ja)
GB (1) GB1525497A (ja)
NL (1) NL7513924A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0366909U (ja) * 1989-11-01 1991-06-28

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1530661A (en) * 1976-01-16 1978-11-01 Philips Nv Line sawtooth current generators
US4184104A (en) * 1976-11-02 1980-01-15 General Electric Company Scan compensation circuit for a television receiver
JPS5421221A (en) * 1977-07-18 1979-02-17 Tektronix Inc Crt circuit
US4251756A (en) * 1979-09-06 1981-02-17 Rca Corporation Regulated deflection circuit
US4254365A (en) * 1979-10-01 1981-03-03 Rca Corporation Side pincushion correction modulator circuit
US4652798A (en) * 1985-04-12 1987-03-24 Motorola, Inc. Scanning CRT display system with linearity compensation

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4853620A (ja) * 1971-11-08 1973-07-27

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3211946A (en) * 1961-04-28 1965-10-12 Warwick Electronics Inc Electromagnetic deflection circuits

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4853620A (ja) * 1971-11-08 1973-07-27

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0366909U (ja) * 1989-11-01 1991-06-28

Also Published As

Publication number Publication date
FR2293113A1 (fr) 1976-06-25
JPS5162923A (ja) 1976-05-31
GB1525497A (en) 1978-09-20
DE2553340A1 (de) 1976-08-12
US4006385A (en) 1977-02-01
AU8696475A (en) 1977-06-02
AU501551B2 (en) 1979-06-21
NL7513924A (nl) 1976-06-01
FR2293113B1 (ja) 1982-08-27
CA1042099A (en) 1978-11-07

Similar Documents

Publication Publication Date Title
JPH0317273B2 (ja)
JPS584510B2 (ja) スイヘイシユツリヨクカイロ
JP2938451B2 (ja) 偏向装置
US5420483A (en) Television deflection distortion correcting circuit
US5488272A (en) Deflection system
JPS6228908B2 (ja)
US4871951A (en) Picture display device including a line synchronizing circuit and a line deflection circuit
US4283663A (en) Horizontal deflection circuit in a television device
US4691147A (en) Circuit arrangement for correcting horizontal pincushion distortion using a voltage proportional to vertical sync period
US3824427A (en) High voltage regulator
JP2583858B2 (ja) フライバツクトランス装置
GB2135104A (en) Vtr circuit arrangement for recording index signal
US4831311A (en) High voltage stabilizing circuit for prevention of overheating
JPS588794B2 (ja) 垂直発振回路
US3484648A (en) Horizontal and vertical deflection output circuit arrangement for cathode ray tube
US4675740A (en) Direct drive scanning CRT display system
US6326743B1 (en) Horizontal linearity correcting circuit
JPH0441658Y2 (ja)
JPH0351762Y2 (ja)
JPS593653Y2 (ja) 画歪補正回路
JPH06205235A (ja) ダイナミックフォーカス回路
JP2815353B2 (ja) フライバックトランス装置
JPH0416530Y2 (ja)
JPS6318211Y2 (ja)
JPS5848833Y2 (ja) 水平センタリング回路