JPS5827430A - デジタル/アナログ変換法 - Google Patents
デジタル/アナログ変換法Info
- Publication number
- JPS5827430A JPS5827430A JP56125486A JP12548681A JPS5827430A JP S5827430 A JPS5827430 A JP S5827430A JP 56125486 A JP56125486 A JP 56125486A JP 12548681 A JP12548681 A JP 12548681A JP S5827430 A JPS5827430 A JP S5827430A
- Authority
- JP
- Japan
- Prior art keywords
- pulse width
- signal
- width signal
- digital
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K9/00—Demodulating pulses which have been modulated with a continuously-variable signal
- H03K9/08—Demodulating pulses which have been modulated with a continuously-variable signal of duration- or width-mudulated pulses or of duty-cycle modulated pulses
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
- H03M1/0678—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
- H03M1/068—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components the original and additional components or elements being complementary to each other, e.g. CMOS
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/82—Digital/analogue converters with intermediate conversion to time interval
- H03M1/822—Digital/analogue converters with intermediate conversion to time interval using pulse width modulation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はデジタル信号をアナログ信号に変換するデジタ
ル/アナログ変換(以下D/A変換)法に関する。
ル/アナログ変換(以下D/A変換)法に関する。
D/A変換法の一方法として、サンプリングしたデジタ
ル信号をそのデータ値に応答するパルス幅をもつパルス
幅信号に変換後、平滑用フィルタを通すことによシアナ
ログ信号に復調する方法が知られ、この方法によれば回
路に高精度部品を使わないできわめて高い変換精度が得
られる。
ル信号をそのデータ値に応答するパルス幅をもつパルス
幅信号に変換後、平滑用フィルタを通すことによシアナ
ログ信号に復調する方法が知られ、この方法によれば回
路に高精度部品を使わないできわめて高い変換精度が得
られる。
しかしながら、従来においてはデジタル信号をパルス幅
信号に変換する場合、パルス幅信号の各パルスのパルス
幅が例えば各サンプリング時間からの時間幅で決定され
るため、各パルスのパルス幅中心はサンプリングされた
デジタル信号の各データ値に応じてサンプリング周期毎
に変化し、このためフィルタを通して復調されるアナロ
グ信号の波形は原アナログ信号の波形に比ベレベルが増
加する部分では伸張、逆にレベルが減少する部分では圧
縮されて歪んだものとなる欠点があった。
信号に変換する場合、パルス幅信号の各パルスのパルス
幅が例えば各サンプリング時間からの時間幅で決定され
るため、各パルスのパルス幅中心はサンプリングされた
デジタル信号の各データ値に応じてサンプリング周期毎
に変化し、このためフィルタを通して復調されるアナロ
グ信号の波形は原アナログ信号の波形に比ベレベルが増
加する部分では伸張、逆にレベルが減少する部分では圧
縮されて歪んだものとなる欠点があった。
そこで、この歪の問題を解決すべく、第1図に示すごと
く、パルス幅信号Pの各パルスP3.、Pb1Pc・・
・が各サンプリング周期Tにおいて例えば各サンプリン
グ時間’a z ’bs ’c・・・から一定時間t。
く、パルス幅信号Pの各パルスP3.、Pb1Pc・・
・が各サンプリング周期Tにおいて例えば各サンプリン
グ時間’a z ’bs ’c・・・から一定時間t。
経過後の一定時刻をパルス幅中心とし、サンプリングさ
れたデジタル信号の各データ値に応答してそのパルス幅
が変化するようにデジタル信号をパルス幅信号に変換す
る方法が考えられるが、この方法でも以下に述べるとと
く復調波形に若干の歪が残る。第2図(a)において、
場合のサンプリング点を1.−18とすると、この各点
におけるアナログ情報をアナログ/デジタル変換したデ
ジタル信号を上述の方法で復調する際にパルス幅信号へ
の変換が行なわれるが、この変換して得られるパルス幅
信号を第2図(blでは各パルスがサンプリング点tr
”la’ヲパルス幅中心とするパルス幅信号Pxとして
示しである。
れたデジタル信号の各データ値に応答してそのパルス幅
が変化するようにデジタル信号をパルス幅信号に変換す
る方法が考えられるが、この方法でも以下に述べるとと
く復調波形に若干の歪が残る。第2図(a)において、
場合のサンプリング点を1.−18とすると、この各点
におけるアナログ情報をアナログ/デジタル変換したデ
ジタル信号を上述の方法で復調する際にパルス幅信号へ
の変換が行なわれるが、この変換して得られるパルス幅
信号を第2図(blでは各パルスがサンプリング点tr
”la’ヲパルス幅中心とするパルス幅信号Pxとして
示しである。
ところで、このパルス幅信号Pxのパルス列ハ原アナロ
グ波形でレベル00時に得られるパルス幅信号P、のパ
ルス列と、かかるレベルOを基準としサンプリングレベ
ルによって決定されるパルス幅信号P2のパルス列を合
成したものと考えられる。
グ波形でレベル00時に得られるパルス幅信号P、のパ
ルス列と、かかるレベルOを基準としサンプリングレベ
ルによって決定されるパルス幅信号P2のパルス列を合
成したものと考えられる。
従って、かかるパルス幅信号Pxをフィルタを介して平
滑する場合、パルス幅信号P、で示される成分について
は何ら問題はないが、パルス幅信号Pzで示される成分
については原アナログ波形の山と谷の付近における正負
のパルスの形が対称となっていないので、復調されたア
ナログ波形には第2図(a)において点線で示すように
第2高調波歪が発生する。
滑する場合、パルス幅信号P、で示される成分について
は何ら問題はないが、パルス幅信号Pzで示される成分
については原アナログ波形の山と谷の付近における正負
のパルスの形が対称となっていないので、復調されたア
ナログ波形には第2図(a)において点線で示すように
第2高調波歪が発生する。
本発明はかかる第2高調波歪等を除去するもであり、以
下その実施例をもって説明する。第3図は本発明D/A
変換法を実現するD/A変換回路のブロック図を示し、
図中の太線はデジタル信号線の束を示す。
下その実施例をもって説明する。第3図は本発明D/A
変換法を実現するD/A変換回路のブロック図を示し、
図中の太線はデジタル信号線の束を示す。
図において、1及び2はそれぞれサンプリングされる所
要ビットのデジタル信号をサンプリング周期の一定時刻
をパルス幅中心としその各データ値に応答してパルス幅
が変化するパルス幅信号に変換するパルス幅信号形成回
路を示し、パルス幅信号形成回路1はサンプリングされ
たデジタル信号をその!まパルス幅信号に変換し、まだ
パルス幅信号形成回路2は補数化回路3により補数化さ
れたこのサンプリングデジタル信号の補数であるデジタ
ル信号をパルス幅信号に変換する。ミキサー回路4はか
かる変換された二つのパルス幅信号が入力されて、一方
のパルス幅信号を反転して他方のパルス幅信号と合成す
るものであり、この合成信号がフィルタ回路5により平
滑されて、アナログ信号が出力端子6からとシ出される
。
要ビットのデジタル信号をサンプリング周期の一定時刻
をパルス幅中心としその各データ値に応答してパルス幅
が変化するパルス幅信号に変換するパルス幅信号形成回
路を示し、パルス幅信号形成回路1はサンプリングされ
たデジタル信号をその!まパルス幅信号に変換し、まだ
パルス幅信号形成回路2は補数化回路3により補数化さ
れたこのサンプリングデジタル信号の補数であるデジタ
ル信号をパルス幅信号に変換する。ミキサー回路4はか
かる変換された二つのパルス幅信号が入力されて、一方
のパルス幅信号を反転して他方のパルス幅信号と合成す
るものであり、この合成信号がフィルタ回路5により平
滑されて、アナログ信号が出力端子6からとシ出される
。
かかるD/A変換回路において、パルス幅信号形成回路
1側の信号は、無歪信号をAs1nωtとしたとき発生
する第2高調波歪が−△cos 2ωtの形で表わされ
るので、As1nωを一△Co52ωtとなシ、一方パ
ルス幅信号形成回路2側の信号は、無歪信号が反転され
た一Asinωt1また発生する第2高調波歪が位相変
化のない−△CO52ωtの形で表わされるので、−A
sinωを一△cos 2ωtとなる。
1側の信号は、無歪信号をAs1nωtとしたとき発生
する第2高調波歪が−△cos 2ωtの形で表わされ
るので、As1nωを一△Co52ωtとなシ、一方パ
ルス幅信号形成回路2側の信号は、無歪信号が反転され
た一Asinωt1また発生する第2高調波歪が位相変
化のない−△CO52ωtの形で表わされるので、−A
sinωを一△cos 2ωtとなる。
従って、ミキサー回路4で合成された信号は、撃−
(A sinωt−Δcos 2ωt )−(−As+
n−Δcos2ωt)=2As+nωt となり、第2
高調波歪が相殺され、出力端子6から歪のない、アナロ
グ信号が得られる。
n−Δcos2ωt)=2As+nωt となり、第2
高調波歪が相殺され、出力端子6から歪のない、アナロ
グ信号が得られる。
以上の本発明D/A変換法によれば、デジタル信号をパ
ルス幅信号に変換後フィルタを通しアナログ信号に復調
するD/A変換において、歪の発生を抑止した高忠実度
のD/A変換を実現できる。
ルス幅信号に変換後フィルタを通しアナログ信号に復調
するD/A変換において、歪の発生を抑止した高忠実度
のD/A変換を実現できる。
第1図及び第2図は本発明D/A変換法の説明に供する
図、および第3図は本発明D/A変換法を実現するD/
A変換回路の一実施例のフ。 ロック図をそれぞれ示す。 1.2 パルス幅信号形成回路、3・・補数化回路、4
・・ベキサー回路、5 フィルタ回路つ特許出願人ナカ
ミチ株式会社 代表者 中道仁部
図、および第3図は本発明D/A変換法を実現するD/
A変換回路の一実施例のフ。 ロック図をそれぞれ示す。 1.2 パルス幅信号形成回路、3・・補数化回路、4
・・ベキサー回路、5 フィルタ回路つ特許出願人ナカ
ミチ株式会社 代表者 中道仁部
Claims (1)
- サンプリングしたデジタル信号及び該デジタル信号の補
数をサンプリング周期の一定時刻を・パルス幅中心とし
その各データ値に応答してパルス幅が変化するパルス幅
信号にそれぞれ変換し、一方のパルス幅信号を反転して
他方のパルス幅信号と合成後平滑用フィルタを通すこと
により、前記デジタル信号をアナログ信号に復調するデ
ジタル/アナログ変換法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56125486A JPS5827430A (ja) | 1981-08-11 | 1981-08-11 | デジタル/アナログ変換法 |
US06/404,619 US4542371A (en) | 1981-08-11 | 1982-08-02 | Method of converting a digital signal into an analog signal and a converter therefor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56125486A JPS5827430A (ja) | 1981-08-11 | 1981-08-11 | デジタル/アナログ変換法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5827430A true JPS5827430A (ja) | 1983-02-18 |
JPS6253088B2 JPS6253088B2 (ja) | 1987-11-09 |
Family
ID=14911277
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56125486A Granted JPS5827430A (ja) | 1981-08-11 | 1981-08-11 | デジタル/アナログ変換法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4542371A (ja) |
JP (1) | JPS5827430A (ja) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6022033U (ja) * | 1983-07-12 | 1985-02-15 | 株式会社ケンウッド | デジタル−アナログ変換装置 |
JPS6091726A (ja) * | 1983-10-25 | 1985-05-23 | Sony Corp | デジタル・アナログ変換装置 |
JPS60100830A (ja) * | 1983-11-05 | 1985-06-04 | Sony Corp | デジタル・アナログ変換装置 |
JPS62203425A (ja) * | 1986-03-04 | 1987-09-08 | Nippon Columbia Co Ltd | デジタル−アナログ変換回路 |
JPS63109611A (ja) * | 1986-10-27 | 1988-05-14 | Nippon Telegr & Teleph Corp <Ntt> | デイジタルアナログ変換方法 |
JPS63176020A (ja) * | 1987-01-16 | 1988-07-20 | Nippon Telegr & Teleph Corp <Ntt> | D/a変換方式 |
JPH02214224A (ja) * | 1989-02-14 | 1990-08-27 | Sony Corp | ディジタル・アナログ変換器 |
JPH0378321A (ja) * | 1989-08-22 | 1991-04-03 | Nippon Precision Circuits Kk | D/a変換回路 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA1289666C (en) * | 1983-10-25 | 1991-09-24 | Masashi Takeda | Digital-to-analog converting system |
JPH071870B2 (ja) * | 1984-07-31 | 1995-01-11 | 日本電気株式会社 | ディジタル/アナログ変換回路 |
JPS63224521A (ja) * | 1987-03-13 | 1988-09-19 | Nippon Precision Saakitsutsu Kk | D/a変換装置 |
CA1292520C (en) * | 1988-05-27 | 1991-11-26 | Roger Colbeck | Jitter-invariant switched capacitor pulse shaper |
JPH0787375B2 (ja) * | 1988-09-29 | 1995-09-20 | 日本ビクター株式会社 | Pwm型d/a変換器 |
US4972188A (en) * | 1989-09-15 | 1990-11-20 | International Business Machines Corporation | Push pull double digital-to-analog converter |
JPH0421215A (ja) * | 1990-05-16 | 1992-01-24 | Sony Corp | デジタル・アナログ変換器 |
JPH05347563A (ja) * | 1992-06-12 | 1993-12-27 | Sony Corp | D/a変換装置 |
US6476747B1 (en) * | 2001-04-10 | 2002-11-05 | Adc Telecommunications Israel Ltd. | Digital to analog converter |
EP2128990B1 (en) * | 2008-05-28 | 2013-03-06 | Siemens Aktiengesellschaft | A method and circuit for converting an N-bit digital value into an analog value |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4992143U (ja) * | 1972-12-01 | 1974-08-09 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4266201A (en) * | 1979-03-23 | 1981-05-05 | Harris Corporation | Method and apparatus using first and second parallel channels, one of which includes an inverter, for producing an electrical signal with an improved on/off ratio |
-
1981
- 1981-08-11 JP JP56125486A patent/JPS5827430A/ja active Granted
-
1982
- 1982-08-02 US US06/404,619 patent/US4542371A/en not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4992143U (ja) * | 1972-12-01 | 1974-08-09 |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6022033U (ja) * | 1983-07-12 | 1985-02-15 | 株式会社ケンウッド | デジタル−アナログ変換装置 |
JPH0424658Y2 (ja) * | 1983-07-12 | 1992-06-11 | ||
JPS6091726A (ja) * | 1983-10-25 | 1985-05-23 | Sony Corp | デジタル・アナログ変換装置 |
JPS60100830A (ja) * | 1983-11-05 | 1985-06-04 | Sony Corp | デジタル・アナログ変換装置 |
JPS62203425A (ja) * | 1986-03-04 | 1987-09-08 | Nippon Columbia Co Ltd | デジタル−アナログ変換回路 |
JPS63109611A (ja) * | 1986-10-27 | 1988-05-14 | Nippon Telegr & Teleph Corp <Ntt> | デイジタルアナログ変換方法 |
JPS63176020A (ja) * | 1987-01-16 | 1988-07-20 | Nippon Telegr & Teleph Corp <Ntt> | D/a変換方式 |
JPH02214224A (ja) * | 1989-02-14 | 1990-08-27 | Sony Corp | ディジタル・アナログ変換器 |
JPH0378321A (ja) * | 1989-08-22 | 1991-04-03 | Nippon Precision Circuits Kk | D/a変換回路 |
Also Published As
Publication number | Publication date |
---|---|
US4542371A (en) | 1985-09-17 |
JPS6253088B2 (ja) | 1987-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5827430A (ja) | デジタル/アナログ変換法 | |
JPH0327649A (ja) | デジタル復調器 | |
EP0766386B1 (en) | Apparatus for reducing quantization distortion | |
JPS6156651B2 (ja) | ||
JPS61159826A (ja) | デイジタル−アナログ変換装置 | |
AU594593B2 (en) | Method and arrangement for generating a correction signal in a digital timing recovery device | |
JPS6477327A (en) | Sample rate converting circuit | |
JPS5617578A (en) | Coordinate converting system for picture signal | |
JPS60130261A (ja) | 主走査線密度変換方式 | |
JPH0555917A (ja) | A/dコンバータ | |
JPH0129341B2 (ja) | ||
JPH05327511A (ja) | デジタル/アナログ変換器 | |
JPH0430832Y2 (ja) | ||
JPH04127638A (ja) | Fsk復調回路 | |
JPS6023761Y2 (ja) | 遅延変調回路の位相制御回路 | |
JPS6013348B2 (ja) | タイミング信号補正回路 | |
JPS6011484B2 (ja) | 信号変換装置 | |
JP2568055Y2 (ja) | テレビジョン信号のクランプ装置 | |
JPS60247307A (ja) | 周波数掃引信号発生装置 | |
JPH066216A (ja) | ビット長拡張装置 | |
JPS6178228A (ja) | Nrz→rz変換回路 | |
JPH02165729A (ja) | D/a変換器 | |
JPS6029036A (ja) | アナログ・ディジタル変換回路 | |
JPH0258427A (ja) | A/d・d/a変換装置 | |
JPH0191533A (ja) | A/d変換器 |