JPS58200653A - 調歩同期式通信方式 - Google Patents

調歩同期式通信方式

Info

Publication number
JPS58200653A
JPS58200653A JP57084579A JP8457982A JPS58200653A JP S58200653 A JPS58200653 A JP S58200653A JP 57084579 A JP57084579 A JP 57084579A JP 8457982 A JP8457982 A JP 8457982A JP S58200653 A JPS58200653 A JP S58200653A
Authority
JP
Japan
Prior art keywords
synchronization
signal
transmission
transmission speed
counter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57084579A
Other languages
English (en)
Inventor
Sadanobu Ikeda
池田 貞信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57084579A priority Critical patent/JPS58200653A/ja
Publication of JPS58200653A publication Critical patent/JPS58200653A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0262Arrangements for detecting the data rate of an incoming signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は1小間期式通信方式における同期確立方式に関
し、特に相異なる固定された伝送速度を有するデータ送
受信端局装置間を調歩同期方式によって通信する場合K
、データ送受信端局装置間で伝送速度をm整して合致さ
せることが司能な同期確立方式に関する。
従来から相異なる伝送速度を有するデータ送受信端局装
置間を一歩同期式通信方式によって同期結合する場合に
は、受信側であらかじめ送信側の伝送速度情報を知り、
同期を確立してからデータ送受信端局装置間で通信を行
っていた。
同期を確立する@lの方法は別の回線で同期確立情報を
送信側から受信側へ送るものであシ、第2の方法はデー
タと同一の回線に同期確立情軸を送信側から受信側へ送
るものであり、さらに第3の方法はあらかじめ送信側の
伝送速度を調べておき、受信側で固定的に送信側と同一
の伝送速度をセットしておくものである。上記の各方法
のうち、第1の方法でに別途伝送用の回線が必要である
ため、通信効率が愁いという欠゛点がある。第2の方法
でに同期を確立するに要する期間とデータを転送する期
間とで、同一の回線を切換えて使用するための切換装置
が必要であり、データ送受他端局装置の回路構成が複雑
になるという欠点がある。第3の方法では送−信側の伝
送速度をあらかじめ知ることができない場合には、受信
側でこ九に対応することが不可能であるという欠点があ
る。
このような先行技術における欠点を解決するために、伝
送速度情報をあらかじめ送信側から受信側に伝送してお
かなくても、データ送受信端局装置間で容易にt==l
IQIを確立することができる一歩同期式通信方式が特
開昭56−6451によって提案された。特開昭56−
6451によればスタート/ストップパルスのスタート
極性期間を、受信側で発生した特定周波数を有するサン
プリングパルスによってタンプリングし、さらKその出
力パルスの数を計数するととKよってスタート極性期間
の時間幅と位相とを決定し、これKLって一歩同期式通
信における受信側の同期を確立するように一歩同期式通
信方式が構成しである。しかしながら、この方式におい
ては次のような欠点がある。第1K伝送回線を介して送
信側から受信側に転送された伝送速度情報にノイズ、ひ
ずみ、周波数ずれ、位相ずれなどがあった場合には、ス
タート極性期間の時間幅と位相とを上記計数法によって
測定するだけでは常に正しく同期が確立されるとは限ら
ない。
第2に受信側で伝送速度の検出が滴定にでき、且つ同期
が確立されたか否かを送信側において判断することは困
難であるため、同期の確立に失敗した場合の復旧手段が
確立していない。
本発明の目的は特開昭56−6451において同期確立
の途トに発生する前記問題点を解決し、送信側から転送
されたスタート極性期間とストップ極性間とが交互に繰
返して現れる同期パターンコードからスタート極性期間
の時間幅全決定して同期の確立を行い、さらに特定のパ
ターンコードな送信側に送出することによって同期の確
立が完了したことを送(j側に知らせるように構成した
信頼性の高い調歩同期式通信方式を提供することにある
前記目的を達成するために本発明にょる副小間期式通1
3方式は、スタート極性期間とストップ極性期間とが交
互に繰返して現れる同期パターンコードが送信側から転
送されてきたとき、受信側においてはこの同期パターン
コードから最初にスタート紬性期間を検出する。このス
タート極性期間の時間幅をパルス計数法により測定し、
これによってスタート極性期間の時間幅の情報を生成し
て保持する。次に保持された時間幅の情報を制御【2て
増分、または減分し、これによって時間幅の情報忙含ま
れている誤差を補正して正しい伝送速度情報を生成する
。この正しい伝送4度情報に基づき、パルス計数法等に
よって一歩同期式送受信における送受信タイミング金決
定(7、さらにこの送受信タイミングに17たかつて送
信側からの同期パターンコードを受1纏し、これKよっ
て同期確立確認情報を送信側に送出する。同期確立確認
清@rま同期パターンコ・−ドに対する応答信号であり
、送信側ではこの応答イコ号を受は取って同期の確立を
確認した後、データを受信側に転送してくる。上記各動
作を行う手段はすべてマイクロコンピュータ等の一つの
制御手段からの制約に応じて動作し、−小間期の確立と
維持を自動的に行う。したがって、同期確立確認情報を
送出した後ではスタート極性期間の時間幅の情報を保持
しておき、確実に一歩同期が維持されるように本発明に
↓る一歩同期式通信方式に構成しである。
以下、本発明における調歩同期式通信方式を図面にした
がって詳細に説明する。
第1図は本発明における調歩同期式通信方式を実現する
ための装置の実施例を示すブロック図である。第1図に
おいて、送信側から転送された同期パターンコードは受
信データ信号線11に現れ、スタート極性検出部1に加
えられる。
受信データ信号線11に現れる同期パターンコードの一
例は第2図(1)に示す波形を有し、スタート極性とス
トップ極性とが交互に現れるものである。スタート慟ヤ
1検出部1はカウンタ針数指示信号とスタート検出終了
信号とを出力する。
スタート極性期間にはカウンタ計数指示信号が計数指示
イa号線12を介してカウンタ2に加えられ、カウンタ
2でにこのカウンタ計数指示信号にもとづいてスタート
極性期間のパルス幅を決定する。内部タイミングクロッ
ク信号線21に加えられている内部クロックパルス信号
に@2図(2)に示す波形を有する。カウンタ計数指示
信号がカウンタ2の動作を許可していると*KFi、上
記の内部クロックパルス祖号によってカウンタ2Vi計
数動作を行い、第2図(3)に示す波形をHする出力信
号がカウンタ出力信号線22に得られる。しかし、スト
ップ極性の期間にはカウンタ2は計数動作を行わないの
で、ストップ極性の開始時には、スタート極性検出部1
から第2図(4)に示す波形′fr有するスタート検出
終了4a号が検出終了信号線131を介し、パルス遅延
部8とANDゲート9とに同時に加えられる。
送信側ど受1a側とで同期が確立していない袖間にはデ
ータ送受1d制副部7から同期未確立表示4A号線71
へ同門未確立表示信号が送出されているので、ANDゲ
ート9のゲート出力信号縁91に七ソトパルス体号′が
送出される。このとき、カウンタ2の内容はスタート極
性期間の時間幅の情報’tsわすものであり、セントパ
ルス(5号によってこの内容はレジスタ3にセットされ
る。
カウンタ出力信号線22を介してカウンタ2の内容をレ
ジスタ3にセットした後、やや遅れてカウンタ2をリセ
ットするためのリセットパルス信号がパルス遅延部8か
らカウンタ2へ出力される。パルス遅延部8からのリセ
ットパルス信号tまスタート極性検出部1からのスター
ト検出終r(5号によって得たものである。パルス遅延
部8からのリセットパルス信号はリセットパルス信号線
81を介してカウンタ2に加えである。
リセットパルス信号に第2図(5)K示す波形と位相と
を有するものである。レジスタ3の内容はレジスタ出力
信号線31を介して伝送速度検出F@4に加えである。
レジスタ出力信号線31Kには第2図(6)K示す波形
を有する信号が得られる。伝送速度検出部4はリードオ
ンリーメモリまたはプログラマブルロジックアレイ(P
LA)を使って構成してあり、送信側の伝送速度Ki&
本適した伝送速度指定信号を発生するように構成しであ
る。しかし、この信号は送信側の伝送速度に同期1−で
はいないが、これに峡も近いパルスレートを有するもの
である。すなわち、リードオンリーメモリまたはプログ
ラマブルロジックアレイに対して適切なアドレスを指定
したとき、送信側の伝送速度に最も近いパルスレートを
有する伝送速度指定信号が発生するわけである。伝送速
度検出部4からの伝送速度指定信号は@2図(7)に示
す波形を打し、伝送速度指定信号線41を介して割算演
算部5に加えである。割算演算部5では内部クロックパ
ルス信号和したがって割算演算を行い、送受信タイミン
グを決定する送受伽クロックパルス個号を発生基せる。
送受信クロックパルス信号は送受信クロック僅41線5
1を介して調歩同期式トランスミッタレシーバ6に加え
てあり、調歩同期式トランスミッタレシーバ6ではこの
送受傷りロツクハルス偵号によって受伽データ信号[1
1・のデータを受信するように構成しである。1歩同期
式トランスミツタレ7−パ6に、例えハ公知のインテル
社1! 8521形υ8ART集積回路などによって構
成してあゐ。調歩同期式トランスミッタレシーバ6では
受信データ信号*11t−介して加えられた直列の同期
パターンコードを1並列弯換し、等価な並列データを生
成する。
この並列ゲータは並列データ信号線62を介1−てデー
タ送受信制御部7に加えである。データ送受傷制asI
は、例えばマイクロコンピュータと周辺装mによって構
成してあり、同期が確立されたと判定すると同期未確立
表示信号線71に送出していた同期未確立表示信号を停
止させる。そこで、ANDゲート9が閉じて増分や減分
などの更新が停止し、レジスタ3の内容が保持され同期
の確立が維持される。このとき、並列データ信号線62
を介して同期確立確認情報がデータ送受信制卸部7から
調歩同期式トランスミッタレシーバ6に転送される。調
歩同期式トランスミッタレシーバ6ではこの同期確立確
認情報を送信側に送出する。送信側では同期確立確認情
報にしたがって同期パターンの送出を停止し、引続いて
データの送信を開始する。
同期が確立されない場合には同期未確立表示信号が同期
未確立表示信号線71を介してANDゲー)9に加えら
れ続けているので、レジスタ3の内容はさらに更新され
同期化の作業が続けられる。        ゛ 本実施例においては、データの転送拳位が8ビツトであ
り、データ、例えば01010101が16進数で与え
られ、55 b p sのデータレートで高位ビットか
ら順に転送されているものとする。
また、伝送速度検出部4のリードオンリーメモリまたは
プログラマブルロジックアレイにあらかじめ記憶されて
いる伝送速度は50 b p s 、 200b9s、
 1200 bps 、 2400 bp@(bps 
: ホー7/秒)であるとする。この場合、サンプリン
グを行うための内部クロックパルス信号の周波数を38
.4 KH,K選べば、カウンタ2の逓降比Fi10進
表示でそれぞれ768 、192 、32 。
16となる。ここで、伝送速度50 b p sに対し
て逓降比768 力対応L、200 b p s K対
しテ192.1200 bps K対して32.240
0bps[対して16がそれぞれ対応する。送信側では
55bpsでデータを送出し、受信側では50bpsに
セットされているため5Hzの周波数ずれがある。また
、伝送回線を介して位相のずれ、ひずみ、ノイズなど逼
発生することがあり、送受信間で部側同期が確立される
わけではない。このずれを伝送速度検出部4によって検
出する。
もし位相ずれを検出している場合には、厩に説明した方
法によってカウンタ2の内容を増分または減分して更新
する。同期が確立されると伝送速度指定信号は送信側の
伝送速度に同期して出力される。なお、第2図において
スタート極性の時間幅は5箇のクロックパルス(ill
の内部クロックパルス信号)に相当するが、4箇のクロ
ックパルスに相当する場合であっても伝送速度指定信号
は同様な波形を有する。
本発明は以上説明したようK、同期パターンコードを連
続(2て受信することKよって同期パターンのスタート
極性の時間幅をパルス針数法によって測定し、これをも
とに受信データの伝送速度に最も近い伝送速度を設定し
、さらに上記画伝送速度の誤差分を検出して補正を加え
ることによって正しい伝送速度を決定し、同時に同期確
立確認情報を送信側圧送出するようVC1m歩同期小過
信方式を構成しであるため、確実な同期が確立され、回
期確立状態では高い信頼性が確保されるという効果があ
る。
【図面の簡単な説明】
第1図は本発明における一歩同期式通信方式を実現する
ための装置の一実施例を示す図である。 第2図は第1図に示した装置1における各部の波形を示
す図である。 1・・・スタート極性検出部 2・・・カウンタ   3・・・レジスタ4・・伝送速
度検出部  5・・・割算演算部6・・・−小間期式ト
ランスミツタレシーバフ・・・データ送受信制御部 11 、12.13.21.22.31.41.51.
61゜62、71.81.91・・・信号線 特許出願人   日本電気株式会社 代理人 弁理士 井ノロ 壽

Claims (1)

    【特許請求の範囲】
  1. スタート極性期間とストップ極性期間とが交互に繰返し
    7て現れる同期パターンコードを送信側から送出し、前
    記同期パターンコードにもとづいて受信側において同期
    確立操作を行って同期を確立した後でデータを前記送信
    側から前記受信側に転送する調歩同期式通信方式におい
    て、前記スタート極性期間を検出するための手段と、前
    記スタート極性期間の時間幅をパルス針数法により測定
    することにより nil記スメスター性期間の前記時間
    幅の情報を生成L7て保持するための手段と、前記時間
    幅の情5報を制御して増分、または減分することKよっ
    て前記時間幅の情報に含まれている誤差を補正し、これ
    によって正しい伝送速度情報を生成するための手段と、
    1記伝送速度情報に基ついて決定された送受信タイミン
    グにしたがって前記送信側から前記同期パターンコード
    を受信し、これによって同期確立確認情報を前記送信側
    圧送出するための手段と、前記各手段の動作を制御して
    一歩同期の確立と維持を自動的に行うための手段とから
    構成したことを特徴とする調歩同期式通信方式。
JP57084579A 1982-05-18 1982-05-18 調歩同期式通信方式 Pending JPS58200653A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57084579A JPS58200653A (ja) 1982-05-18 1982-05-18 調歩同期式通信方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57084579A JPS58200653A (ja) 1982-05-18 1982-05-18 調歩同期式通信方式

Publications (1)

Publication Number Publication Date
JPS58200653A true JPS58200653A (ja) 1983-11-22

Family

ID=13834579

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57084579A Pending JPS58200653A (ja) 1982-05-18 1982-05-18 調歩同期式通信方式

Country Status (1)

Country Link
JP (1) JPS58200653A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014524697A (ja) * 2011-08-16 2014-09-22 シリコン・ライン・ゲー・エム・ベー・ハー 回路装置および信号を送信するための方法
JP2014526211A (ja) * 2011-08-16 2014-10-02 シリコン・ライン・ゲー・エム・ベー・ハー 回路装置および信号を送信するための方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014524697A (ja) * 2011-08-16 2014-09-22 シリコン・ライン・ゲー・エム・ベー・ハー 回路装置および信号を送信するための方法
JP2014526211A (ja) * 2011-08-16 2014-10-02 シリコン・ライン・ゲー・エム・ベー・ハー 回路装置および信号を送信するための方法

Similar Documents

Publication Publication Date Title
US4549297A (en) Data retransmitting system
JPS63100838A (ja) デ−タブロツクのビツト同期化を保証する方法および装置
JPS58200653A (ja) 調歩同期式通信方式
JP4356051B2 (ja) データを交換するための方法および装置
JP3277948B2 (ja) ディジタル信号受信装置
JPS5911056A (ja) 調歩同期式通信方式
JPS609250A (ja) 通信制御方式
JP3218690B2 (ja) データ伝送システムの時刻同期方法
JPH05227218A (ja) パケット交換網の伝播遅延測定システム
JPH0644763B2 (ja) デ−タ転送方式
JP2623816B2 (ja) 信号伝送方式
JP3516152B2 (ja) 同期確立装置
JP2941266B1 (ja) バス通信型エンコーダ装置のエンコーダデータ出力方法
JPH0817367B2 (ja) データ比較同期式シリアル通信方式
JPS63202149A (ja) 同期伝送方式
JPH10164774A (ja) 遠方監視制御装置
JPH0630506B2 (ja) シリアル通信装置
JPS62171349A (ja) 通信制御装置
JPH01245732A (ja) シリアル通信におけるタイミング発生装置
JPH0715419A (ja) 機器の制御装置
JPS61251256A (ja) 回線レイト自動適合デ−タ端末装置
JPH0413337A (ja) シリアルデータのボーレイト判別方法
JPH04235430A (ja) Lanにおける不正フレームの発信元特定方式
JP2000259509A (ja) データ通信システムおよび方法
JPH05225128A (ja) シリアル転送回路