JPS58147070A - 電界効果トランジスタの製造方法 - Google Patents

電界効果トランジスタの製造方法

Info

Publication number
JPS58147070A
JPS58147070A JP3077282A JP3077282A JPS58147070A JP S58147070 A JPS58147070 A JP S58147070A JP 3077282 A JP3077282 A JP 3077282A JP 3077282 A JP3077282 A JP 3077282A JP S58147070 A JPS58147070 A JP S58147070A
Authority
JP
Japan
Prior art keywords
nitride film
effect transistor
field effect
silicon nitride
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP3077282A
Other languages
English (en)
Other versions
JPH023308B2 (ja
Inventor
Tadashi Nishimura
正 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP3077282A priority Critical patent/JPS58147070A/ja
Publication of JPS58147070A publication Critical patent/JPS58147070A/ja
Publication of JPH023308B2 publication Critical patent/JPH023308B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bipolar Transistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は特性の改善された薄膜構造の電界効果トランジ
スタとその製造方法に関するものである。
第1図(IL)は従来のこの種の電界効果トランジスタ
(以下FITという。)の構成を示す縦断面図、第1図
(b)はその平面図で、(1)はガラス基板、(2)は
クロム(Or)で形成されたゲート電極、(3)は厚さ
約300OAのシリコン窒化膜からなるゲート絶縁膜、
(4)はグロー放電で形成されたアモルファスシリコン
層、(5a)および(5b) kiそれぞれアモルファ
スシリコン層(4)の表面上にゲート電極(2)に対応
する部分を挾んで設けられ、アルミニウム(AIりで形
成されたソースおよびドレイン電極、(61は表面保験
膜である。なお、第1図(1))では基板[1)および
表面保賎膜(6)ニ省略されている。
このような構成のFITにおいてドレイン(5b)とソ
ース(5a)との間に10vの電圧が印加されるが、ア
モルファスシリコン層(4)はノくンドギャップが通常
のシリコンに比して広いので、光が当ってもキャリアが
励起される確率は低い。従って、光を尚てた状態でも抵
抗は非常に高く、電流はほとんど流れない。ゲート(2
)に5〜20’V程度の正電圧が印加されると、ゲート
絶縁膜(3)を介してアモルファスシリコン層(4)の
界面に電界が加えられチャネルが開いて、ドレイン(5
b)、ソース(5a)間が導通できるようになり電流が
流れはじめる。このとき、従タミのFITではゲート絶
縁膜(3)が窒化膜であるので、アモルファスシリコン
層(4)との界面に多数の準位が形成され、これに対す
るキャリアのトラップや放出のため、FITの電気特性
の再現性に問題があり、長時間でのドリフトなど実用上
問題が多い。また、アモルファスシリコン層をレーff
xどのエネルギー線で多結晶化してキャリアモビリティ
の増加をはかるような場合には、さらに電気特性上の上
述の問題点が顕著になってくる。
本発明は以上のような点に鑑みてなされたもので、窒化
シリコン膜の表面を薄い酸化膜で覆うこ   ゛とによ
り、窒化膜の致密さ、誘電率の大きさという特性を失う
ことなく、表面の安定化をはかり、再現性に優れ、信頼
性の高いFETとその製造方法とを提供することを目的
としている。
#!2図(&)〜(e)は本発明の一実施例になるFl
!!Tの製造過程を示すためのその生簀段階での断面図
で、まず、第2図(a)に示すようにガラス基板+11
の両面にプラズマOVDによって窒化膜(7)を形成し
、ガラス基板(slからナトリウムなどの可動イオンが
放出されるのを防ぐ。次に、第2図(1))に示すよう
にOrによるゲート電極(2)が写真製版工程を用いて
形成され、さらに、3000Aの厚さのシリコン窒化膜
によるゲート絶縁層(3)をOVD法で形成する。つづ
化シリコン(sto2)層(8)を形成する。これに第
2図((1)に示すように、アモルファスシリコン層(
4)並びにCr蒸着によるソース電極(5a)およびド
レイン電極(5b)をそれぞれ写真製版を紅て形成した
後に、第2図(d) K示すように全上面に表面保護膜
(6)を形成して、この実施例のPI!tTは完成する
このように、窒化膜からなるゲート絶縁層(3)の表面
を酸化して5i02層(8)を形成したので、アモルフ
ァスシリコン層(4)との界面に従来出現していた多く
の単位はほとんどが消滅し、キャリアのトラップ、放出
現象は無視してよい程度になる。従って、FITの特性
は非常に安定し、再現性もよくなり、長期のドリフトな
どは問題なくなる。特に、レーザーなどのエネルギー線
でアモルファスシリコン層(4)を再結晶化し多結晶層
とした場合には特性向上の度合は顕著で、非常に安定し
た良好な特性のIKTが得られる。
第3図は本発明の他の実施例になるFETの構成を示す
断面図で、ガラス基板+11の上にシリコン窒化膜(9
)を形成し、その表面を酸化してシリコン酸化膜(10
1を形成し、この2層絶縁膜の上のフィールド酸化膜(
Illで囲まれた領域にレーザー等で再結晶させたポリ
シリコンからなる活性領域+121とその両側にソース
領域031およびドレイン領域04)とを形成し、その
上にゲート酸化膜Qf9で包まれたポリシリコンからな
るゲート電&Q61を形成し、更にその上にフィールド
酸化膜(11)の上を含めて層間絶縁農071を形成し
た後、その上に層間絶縁膜(lηおよびゲート酸化膜0
6>のソース領域(1涌およびドレイン領域Hの直上部
分を貫通して、それぞれソース領域(131およびドレ
イン領域(14)に接続するソースアルミニウム配線(
I8)およびドレインア〃ミニウム配線09)を形成し
たものである。このような場合にも、ガラス基板+l+
の上にシリコン窒化膜(9)とシリコン酸化膜(101
との二重層を用いたので、窒化膜のみを用いた場合に比
して、いわゆるバックチャネル(backchanne
l)での電流が著しく減少し、FETの特性の向上が達
成できる。
また、この二重層の絶縁膜の技術はキャパシタの絶縁膜
としても流用することができ、窒化膜のビンボールなど
が酸化によって埋まるので不良の発生が減、少する。
以上説明したように、本発明では絶縁r@を構取するシ
リコン窒化膜の表面ヲ酸化してシリコン酸化膜全形成し
たので表面単位の極め1少ない絶縁層とすることができ
、特性の安定し、再現性のよい、信頼性の高いF′BT
が得られる。
なお、上述の説明ではシリコン窒化膜の表面の酸化に酸
素プラズマにさらす方法を示したが、酸素雰囲気中で、
紫外線、電子線、レーザー光などのエネルギー線で表面
を照射してもよい。
【図面の簡単な説明】
第1図(、)は従来の薄膜構造のFETの構成を示す縦
断面図、第1図(b)はその平面図、第2図(a)〜(
e) IAは、本発明の一実施例になるFITの製造過程を示
すためのその主要段階−での断面図、第3図は本発明の
他の実施例になるFICTの構成を示す断面図である。 図において、(1)はガラス基板、(2)はゲート電極
、(3)は窒化シリコン膜、JilI/iアモルファス
シリコン層、(5,)はソース電極、(5b)はドレイ
ン電極、(8)は窒化シリコンM(3)の表面を酸化し
た酸化シリコン層、(9)は窒化シリコン族、Qolは
窒化シリコン膜(9)の表面を酸化した酸化シリコン層
、α21Fi多結1 晶シリコン層(活性領域)、(131はソース領域、0
41はドレイン領域、05)はゲート絶縁膜、(161
はゲート電極である。 なお、図中同一符号は同一または相当部分を示す。 代理人   葛 野 信 −(外1名)第2図 第3図

Claims (6)

    【特許請求の範囲】
  1. (1)薄膜構造の電界効果トランジスタにおいて、活性
    領域を構成するアモルファスまたは多結晶シリコン層が
    表面を酸化させた窒化シリコン膜上に形成され−たこと
    を特徴とする電界効果トランジスタ0
  2. (2)絶縁基板上の一部に形成された金属からなるゲー
    ト電極、このゲート電極上からその周辺の上記絶縁基板
    上にわたって形成され表面が酸化された窒化シリコン膜
    、この表面が酸化された窒化シリコン膜上に形成され活
    性領域を構成するアモルファスまたは多結晶シリコン層
    、並びに上記活性領域上の上記ゲート電極に対応する部
    分を挾んで両側にそれぞれ形成され金属からなるソース
    およびドレイン電極を備えた特許請求の範囲第1項記載
    の電界効果トランジスタ。
  3. (3)絶縁基板上に形成され表面が酸化された窒化シリ
    コン膜、この表面が酸化された窒化シリコン膜上の一部
    に形成され活性領域を構成するアモルファスまたは多結
    晶シリコン層、上記活性領域を挾んで両側に形成された
    ソースおよびドレイン領域、並びに上記活性領域の上に
    ゲート絶縁膜を介して形成されたゲート電極を備えたこ
    とを特徴とする特許請求の範囲第1項記載の電界効果ト
    ランジスタ。
  4. (4)基板上に化学的気相成長法で窒化シリコン膜を形
    成する工程、上記窒化シリコン膜の表面を酸化する工程
    、およびこの表面を酸化した窒化シリコン膜上に活性領
    域を構成するアモルファスまたは多結晶シリコンを形成
    する工程を備えたことを特徴とする電界効果トランジス
    タの製造方法。
  5. (5)窒化シリコン膜の表面酸化に酸素プラズマを用い
    ることを特徴とする特許請求の範囲第4項記載の電界効
    果トランジスタの製造方法。
  6. (6)窒化シ、リコン膜の表面酸化に酸素雰囲気中で紫
    外線、電子線、レーザー光などのエネルギー線の照射を
    用いることを特徴とする特許請求の範門弟4項記載の電
    界効果トランジスタの製造方法0
JP3077282A 1982-02-25 1982-02-25 電界効果トランジスタの製造方法 Granted JPS58147070A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3077282A JPS58147070A (ja) 1982-02-25 1982-02-25 電界効果トランジスタの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3077282A JPS58147070A (ja) 1982-02-25 1982-02-25 電界効果トランジスタの製造方法

Publications (2)

Publication Number Publication Date
JPS58147070A true JPS58147070A (ja) 1983-09-01
JPH023308B2 JPH023308B2 (ja) 1990-01-23

Family

ID=12312966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3077282A Granted JPS58147070A (ja) 1982-02-25 1982-02-25 電界効果トランジスタの製造方法

Country Status (1)

Country Link
JP (1) JPS58147070A (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60170972A (ja) * 1984-02-15 1985-09-04 Sony Corp 薄膜半導体装置
JPS61105863A (ja) * 1984-10-29 1986-05-23 Seiko Epson Corp 半導体画像記憶素子
JPS6240773A (ja) * 1985-08-17 1987-02-21 Sanyo Electric Co Ltd 薄膜トランジスタ及びその製造方法
JPS644070A (en) * 1987-06-26 1989-01-09 Hitachi Ltd Thin film transistor and manufacture thereof
JPH03237790A (ja) * 1990-02-15 1991-10-23 Shibaura Eng Works Co Ltd 電子回路部品の実装方法
US5213984A (en) * 1990-10-18 1993-05-25 Fuji Xerox Co., Ltd. Method of manufacturing an image sensor
JPH0637317A (ja) * 1990-04-11 1994-02-10 General Motors Corp <Gm> 薄膜トランジスタおよびその製造方法
US5320973A (en) * 1986-07-11 1994-06-14 Fuji Xerox Co., Ltd. Method of fabricating a thin-film transistor and wiring matrix device
JP2015062235A (ja) * 2009-06-26 2015-04-02 株式会社半導体エネルギー研究所 半導体装置の作製方法、及び半導体装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4704629B2 (ja) * 2001-09-07 2011-06-15 株式会社リコー 薄膜トランジスタ及びその製造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS567480A (en) * 1979-06-29 1981-01-26 Mitsubishi Electric Corp Film transistor
JPS56111258A (en) * 1980-01-07 1981-09-02 Chiyou Lsi Gijutsu Kenkyu Kumiai Thin film semiconductor device
JPS577972A (en) * 1980-06-19 1982-01-16 Nec Corp Insulated gate type thin film transistor

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS567480A (en) * 1979-06-29 1981-01-26 Mitsubishi Electric Corp Film transistor
JPS56111258A (en) * 1980-01-07 1981-09-02 Chiyou Lsi Gijutsu Kenkyu Kumiai Thin film semiconductor device
JPS577972A (en) * 1980-06-19 1982-01-16 Nec Corp Insulated gate type thin film transistor

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60170972A (ja) * 1984-02-15 1985-09-04 Sony Corp 薄膜半導体装置
JPS61105863A (ja) * 1984-10-29 1986-05-23 Seiko Epson Corp 半導体画像記憶素子
JPS6240773A (ja) * 1985-08-17 1987-02-21 Sanyo Electric Co Ltd 薄膜トランジスタ及びその製造方法
US5320973A (en) * 1986-07-11 1994-06-14 Fuji Xerox Co., Ltd. Method of fabricating a thin-film transistor and wiring matrix device
JPS644070A (en) * 1987-06-26 1989-01-09 Hitachi Ltd Thin film transistor and manufacture thereof
JPH03237790A (ja) * 1990-02-15 1991-10-23 Shibaura Eng Works Co Ltd 電子回路部品の実装方法
JPH0637317A (ja) * 1990-04-11 1994-02-10 General Motors Corp <Gm> 薄膜トランジスタおよびその製造方法
US5213984A (en) * 1990-10-18 1993-05-25 Fuji Xerox Co., Ltd. Method of manufacturing an image sensor
JP2015062235A (ja) * 2009-06-26 2015-04-02 株式会社半導体エネルギー研究所 半導体装置の作製方法、及び半導体装置

Also Published As

Publication number Publication date
JPH023308B2 (ja) 1990-01-23

Similar Documents

Publication Publication Date Title
KR101014473B1 (ko) 산화아연의 산화물 반도체 박막층을 포함하는 반도체 장치및 그 제조방법
US5523257A (en) Mis semiconductor device and method of fabricating the same
US6703267B2 (en) Method of manufacturing thin film transistor
JPH09148582A (ja) 半導体装置およびその製造方法ならびに半導体装置を用いた液晶駆動装置
JPH05152569A (ja) 電界効果型薄膜トランジスタおよびその製造方法
JPS58147070A (ja) 電界効果トランジスタの製造方法
KR940008227B1 (ko) 박막 트랜지스터 제조방법
US6921685B2 (en) Method of fabricating thin film transistor
JPS60142566A (ja) 絶縁ゲ−ト薄膜トランジスタ及びその製造方法
JP3141979B2 (ja) 半導体装置およびその作製方法
JP2000232227A (ja) 薄膜トランジスタの製造方法
JPS59189676A (ja) 半導体装置
JP2009027200A (ja) 絶縁ゲイト型半導体装置及びその作製方法
JPH06252402A (ja) 薄膜トランジスタの製造方法
JPH06260498A (ja) 薄膜トランジスタ及びその製造方法
JP3393834B2 (ja) 半導体装置の作製方法
JPS6223151A (ja) 半導体集積回路装置の製造方法
JPH065622A (ja) 半導体装置のポリサイドゲート構造の製造方法
KR20230167758A (ko) 고정 전하 제어 방법 및 박막 트랜지스터의 제조 방법
US7510964B2 (en) Method for manufacturing semiconductor device that includes baking a dielectric layer after exposure to plasma
JPS60109287A (ja) Mos型半導体装置の製法
JPH08274302A (ja) ラテラル型ホトサイリスタおよびその製造方法
JPH05299656A (ja) 半導体装置の製造方法
JPH05235337A (ja) Mis型半導体装置
JPS59182569A (ja) 多結晶シリコン薄膜トランジスタ