JPS58117530U - アナログ/デイジタル変換機能診断回路 - Google Patents
アナログ/デイジタル変換機能診断回路Info
- Publication number
- JPS58117530U JPS58117530U JP1430282U JP1430282U JPS58117530U JP S58117530 U JPS58117530 U JP S58117530U JP 1430282 U JP1430282 U JP 1430282U JP 1430282 U JP1430282 U JP 1430282U JP S58117530 U JPS58117530 U JP S58117530U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- conversion
- output
- self
- diagnosis
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来装置の回路構成を示すブロック図、1竺2
図は本考案の一実施例を示す回路構成図である。 1・・・中央演算処理装置(以下、CPUと略す)、2
・・・メモリ(制御プログラム1.定数、中間演算結
果等を格納する。)、3・・・システム・バス(アト
゛トス・バス、データ・バス、コントロール・バスから
成る)、4・・・基準信号発生器、5・・・アナログ入
力、インターフェース、6・・・マルチプレクサ、7・
・・バッフ、ア・アンプ、8・・・A−D変換器、9・
・・データ・ラッチ回路、10・・・アナログ入力イン
ターフェース・コン−ロール信号演算回路、41・・・
マルチプレクサパコントロール信号発生器(自己診、新
月)、42.44・・・信号切換回路、43・・・A−
D7換スター、ト指令信号発生器(自己診断用)、52
・・・自己診断結果の表示更新指令回路、53・・・A
−D変換予想値設定器、54・・・綽算回路、55・・
・絶材値回路、56.□57.58・・=レット・パタ
ーン判定回路459,60.61・・・診断結果ホール
ド回路、62.63.64・・・論理否定要素(NOT
要素)、65,66.67・・・論理積要素(ANDゲ
ート)、68,69,70.71・・・自己診ml結果
の表示器(または、図示しない異常処理回路等へ自己診
断結果を伝達する要素)。
図は本考案の一実施例を示す回路構成図である。 1・・・中央演算処理装置(以下、CPUと略す)、2
・・・メモリ(制御プログラム1.定数、中間演算結
果等を格納する。)、3・・・システム・バス(アト
゛トス・バス、データ・バス、コントロール・バスから
成る)、4・・・基準信号発生器、5・・・アナログ入
力、インターフェース、6・・・マルチプレクサ、7・
・・バッフ、ア・アンプ、8・・・A−D変換器、9・
・・データ・ラッチ回路、10・・・アナログ入力イン
ターフェース・コン−ロール信号演算回路、41・・・
マルチプレクサパコントロール信号発生器(自己診、新
月)、42.44・・・信号切換回路、43・・・A−
D7換スター、ト指令信号発生器(自己診断用)、52
・・・自己診断結果の表示更新指令回路、53・・・A
−D変換予想値設定器、54・・・綽算回路、55・・
・絶材値回路、56.□57.58・・=レット・パタ
ーン判定回路459,60.61・・・診断結果ホール
ド回路、62.63.64・・・論理否定要素(NOT
要素)、65,66.67・・・論理積要素(ANDゲ
ート)、68,69,70.71・・・自己診ml結果
の表示器(または、図示しない異常処理回路等へ自己診
断結果を伝達する要素)。
Claims (1)
- ディジタル制御装置のアナ占グ入力インターフェースに
おいて、アナログ入力ガードの動作状態識別信号により
、マルチプレクサおよびA−D変換スタートの制御を自
己診断用入力信号の場合と計算機の入力信号の場合とに
切換える回路と、アナログ入力カードの動作状態識別信
号、A−D変換終了信号を入力し、基準信号がA−D変
換器に接続され、A−D変換が完了している時に、診断
結果の表示を更新する指令を出力する回路と、自己診断
用入力信号のA−D変換予想値を設定する回路と、この
回路の出力とA−D変換結果の偏差の絶対値を求める回
路と、この回路の出力のビット・パターンが全て“0″
かどうか判定する回路”と、上記診断結果の表示を更新
する指令を出力する回路より更新指令が出力されている
ときは、上記判定回路の出力に更新し、ホールド指令が
出力きれているときは、前回の値にホールドする回路と
、この回路の出力より、A−D変換誤差の程度を判定す
る回路と、この回路の判定結果を表示、また吟異常処理
回路等へ伝達する回路とから成り、自己診断のためにC
PUを、また、診断結果め表示のために他あ出力インタ
ーフェースを介することなく、アナログ入力インターフ
ェース内部でA−D変換機能を自己診断し、その結果を
表示、または異常処理回路等へ伝達するためのアナ口、
グ/ディジタル変換機能診断回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1430282U JPS58117530U (ja) | 1982-02-04 | 1982-02-04 | アナログ/デイジタル変換機能診断回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1430282U JPS58117530U (ja) | 1982-02-04 | 1982-02-04 | アナログ/デイジタル変換機能診断回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58117530U true JPS58117530U (ja) | 1983-08-11 |
Family
ID=30026771
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1430282U Pending JPS58117530U (ja) | 1982-02-04 | 1982-02-04 | アナログ/デイジタル変換機能診断回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58117530U (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0332115A (ja) * | 1989-06-28 | 1991-02-12 | Ishida Scales Mfg Co Ltd | 二重積分型アナログ―ディジタル変換装置 |
KR101307122B1 (ko) * | 2007-02-13 | 2013-09-10 | 니덱 코팔 코포레이션 | 카메라용 초점면 셔터 |
-
1982
- 1982-02-04 JP JP1430282U patent/JPS58117530U/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0332115A (ja) * | 1989-06-28 | 1991-02-12 | Ishida Scales Mfg Co Ltd | 二重積分型アナログ―ディジタル変換装置 |
KR101307122B1 (ko) * | 2007-02-13 | 2013-09-10 | 니덱 코팔 코포레이션 | 카메라용 초점면 셔터 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS58117530U (ja) | アナログ/デイジタル変換機能診断回路 | |
JPS5937639U (ja) | 工業用処理装置 | |
JPS6246897B2 (ja) | ||
JPS58117529U (ja) | アナログ/デイジタル変換機能診断装置 | |
JPS60237503A (ja) | シ−ケンスコントロ−ラの高速処理方式 | |
JPS5840618A (ja) | プロセス入出力制御方式 | |
JPS6269348A (ja) | デ−タ転送装置 | |
JPS62168260A (ja) | ワンチツプマイクロコンピユ−タ | |
JPS6349816B2 (ja) | ||
JPS6175449A (ja) | 入出力制御装置の内部構成制御デ−タ可変方式 | |
JPS5953926A (ja) | 制御装置 | |
JPH02127750A (ja) | 16ビットdmaデータ転送回路 | |
JPH0168546U (ja) | ||
JPH0545978B2 (ja) | ||
JPS6228243U (ja) | ||
JPS61236456A (ja) | 数値制御装置 | |
JPS5843776B2 (ja) | マイクロプロセツサの動作状態監視装置 | |
JPS5836453U (ja) | マルチ計算機システムにおけるプログラム動作メモリの有効活用機構 | |
JPS6119840U (ja) | パ−ソナルコンピユ−タのキ−操作回路 | |
JPS61185142U (ja) | ||
JPH01100242U (ja) | ||
JPH03127949U (ja) | ||
JPS639633U (ja) | ||
JPS63265323A (ja) | ビット配列変換方式 | |
JPH0386458U (ja) |