JPS5937639U - 工業用処理装置 - Google Patents

工業用処理装置

Info

Publication number
JPS5937639U
JPS5937639U JP1983096497U JP9649783U JPS5937639U JP S5937639 U JPS5937639 U JP S5937639U JP 1983096497 U JP1983096497 U JP 1983096497U JP 9649783 U JP9649783 U JP 9649783U JP S5937639 U JPS5937639 U JP S5937639U
Authority
JP
Japan
Prior art keywords
signal
logic
output
responsive
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1983096497U
Other languages
English (en)
Inventor
バ−ノン・キヤンベル・グレゴリ−
Original Assignee
モトロ−ラ・インコ−ポレ−テツド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by モトロ−ラ・インコ−ポレ−テツド filed Critical モトロ−ラ・インコ−ポレ−テツド
Publication of JPS5937639U publication Critical patent/JPS5937639U/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30029Logical and Boolean instructions, e.g. XOR, NOT
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3004Arrangements for executing specific machine instructions to perform operations on memory
    • G06F9/30043LOAD or STORE instructions; Clear instruction
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30098Register arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/34Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3802Instruction prefetching
    • G06F9/3814Implementation provisions of instruction buffers, e.g. prefetch buffer; banks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3824Operand accessing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/38Concurrent instruction execution, e.g. pipeline or look ahead
    • G06F9/3824Operand accessing
    • G06F9/3826Bypassing or forwarding of data results, e.g. locally between pipeline stages or within a pipeline stage

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)
  • Logic Circuits (AREA)
  • Image Processing (AREA)
  • Microcomputers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は、本考案による1ビツト制御ユニツトのブロッ
ク図である。第2図a乃至fは、結合して、第1図に示
された本考案の実施例の完全な論理図を構成する。第3
図は、本考案による1ビツト制御ユニツトを利用するシ
ステムのブロック図を示す。第4図は、第1図の制御ユ
ニットを実施スルための他のシステムのブロック図を示
す。第5図は、本考案による制御ユニットの演算動作を
説明するのに利用されるブロック図を示す。第6図は、
本考案によるバイト本位のプロセッサ及び1ビツト制御
ユニツトを具える集積回路システムのブロック図である
。第7図は、本考案による1ビツト制御ユニツト及びバ
イト本位のマイクロプロセッサを具える他のシステムブ
ロック図である。 第1図において、10は制御ユニット、22は命令レジ
スタ、24は制御論理ユニット、22AはD型フリップ
・フロップ、49は論理ユニット、48はリザルト・レ
ジスタ、47A、47Bはアンドゲート。

Claims (1)

    【実用新案登録請求の範囲】
  1. データをディジタル制御ユニットへまたそれからデータ
    を導くための単一データ導体手段、多数の命令入力導体
    、前記多数の命令入力導体に結合されるディジタル・コ
    ード信号に応答し、命令コードを復号し、復号された命
    令に対応する復号器出力信号を発生する命令復号手段、
    前記復号器出力信号に応答し、複数の制御信号を発生し
    、前記復号された命令の実行を達成する制御手段、第1
    、第2人力及び出力を有する論理手段、を具え、論理手
    段は、前記制御信号に応答し、前記データ端子に結合さ
    れ、前記第1、第2人力上でデータ信号について複数の
    論理機能動作を実行し、前記出力において対応するリザ
    ルト信号を発生するものであり、前記複数の論理機能は
    、アンド型機能及び反転型機能を具えるが、演算型機能
    を具えないものであり、前記制御手段に応答し、かつ、
    前記出力及び前記第2人力に結合され、前記リザルト信
    号を表す情報を蓄積するリザルト記憶手段と、前記リザ
    ルト記憶手段に応答し、前記出力手段の出力を前記第2
    人力に選択的に結合させる手段と、を具備することを特
    徴とする複数の命令を実行する1ビツトデイジタル制御
    ユニツト。
JP1983096497U 1977-01-24 1983-06-22 工業用処理装置 Pending JPS5937639U (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US05/761,738 US4153942A (en) 1977-01-24 1977-01-24 Industrial control processor
US761738 1977-01-24

Publications (1)

Publication Number Publication Date
JPS5937639U true JPS5937639U (ja) 1984-03-09

Family

ID=25063134

Family Applications (2)

Application Number Title Priority Date Filing Date
JP607578A Pending JPS5393746A (en) 1977-01-24 1978-01-23 Industrial processor
JP1983096497U Pending JPS5937639U (ja) 1977-01-24 1983-06-22 工業用処理装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP607578A Pending JPS5393746A (en) 1977-01-24 1978-01-23 Industrial processor

Country Status (7)

Country Link
US (1) US4153942A (ja)
JP (2) JPS5393746A (ja)
DE (1) DE2801853A1 (ja)
FR (1) FR2378311A1 (ja)
GB (1) GB1574540A (ja)
HK (1) HK68683A (ja)
NL (1) NL7800853A (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6019029B2 (ja) * 1978-03-29 1985-05-14 ブリテイツシユ・ブロ−ドキヤステイング・コ−ポレ−シヨン デジタル・デ−タ処理装置
JPS5539933A (en) * 1978-09-13 1980-03-21 Nissan Motor Co Ltd Process control device
JPS5868156A (ja) * 1981-10-20 1983-04-22 Hitachi Ltd 集積回路
US4541076A (en) * 1982-05-13 1985-09-10 Storage Technology Corporation Dual port CMOS random access memory
DE3424053A1 (de) * 1984-06-29 1986-01-09 Siemens AG, 1000 Berlin und 8000 München Datenverarbeitungseinrichtung mit einem integrierten steuerwerksbaustein
US6379998B1 (en) 1986-03-12 2002-04-30 Hitachi, Ltd. Semiconductor device and method for fabricating the same
JPH0654488B2 (ja) * 1986-03-12 1994-07-20 株式会社日立製作所 プロセツサ
US5297260A (en) * 1986-03-12 1994-03-22 Hitachi, Ltd. Processor having a plurality of CPUS with one CPU being normally connected to common bus
US6463339B1 (en) * 1999-09-27 2002-10-08 Rockwell Automation Technologies, Inc. High reliability industrial controller using tandem independent programmable gate-arrays
US20050278720A1 (en) * 2004-05-27 2005-12-15 Samsung Electronics Co., Ltd. Distribution of operating system functions for increased data processing performance in a multi-processor architecture

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3293611A (en) * 1963-02-26 1966-12-20 Curtiss Wright Corp Switch scanning system
US3810118A (en) * 1971-04-27 1974-05-07 Allen Bradley Co Programmable matrix controller
US3761882A (en) * 1971-12-01 1973-09-25 Struthers Dunn Process control computer
US3753243A (en) * 1972-04-20 1973-08-14 Digital Equipment Corp Programmable machine controller
US3909789A (en) * 1972-11-24 1975-09-30 Honeywell Inf Systems Data processing apparatus incorporating a microprogrammed multifunctioned serial arithmetic unit
DE2319320B2 (de) * 1973-04-17 1979-12-06 Brown, Boveri & Cie Ag, 6800 Mannheim Schaltungsanordnung zur Durchführung logischer Verknüpfungen
JPS5039436A (ja) * 1973-08-10 1975-04-11
US4001789A (en) * 1975-05-23 1977-01-04 Itt Industries, Inc. Microprocessor boolean processor

Also Published As

Publication number Publication date
JPS5393746A (en) 1978-08-17
DE2801853A1 (de) 1978-07-27
HK68683A (en) 1983-12-23
FR2378311B1 (ja) 1981-11-27
GB1574540A (en) 1980-09-10
NL7800853A (nl) 1978-07-26
US4153942A (en) 1979-05-08
FR2378311A1 (fr) 1978-08-18

Similar Documents

Publication Publication Date Title
JPS5933553U (ja) プロセツサ
JPS5937639U (ja) 工業用処理装置
JPS6039163U (ja) 外部入出力装置
JPS6013591U (ja) 表示制御回路
JPS5815238U (ja) 情報入力装置
JPS59178766U (ja) 日付設定装置
JPS5937603U (ja) シ−ケンス制御装置
JPS6349816B2 (ja)
JPS62107304A (ja) プログラマブルコントロ−ラ
JPS60163820U (ja) リミツタ装置
JPS596202U (ja) シ−ケンス制御装置
JPS60104943U (ja) 丸め演算回路
JPS6039164U (ja) 入出力装置
JPH0168546U (ja)
JPS6092348U (ja) キ−入力装置
JPS5920306U (ja) シ−ケンサの高速化装置
JPS6071962U (ja) 動作モ−ド設定装置
JPS62162754U (ja)
JPS58193829U (ja) ポ−タブル形電子機器
JPS60123042U (ja) マイクロコンピユ−タのエミユレ−タ
JPS6076448U (ja) 割込み入力回路
JPS5828337U (ja) アドレス検出回路
JPS60109102U (ja) デジタル制御回路
JPS58179503U (ja) シ−ケンス制御装置カウンタ−回路
JPS5871835U (ja) 信号線切替回路