JPH0834460B2 - Rds受信機におけるデ−タ処理装置 - Google Patents

Rds受信機におけるデ−タ処理装置

Info

Publication number
JPH0834460B2
JPH0834460B2 JP62202435A JP20243587A JPH0834460B2 JP H0834460 B2 JPH0834460 B2 JP H0834460B2 JP 62202435 A JP62202435 A JP 62202435A JP 20243587 A JP20243587 A JP 20243587A JP H0834460 B2 JPH0834460 B2 JP H0834460B2
Authority
JP
Japan
Prior art keywords
data
error correction
multipath
circuit
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62202435A
Other languages
English (en)
Other versions
JPS6444645A (en
Inventor
孝一 笠
俊人 市川
順一 西田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Corp filed Critical Pioneer Corp
Priority to JP62202435A priority Critical patent/JPH0834460B2/ja
Publication of JPS6444645A publication Critical patent/JPS6444645A/ja
Publication of JPH0834460B2 publication Critical patent/JPH0834460B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Description

【発明の詳細な説明】 技術分野 本発明は、ラジオデータシステム用受信機(以下、RD
S受信機と称する)におけるデータ処理装置に関するも
のである。
背景技術 一般の放送局のプログラム放送時にその番組内容に関
連する情報をデータとして多重変調にて送信し、受信側
にて復調したデータに基づいて所望の番組内容を選択で
きるようにしてラジオ聴取者に対してそのサービスを提
供できるようにしたラジオデータシステム(RDS)があ
る。
このラジオデータシステムにおいては、FM変調波の周
波数帯域外で19KHzのステレオパイロット信号の3次高
調波である57KHzを副搬送波とし、この副搬送波をフィ
ルタリングされかつバイフェーズ(Biphase)コード化
された番組内容に関連するデータ信号により振幅変調し
てラジオデータ信号とし、この振幅変調された副搬送波
を主搬送波に周波数変調して放送するようになされてい
る。
ラジオデータ信号は、そのベースバンドコーディング
構造を示す第6図から明らかなように、104bitを1グル
ープとして繰り返し多重伝送される。1つのグループは
各々26bit構成の4ブロックからなり、また各ブロック
は16bitの情報ワードと10bitのチェックワードとからな
っている。第6図において、ブロック1には番組認識
(PI)コードが、ブロック2には交通番組識別(TP)コ
ードが、ブロック3には同一番組を放送しているネット
ワーク局の局周波数(AF)コードが、ブロック4には放
送局名やネットワーク名等の番組サービス名情報(PS)
データがそれぞれ配置される。また、各グループはその
内容に応じて4bitにてタイプ0〜15の16通りに区別さ
れ、さらに各タイプ(0〜15)に対しそれぞれA,Bの2
つのバージョンが定義されており、これらの識別コード
はブロック2に配置されている。なお、ネットワーク局
の局周波数(以下、AFと略称する)コードはタイプ0Aグ
ループのみで伝送されることになっている。
このように、タイプ0Aグループのラジオデータ中に
は、現在受信中の放送局と同一番組を放送しているネッ
トワーク局のAFデータも含まれており、受信時におい
て、復調して得られるAFデータを取り込んで記憶してお
き、例えばマルチパス妨害などの外乱により現在受信中
の放送局の受信感度が低下した場合、予め記憶してある
ネットワーク局のAFデータに基づいて他のネットワーク
局を選局することにより、外乱の影響を受けることなく
常に良好な受信状態で同一番組を聴取できるのである。
ところで、AFデータを予めいくつか記憶できている状
態でマルチパス妨害が発生した場合には、上述したよう
に他のネットワーク局を選局できるのであるが、AFデー
タをまだ記憶できていない状態でマルチパス妨害が発生
した場合には、現在受信中の放送波から得られるAFデー
タに基づいてネットワーク局を選局することになる。し
かしながら、現在受信中のAFデータに基づいてネットワ
ーク局を選局するとした場合、マルチパス妨害の発生時
には受信状態が悪化している訳であるから、データのエ
ラー訂正の段階で受信状態の悪化により誤ったエラー訂
正が行なわれる可能性があり、この場合誤訂正されたデ
ータを取り込むことになってしまう。
また、AFデータに限らず、ラジオデータ中には時間の
経過とともにデータ内容が常に変化するものがあり、こ
のようなデータはその都度取り込む必要があるが、この
場合にもマルチパス妨害の発生時には受信状態の悪化に
より誤ってエラー訂正されたデータを取り込む可能性が
ある。
発明の概要 本発明は、上述した点に鑑みなされたもので、マルチ
パス妨害に起因するエラーデータの取込みを確実に防止
し得るようにしたRDS受信機におけるデータ処理装置を
提供することを目的とする。
本発明によるRDS受信機におけるデータ処理装置は、
受信放送波のマルチパス妨害を検出するマルチパス検出
回路を備え、このマルチパス検出回路の検出出力の所定
時間毎の発生回数をカウントし、このカウント値に基づ
いてエラー訂正回路におけるエラー訂正能力を制御する
構成となっている。
実施例 以下、本発明の実施例を図に基づいて詳細に説明す
る。
第1図は、本発明によるデータ処理装置を備えたRDS
受信機の基本的な構成の概略を示すブロック図である。
図において、アンテナ1で受信されたFM多重放送波はフ
ロントエンド2で希望の局が選局され、中間周波数(I
F)に変換された後、IFアンプ3を介してFM検波器4に
供給される。フロントエンド2は、例えば、プログラマ
ブル分周器を含むPLL回路を用いたPLLシンセサイザー方
式を採り、ブログラマブル分周器の分周比が後述するコ
ントローラ14によって制御されることにより選局動作を
行なう構成となっている。FM検波器4の検波出力はMPX
(マルチプレクス)復調回路5に供給され、ステレオ放
送の場合にはL(左),R(右)チャンネルのオーディオ
信号に分離される。
また、FM検波器4の検波出力がフィルタ6を通過する
ことにより、バイフェーズコード化されたデータ信号に
よって振幅変調された57KHzの副搬送波、すなわちラジ
オデータ信号が抽出されPLL回路7で復調される。この
復調出力はディジタル(D)PLL回路8及びデコーダ9
に供給される。D-PLL回路8では、PLL回路7の復調出力
に基づいてデータ復調用のクロックが生成される。生成
されたクロックはゲート回路10に供給される。ロック検
出回路11はD-PLL回路8がロックしたことを検出してロ
ック検出信号を発生し、これをゲート回路10に供給して
当該回路10を開(オープン)状態とすべく制御する。デ
コーダ9では、PLL回路7の復調出力であるバイフェー
ズコード化されたデータ信号がD-PLL回路8で生成され
たクロックに同期してデコードされる。
デコーダ9の出力データは、第6図に示す如く、26bi
t構成の4ブロックからなる104bitのグループ単位とな
っており、順次グループ,ブロック同期&エラー検出回
路12に供給される。グループ,ブロック同期&エラー検
出回路12では、各ブロックの10bitのチェックワードに
それぞれ割り当てられた10bitのオフセットワードに基
づいてグループとブロック同期がとられると共に、チェ
ックワードに基づいて16bitの情報ワードのエラー検出
が行なわれる。そして、エラー検出されたデータは次段
のエラー訂正回路13でエラー訂正された後コントローラ
14に供給される。
コントローラ14はマイクロコンピュータによって構成
され、グループ単位で順次入力されるラジオデータ中の
各ブロックのコード情報、すなわち現在受信中の放送局
の番組内容に関連する情報を取り込んでRAM等のメモリ1
5に記憶しておき、操作部16からの選曲指令に基づいて
フロントエンド2の一部を構成するPLL回路のプログラ
マブル分周器(図示せず)の分周比を制御することによ
って選局動作を行なう。また、コントローラ14には、FM
検波出力に基づいて受信放送波のマルチパス妨害を検出
するマルチパス検出回路17の検出出力も供給されるよう
になっており、コントローラ14はこの検出出力の所定時
間毎の発生回数をカウントするマルチパス状態カウンタ
を内蔵し、このカウンタのカウント値に基づいてエラー
訂正回路13におけるエラー訂正能力の制御をも行なう。
なお、マルチパス状態カウンタのカウント値はマルチパ
スの落込みの瞬時値とその時間に対応することになる。
次に、コントローラ14のプロセッサによって実行され
るデータ処理方法の手順について第2図及び第3図のフ
ローチャートに従って説明する。なお、第2図はマルチ
パスチェックルーチンであり、所定のサイクルで実行さ
れる。また、第3図はデータ処理ルーチンであり、デコ
ーダ9からグループ,ブロック同期&エラー検出回路12
に26bit、1グループ単位でデータが入力されるタイミ
ング毎に割込み処理によって実行される。
第2図において、ブロセッサは、マルチパス検出回路
17の出力を監視することによってマルチパスの有無を判
断し(ステップS1)、マルチパス有り、すなわちマルチ
パス検出回路17の検出出力が発生されたときには、その
出力パルスによって先のマルチパス状態カウンタをイン
クリメントし(ステップS2)、しかる後メインフロー
(図示せず)に戻る。マルチパス無しの場合には、その
ままメインフローに戻る。以上の動作は、第4図に示す
ように、データのクロックを842μsecとした場合、例え
ば1.95msecのサイクルで繰り返し実行されることにな
る。
次に、第3図において、プロセッサは、今回のマルチ
パス状態カウンタのカウント値をレジスタに一時的に記
憶し(ステップS11)、続いて前回の処理時のマルチパ
ス状態カウンタのカウント値をレジスタから読み出す
(ステップS12)。この動作により、マルチパス状態カ
ウンタのカウント値は、26bitを1単位とする1ブロッ
ク時間相当分だけ遅延されて用いられることになる。こ
れは、第5図に示すように、マルチパス検出が行なわれ
る受信データ(A)に対してエラー訂正回路13に入力さ
れるデータ(B)が、ブロック同期&エラー検出処理に
よって1ブロック時間相当分だけ遅れることになるの
で、両データ(A),(B)のタイミングを合せるため
に行なわれるのである。
そして、読み出したマルチパス状態カウンタのカウン
ト値が所定値、例えば“3"以上であるか否かを判断し
(ステップS13)、カウント値が“3"未満であれば、そ
れまでのエラー訂正能力、すなわちそれまでのエラー訂
正ビット数でエラー訂正されたデータを取り込み(ステ
ップS14)、続いてマルチパス状態カウンタをリセット
し(ステップS15)、しかる後メインフローに戻る。マ
ルチパス状態カウンタのカウント値が“3"以上であれ
ば、第5図において、26ビットのデータ・ブロック中に
長さが5ビット以上のバーストエラーが発生し、それま
でのエラー訂正能力では誤り訂正が不可能であるから、
エラー訂正ビット数を変えることによってエラー訂正能
力を制御し、新たなエラー訂正能力でエラー訂正された
データを取り込み(ステップS16)、しかる後ステップS
15に移行する。
なお、上記実施例では、マルチパス状態カウンタのカ
ウント値が所定値以上であるか否かによってエラー訂正
能力を制御するとしたが、マルチパス状態カウンタのカ
ウント値に応じてエラー訂正ビット数を設定する構成と
することも可能である。
発明の効果 以上説明したように、本発明によるRDS受信機におけ
るデータ処理装置によれば、マルチパス検出出力の所定
時間毎の発生回数をカウントし、このカウント値に基づ
いてエラー訂正回路におけるエラー訂正能力を制御する
構成となっているので、マルチパスの落込みの度合に応
じたエラー訂正が可能となり、マルチパス妨害に起因す
るエラーデータの取込みを確実に防止できることにな
る。
【図面の簡単な説明】
第1図は本発明によるデータ処理装置を備えたRDS受信
機の基本的な構成の概略を示すブロック図、第2図及び
第3図はプロセッサによって実行されるデータ処理方法
の手順を示すフローチャート、第4図はデータクロック
とマルチパスチェックタイミングとの関係を示すタイミ
ングチャート、第5図はマルチパス検出データ(A)と
エラー訂正されるデータ(B)との時間関係を示すタイ
ミングチャート、第6図はラジオデータのベースバンド
コーディング構造を示す図である。 主要部分の符号の説明 2……フロントエンド、4……FM検波器 5……マルチプレクス復調回路 8……ディジタルPLL回路 9……デコーダ、14……コントローラ 17……マルチパス検出回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】受信放送波に含まれるデータを復調するデ
    ータ復調回路と、このデータ復調回路の復調データのエ
    ラー訂正を行なうエラー訂正回路と、このエラー訂正回
    路におけるエラー訂正の制御をなすコントローラとを有
    するRDS受信機におけるデータ処理装置であって、受信
    放送波のマルチパス妨害を検出するマルチパス検出回路
    を備え、前記コントローラは所定時間毎に前記マルチパ
    ス検出回路の検出出力の発生回数をカウントするカウン
    タを含み、このカウンタのカウント値に基づいて前記エ
    ラー訂正回路のエラー訂正能力を制御することを特徴と
    するデータ処理装置。
JP62202435A 1987-08-13 1987-08-13 Rds受信機におけるデ−タ処理装置 Expired - Lifetime JPH0834460B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62202435A JPH0834460B2 (ja) 1987-08-13 1987-08-13 Rds受信機におけるデ−タ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62202435A JPH0834460B2 (ja) 1987-08-13 1987-08-13 Rds受信機におけるデ−タ処理装置

Publications (2)

Publication Number Publication Date
JPS6444645A JPS6444645A (en) 1989-02-17
JPH0834460B2 true JPH0834460B2 (ja) 1996-03-29

Family

ID=16457473

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62202435A Expired - Lifetime JPH0834460B2 (ja) 1987-08-13 1987-08-13 Rds受信機におけるデ−タ処理装置

Country Status (1)

Country Link
JP (1) JPH0834460B2 (ja)

Also Published As

Publication number Publication date
JPS6444645A (en) 1989-02-17

Similar Documents

Publication Publication Date Title
JP2571247B2 (ja) ラジオデータ受信機における受信周波数選択方法
JP2506805B2 (ja) Rds受信機におけるデ−タ処理装置
JP2536879B2 (ja) ラジオデ―タ受信機
JPH03227131A (ja) Rds受信機における受信周波数選択方法
JP2647671B2 (ja) 受信機
JP2506804B2 (ja) Rds受信機におけるデ−タ制御装置
JPH03293820A (ja) Rds放送受信機
JP2531692B2 (ja) ラジオデ―タによる制御機能を有する受信機
JPH0834460B2 (ja) Rds受信機におけるデ−タ処理装置
JP2571248B2 (ja) ラジオデータ受信機における受信周波数選択方法
JP2674649B2 (ja) データ多重放送受信機
JP2567433B2 (ja) ラジオデータ受信機の制御方法
JP2596557B2 (ja) ラジオデータシステムにおける局周波数データ伝送方式の判別方法
JP2531714B2 (ja) ラジオデ―タシステムにおける局周波数デ―タ伝送方式の判別方法
JP2596560B2 (ja) ラジオデータシステムにおけるネットワーク局情報の選択記憶方法
JP2822919B2 (ja) Rds対応受信装置及びrdsデータ受信方法
JP2529291B2 (ja) ラジオデ―タ受信機におけるコ―ド判別方法
JP2506811B2 (ja) Rds受信機におけるデ−タ処理方法
JP2731281B2 (ja) Rds受信機における受信周波数選択方法
JP2596559B2 (ja) ラジオデータシステムにおける局周波数データ伝送方式の判別方法
JP2571270B2 (ja) ラジオデータ受信機
JP2848895B2 (ja) Rds受信機における受信方法
JP2562820B2 (ja) ラジオデータ受信機
JP2596558B2 (ja) ラジオデータシステムにおける局周波数データ伝送方式の判別方法
JP2567431B2 (ja) ラジオデータ受信機