JPH08238375A - 遊技機制御用マイクロコンピュータ - Google Patents

遊技機制御用マイクロコンピュータ

Info

Publication number
JPH08238375A
JPH08238375A JP8060440A JP6044096A JPH08238375A JP H08238375 A JPH08238375 A JP H08238375A JP 8060440 A JP8060440 A JP 8060440A JP 6044096 A JP6044096 A JP 6044096A JP H08238375 A JPH08238375 A JP H08238375A
Authority
JP
Japan
Prior art keywords
chip
rom
program
stored
security
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8060440A
Other languages
English (en)
Other versions
JP2918838B2 (ja
Inventor
Shohachi Ugawa
詔八 鵜川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
L II TEC KK
Original Assignee
L II TEC KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by L II TEC KK filed Critical L II TEC KK
Priority to JP6044096A priority Critical patent/JP2918838B2/ja
Publication of JPH08238375A publication Critical patent/JPH08238375A/ja
Application granted granted Critical
Publication of JP2918838B2 publication Critical patent/JP2918838B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 遊技場に搬入された、マイクロコンピュータ
制御の遊技機に関し、合格プログラム以外の不正プログ
ラムにより動作させる不都合を防止する。 【解決手段】 遊技機を制御するための制御用プロクラ
ムとセキュリティ情報が記憶されたリードオンリーメモ
リと、該リードオンリーメモリーに格納された制御プロ
グラムからセキュリティ情報に変換するフォーマットが
記憶されたセキュリティチェック回路とを含む遊技機制
御用マイクロコンピュータであって、前記セキュリティ
チェック回路が、リードオンリーメモリにセキュリティ
情報の有無又は記憶されている前記制御用プログラムか
ら変換フォーマットにより算出されるセキュリティ情報
が一致するか否かの判定を行なうための適否判定手段を
含み、 前記適否判定を行なうための所定の条件が成立
したことに基づいて前記適否判定手段によって適否判定
を行ない、その判定結果が適正であった場合に、前記リ
ードオンリーメモリに記憶されている制御用プログラム
に従って所定の制御動作を行なう遊技機制御用マイクロ
コンピュータ。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、パチンコ遊技機や
アレンジ式パチンコ遊技機あるいはスロットマシーン等
で代表される遊技機を制御するためのマイクロコンピュ
ータに関する。
【0002】
【従来の技術】従来、遊技機を制御するための遊技機制
御用マイクロコンピュータのプログラムは、開発製造会
社がプログラムを開発してマイクロコンピュータのリー
ドオンリーメモリ(ROM)に記憶させた後その開発プ
ログラムが一定の基準に合格するか否かを決めるための
第三者機関による試験を受ける。そして第三者機関の試
験に合格した合格プログラムが記憶されたリードオンリ
ーメモリを有するマイクロコンピュータのみが遊技機に
搭載されて遊技場に搬入され、遊技場においては一定の
基準に合格した健全な遊技が行なうことのできる遊技機
のみが設置されることになる。
【0003】
【発明が解決しようとする課題】しかし、遊技場に出荷
される遊技機が一定の基準に合格した健全な遊技のでき
る遊技機のみであったとしても、遊技場に搬入された遊
技機に関し、合格プログラム以外の不正プログラムを作
りその不正プログラムにより中央処理装置を動作させる
不正改造が行なえる場合があり、そのような不正改造が
行なわれた場合には、せっかく第三者機関が試験を行な
ったとしても実際の遊技場において一定の基準に適合し
ない動作をする遊技機が出回る不都合が生ずる欠点があ
った。
【0004】本発明は、係る実情に鑑み、合格プログラ
ム以外の不正に改造されたプログラムによる遊技機の制
御を極力防止することができる遊技機制御用マイクロコ
ンピュータを提供することを目的とする。
【0005】
【課題を解決するための手段】本発明に係る遊技機制御
用マイクロコンピュータは、遊技機を制御するための制
御用プロクラムとセキュリティ情報が記憶されたリード
オンリーメモリと、該リードオンリーメモリーに格納さ
れた制御プログラムからセキュリティ情報に変換するフ
ォーマットが記憶されたセキュリティチェック回路とを
含む遊技機制御用マイクロコンピュータであって、前記
セキュリティチェック回路が、リードオンリーメモリに
セキュリティ情報の有無又は記憶されている前記制御用
プログラムから変換フォーマットにより算出されるセキ
ュリティ情報が一致するか否かの判定を行なうための適
否判定手段を含み、前記適否判定を行なうための所定の
条件が成立したことに基づいて前記適否判定手段によっ
て適否判定を行ない、その判定結果が適正であった場合
に、前記リードオンリーメモリに記憶されている制御用
プログラムに従って所定の制御動作を行なうことを特徴
とする。
【0006】
【作用】本発明によれば、遊技機を制御するための制御
用プログラムとセキュリティ情報が記憶されたリードオ
ンリーメモリが、制御用プログラムからセキュリティ情
報に変換するフォーマットが記憶されたセキュリティチ
ェック回路とを含む遊技機制御用マイクロコンピュータ
に実装される。遊技機制御用マイクロコンピュータの判
定手段は、遊技機のスイッチがONされた場合にリード
オンリーメモリに記憶されている制御用プログラムから
セキュリティ情報に変換を行い、リードオンリーメモリ
ーに記憶されたセキュリティ情報との比較又はセキュリ
ティ情報の有無の確認を行いそれが適正なものであるか
どうかの判定を行なう。そして、判定結果が適正であっ
た場合に、リードオンリーメモリに記憶された制御用の
プログラムに従って遊技機に対する所定の制御動作が行
なわれる。
【0007】
【発明の実施の形態】次に、本発明の実施例を図面に基
づいて詳細に説明する。
【0008】
【実施例】図1は、本発明に係る遊技用のワンチップマ
イクロコンピュータを用いたセキュリティシステムを示
す全体システムブロック図である。
【0009】本発明に係るマイクロコンピュータのチッ
プは半導体チップメーカ1により製造される。半導体チ
ップメーカ1は、マイクロコンピュータにおけるMPU
(Micro Processing Unit),R
AM(Random Access Memory),
入出力ポート(I/Oポート)をワンチップ化した半導
体チップを製造する。この半導体チップメーカ1により
製造されるチップには、後に詳しく説明するが、量産用
チップ23aと開発用チップ23bとがある。量産用チ
ップ23aとは、この量産用チップ23aに接続された
ROMに記憶されているプログラムが後述する第三者試
験機関11による試験に合格した適正なものであるか否
かを判定する判定機能を有するものである。開発用チッ
プ23bは、前述した判定機能を有しないチップであ
り、判定機能を有しない点を除いては量産用チップ23
aと同じものである。
【0010】半導体チップメーカ1からチップ流通会社
2に入荷されたチップのうち量産用チップ23aは量産
用チップ流通部門28によって流通されチップ流通管理
機関3に搬入される。一方、開発用チップ23bの方
は、チップ流通会社2の開発用チップ流通部門29によ
って流通されてチップ流通管理機関3に搬入される。な
おこのチップ流通会社2は、完全な民営の会社でもよ
く、また国が出資して作った公共の企業団体であっても
よい。チップ流通管理機関3は、チップが適正に流通し
ているか否かを管理して所定の遊技機メーカ等にチップ
の流通を斡旋するための機関である。このチップ流通管
理機関3を省いてチップ流通会社2から遊技機メーカー
に直接チップを搬入してもよい。
【0011】チップ流通管理機関3に搬入された量産用
チップ23aと開発用チップ23bとは、それぞれ遊技
機メーカ4の量産部門6と開発部門5とに搬入される。
遊技機メーカ4の開発部門5では、図示7に示すように
搬入された開発用チップ23bを用いてプログラムを開
発し、製品開発を行なう。そして開発部門5は開発した
開発プログラムが記憶された申請マスターROM10a
を搭載して申請用遊技機を作成するとともに、申請用の
書類を作成し、それら申請マスターROM10aが搭載
された申請用遊技機・作成書類9等からなる申請用提出
物8を提出して第三者試験機関11に試験を申請する。
【0012】第三者試験機関11は、たとえば警察等の
公的な監督機関の依託機関等で構成されている。この第
三者試験機関11には、試験業務部門12と鑑定業務部
門13とがあり、試験業務部門12に前記試験用提出物
8が搬入され、図示14に示すようにその試験申請を受
付ける。試験業務部門12では、その受付けた試験用提
出物8を図示15に示すように試験し、図示16で示す
ようにその試験結果の合否の判定を行なう。不合格と判
定された場合には試験業務部門12は図示17に示すよ
うに遊技機メーカにその申請用提出物8を差戻して不合
格である旨の通知を行なう。
【0013】一方、各都道府県の警察等で構成された管
轄監督機関25も申請用遊技機について検定を行い、第
三者試験機関11により合格と判断されかつ管轄監督機
関25により適正と判断された場合には図示18で示す
ようにセキュリティコードを発行して量産用マスターR
OM10bに記憶させる作業を行なう。この第三者試験
機関11と管轄監督機関25とにより、前記リードオン
リーメモリ(ROM)に記憶されている前記開発プログ
ラムが一定の基準に合格するか否かを試験する第三者機
関が構成されている。前記セキュリティコードとは、第
三者機関により合格と判断されて市場に出回った遊技機
に搭載されたROMに記憶されているプログラムが前記
第三者機関の試験に合格した適正なものであるか否かを
判定するために用いられるセキュリティ情報である。
【0014】このセキュリティコードは、例えば合格し
たプログラムのプログラムデータを所定の変換フォーマ
ットに従って変換されたものをセキュリティコードとす
る方法が考えられる。この場合において、プログラムデ
ータすべてをセキュリティコード作成の基準としてもよ
いし、プログラムデータのうち、特に重要な部分(例え
ば大当り確率や可変入賞球装置の開放時間などのデータ
部分)をセキュリテイーコード作成の基準としてもよ
い。このセキュリテイーコードは、管轄監督機関25の
検定結果を待つことなく第三者試験機関が試験に合格し
たと判断した時点で発行するようにしてもよい。
【0015】第三者試験機関11の試験業務部門12に
よってセキュリティコードが付加された量産用マスター
ROM10bは、遊技機メーカ4の量産部門6に搬入さ
れる。量産部門6は量産用マスターROM10bに記憶
されている記憶情報を図示19に示すようにコピーす
る。量産用マスターROM10bの記憶情報がコピーさ
れたROMが基板22に実装される。さらに、チップ流
通管理機関3から搬入されてきた量産用チップを図示2
0に示すように基板22に実装する。この基板22に実
装された実装チップ23と実装ROM10cとにより、
遊技機を制御するためのマイクロコンピュータが構成さ
れる。
【0016】基板22にチップ23とROM10cとを
実装した後に、最初に電源を投入した段階で、実装RO
M10cの記憶情報に含まれている前記セキュリティコ
ードが後述するように実装チップ23に記憶される。量
産用チップ23aからなる実装チップ23は、基板22
に装着されて一番最初に接続されたROM10cに記憶
されているセキュリティコードのみを記憶する機能を有
する。そしてこの記憶したセキュリティコードに基づい
て実装ROM10cに記憶されているプログラムが第三
者機関の試験を合格した適正なものであるか否かの判定
が行なわれる。一旦ROMを実装した後そのROMに記
憶されているプログラムを改ざんしたり、実装ROM1
0cを不正に作られたプログラムが記憶されたROMに
交換したりした場合には、実装チップ23に記憶されて
いる前記セキュリティコードとROMに記憶されている
セキュリティコードとが食違って整合性を失う。そのた
めに、プログラムが不正に改造されたことを判定するこ
とが可能となる。
【0017】このプログラムおよびセキュリティコード
のROMへのコピーおよび基板への実装作業を遊技機メ
ーカ4に行なわせる代わりに、量産用マスターROM1
0bをチップ流通会社2に搬入してチップ流通会社2で
ROMコピーとROMの基板への実装作業を行ない、そ
の後基板を遊技機メーカ4に搬入するようにしてもよ
い。この遊技機メーカ4により、遊技機を制御するため
のマイクロコンピュータの中央処理装置を動作させるた
めのプログラムを開発して該開発プログラムを前記マイ
クロコンピュータのリードオンリーメモリに記憶させる
開発製造会社が構成されている。なおこの開発製造会社
は、遊技機メーカに限らず、その遊技機メーカの下請け
であるプログラム開発製造会社で構成してもよい。
【0018】前述したように、量産用チップ23aは、
接続されたROMに記憶されているプログラムを改造等
して最初のプログラムと異なったものにした場合にはプ
ログラムが不正に改造された旨の判定を行なってマイク
ロコンピュータが通常の状態では動作しないようにする
機能を有している。そのため量産用チップ23aを用い
て前述した開発部門5による開発を行なった場合には、
ROMに記憶されているプログラムのデバッグ等を行な
ってプログラムを変更する度に不適正である旨の判定が
行なわれてマイクロコンピュータが正常に動作しなくな
る不都合が生じる。しかし、前述したように開発用チッ
プ23bは前記セキュリティチェック機能を有しない。
したがって、開発用チップ23bを用いて前記デバッグ
等を行なえばマイクロコンピュータが通常状態で動作
し、プログラム開発に好都合となる。また、量産用チッ
プ23aのパッケージをたとえばプラスチックとし、開
発用チップ23bのパッケージをたとえばセラミックで
構成し、チップの外観から量産用チップ23aと開発用
チップ23bとの区別ができるようにしている。
【0019】チップとROMが実装された基板が組付け
られた遊技機21は、遊技場24に搬入される。遊技場
24では、搬入されてきた遊技機21を複数台設置して
遊技者による遊技が可能な状態にする。
【0020】管轄監督機関25は、遊技場24に設置さ
れた遊技機21を抜打ち的に検査して図示26で示すよ
うに動作がおかしいと思われる遊技機のROMの照合処
理を行なう。そしてROMの照合を行なったにもかかわ
らず適否を決めがたいものについて、第三者試験機関1
1の鑑定業務部門13に鑑定依頼を行なう。たとえば、
実装チップ23と実装ROM10cとの両者を不正に作
られた別のものに取替えた場合には、前述したセキュリ
ティチェックが行われることなく改造プログラムに従っ
て遊技機が動作することになるのであり、そのような場
合に鑑定業務部門13に鑑定依頼を行なうのである。
【0021】鑑定業務部門13では、鑑定依頼された実
装チップ23と実装ROM10cとが搭載された基板2
2を検査して図示33で示すように遊技機検証・照合を
行なう。この遊技機検証・照合33は、基板22に実装
されたROM10cを取去ってその代わりに適正なプロ
グラムが記憶されている量産用マスターROM10bを
実装して実装チップ23が正常に動作するか否かの検証
・照合をすることにより行なう。その結果、図示28に
示すように鑑定作業・書類の作成を行ない、管轄監督機
関25に鑑定結果を報告する。前述した申請マスタRO
M10a,量産用マスタROM10b,実装ROM10
cはたとえばEPROMで構成されている。
【0022】図2は、量産用チップが基板に実装された
状態の実装チップおよびそれに接続される各種装置や回
路を示すブロック図である。
【0023】この実装チップ23は、制御動作を所定の
手順で実行することのできる中央処理装置すなわちCP
U(Central Processing Uni
t)40と、必要なデータの書込みおよび呼出しができ
るRAM41と、入力信号を受けてCPU40に入力デ
ータを与えるとともにCPU40からの出力データを受
けて外部に出力するI/Oポート44等がワンチップ化
されて構成されている。実装チップ23に設けられてい
るクロック発生回路46には、外部に設けられた水晶発
振子45からの水晶振動信号が入力される。この水晶発
振子45からの水晶振動信号は動作クロックの2倍の振
動数のものである。なお、水晶発振子45に変えてセラ
ミックを発振子としたセラミック発振子による振動信号
をクロック発生回路46に入力してもよい。
【0024】クロック発生回路46からのクロック信号
が入力されたプログラマブルクロック分周回路47は、
入力されたクロック信号を分周して所定のクロック信号
をサウンドジェネレータ48や可変表示装置表示駆動用
IC49に出力する。このサウンドジェネレータ48は
遊技機に設けられたスピーカに音発生用の制御信号を出
力するものである。
【0025】プログラマブル割込要求タイマ0(5
0),1(51)は、16bitのプログラマブルカウ
ンタタイマで構成されており、フリー・ランニング・カ
ウンタ,コンペア・レジスタ(2組)を内蔵している。
このプログラマブル割込要求タイマ0(50),1(5
1)は、主要機能として、インターバル・タイマ機能,
イベント・カウント機能,ワンショット出力機能,PW
M(パルス幅変調)出力機能を有するばかりでなく、パ
ルス幅測定機能と時間差測定機能とを有する。
【0026】パルス幅測定機能とは、たとえば遊技機に
設けられた始動入賞スイッチや10カウント検出スイッ
チの検出信号の波形長さを測定する機能である。時間差
測定機能とは、前述した各種のスイッチからの検出信号
があった後次回の検出信号があるまでの時間を測定する
機能である。このパルス幅測定機能と時間差測定機能と
は、プログラマブル割込要求タイマ0(50),1(5
1)のカウンタのクロックソースを外部入力に選択した
場合に達成可能となる。
【0027】カウンタのクロックソースとしては、クロ
ックを選択してリフレッシュカウンタとして利用するこ
ともでき、また、他方のプログラマブル割込要求タイマ
からの出力をクロックソースに選択して32bitのカ
ウンタとして使用することもできる。これらのクロック
ソースを選択する方法としては、プログラム内部で選択
するやり方を採用する。つまり、ある番地にレジスタが
あり、ここに所定の数字を書込み、その書込まれた数字
の種類によってクロックソースを選択するようにする。
【0028】このプログラマブル割込要求タイマ0(5
0),1(51)は、カウンタ出力およびコンペア出力
により割込みの設定が可能であり、また、割込みを、ユ
ーザリセット,マスカブル割込み,ノンマスカブル割込
みのいずれかの例外処理にルーティング設定できる。さ
らに、プリスケーラの働きにより、タイマのクロック単
位時間を任意に設定できるとともに、コンペア・レジス
タ(2組)の値を任意に設定できる。このプログラマブ
ル割込要求タイマ0(50),1(51)からの出力信
号がリセット/割込みコントローラ52に入力される。
【0029】このリセット/割込みコントローラ52
は、システムリセット機能とユーザリセット機能とを有
する。システムリセットとは、I/Oポート44を含む
実装チップ23全体を初期化して電源立上げ状態からの
リスタートを行なうことである。一方ユーザリセットと
は、CPU40のみをリセットして実装チップ23のウ
ォームリスタートを行なうことである。このユーザリセ
ットは、たとえば2msec毎に1回行なわれて割込み
処理が可能となる。このリセット/割込みコントローラ
52には、割込み要求信号発生回路54から、システム
リセット信号、ウォームリスタートを行なうためのユー
ザリセット信号,ノンマスカブル割込み要求信号,マス
カブル割込み要求信号が入力される。リセット/割込み
コントローラ52から割込み要求信号発生回路54に対
してはシステムリセット出力信号が出力される。
【0030】このリセット/割込みコントローラ52に
入力されるシステムリセット信号は、ロウアクティブで
レベル入力となっている。つまり、入力される信号がハ
イレベルからロウレベルに切替わったときにリセットさ
れるようになっている。リセット/割込みコントローラ
52に入力されるユーザリセット信号も同様にロウアク
ティブでレベル入力となっている。なお、この割込み要
求信号発生回路54は設けない場合もある。
【0031】実装チップ23にはアドレス・デコード回
路57とデータ出力時間調整回路58とが設けられてい
る。アドレス・デコード回路57には、外部I/O67
と外部ROM10cとが接続されている。この実装チッ
プ23と外部ROM10cによってマイクロコンピュー
タが構成される。アドレス・デコード回路57は、外部
入出力マップエリアと外部ROMエリアとをメモリ(物
理アドレス)上の空間へ設定するアドレス・デコード
(チップセレクト信号生成)機能を有している。
【0032】外部入出力マップエリアは外部入出力マッ
プエリア・サイズを256B〜2KBまで設定できると
ともに、8分割したエリア毎にチップセレクト信号(6
本)を割当てることができる。また、外部ROMエリア
は、外部ROM10cのチップセレクト信号を生成す
る。
【0033】データ出力時間調整回路58は、低速の入
出力機器とのインターフェイスを行なうために、マシン
サイクルを延ばすウエイト機能を提供する。設定によ
り、最大4マシンサイクル分のウエイト・ステートが可
能となる。このアドレス・デコード回路57からの出力
信号はI/Oポート44にも入力され、出力されたアド
レスに応じてI/Oポート44のbitを指定して入出
力ポートを特定できるように構成されている。
【0034】I/Oポート44は、8bit(ポートA
用)および4bit(ポートB用)の周辺機器インター
フェイスポート(PIP)を、各1ポート有する。これ
らのポート端子は、汎用入出力ポート機能のほかに、外
部入出力のチップセレクト端子およびハンドシェイク端
子(1ポート分)とを兼ねている。図4に示すように、
a,b,cの3つのモードを有し、その3つのモードの
いずれを選択するかの選択命令が外部ROM10cから
CPU40を介してI/Oポート44に与えられる。そ
して、cのモードが選択された場合には、bit単位で
入出力設定のできる8bitの汎用入出力ポートと6b
itのチップセレクト機能が提供される。ハンドシェイ
ク機能を持たせたい場合にはaまたはbのモードを選択
する。すると、Byte単位で入出力設定のできる8b
it汎用入出力ポートが提供される。ただしポートA用
のハンドシェイク用端子として2端子(P8,P9)が
設定され、このハンドシェイク端子P8,P9は、タイ
ミング信号とリード,ライト信号が入出力される。この
ハンドシェイク用端子は割込み設定が可能である。さら
に、ハンドシェイク用端子の割込みをマスカブル割込み
の例外処理にルーティング設定できる。また、モードa
を選択した場合には、P10〜P13の端子がチップセ
レクト信号ポートとなり、モードbを選択した場合に
は、P10〜P13の端子はポートBのためのハンドシ
ェイク機能なしのPIPとなる。
【0035】このI/Oポート44に対し遊技機の各種
駆動回路55と各種スイッチ回路56とが接続されてい
る。そして、I/Oポート44を介して各種スイッチ回
路56からの信号がCPU40に与えられ、I/Oポー
ト44を介してCPU40からの制御信号が各種駆動回
路55に与えられる。
【0036】実装チップ23に設けられたウォッチドッ
グタイマ60は、ノイズや電源電圧の低下等の原因によ
る誤動作(暴走)を検出して正常な状態に戻す機能を提
供するものである。このウォッチドッグタイマ60から
の信号がシステムチェック回路61とリセット/割込み
コントローラ52とに与えられる。このウォッチドッグ
タイマ60は、タイマのリセットタイミングが最大許容
リセット・インターバル・タイム以上になったときにウ
ォッチ・ドッグ・タイマ信号が出力されるように構成さ
れている。この最大許容リセット・インターバル・タイ
ムは遊技機メーカ4が所望の時間に設定することができ
る。さらにこのウォッチドッグタイマ60は、8bit
プリスケーラの働きにより、タイマのクロック単位時間
が設定できる。このウォッチドッグタイマ信号の出力
を、ユーザリセット,マスカブル割込み,ノンマスカブ
ル割込みのいずれかの例外処理にルーティング設定でき
る。なおシステムチェック回路61は設けない場合もあ
る。
【0037】実装チップ23に設けられた外部バスイン
ターフェイス43にはアドレスバス端子(16端子)と
データバス端子(8端子)とが接続されており、アドレ
スバス信号とデータバス信号とがそれぞれ出力される。
また外部バスインターフェイス43からは、データバス
がリードサイクルであることを示す信号,データバスが
ライトサイクルであることを示す信号,メモリ空間への
アクセスであることを示す信号,オペコードフェッチサ
イクル実行中であることを示す信号が出力される。これ
らの出力信号は、プログラム開発の際にワンチップマイ
クロコンピュータICE用アダプタボード59(図5参
照)に出力される。このワンチップマイクロコンピュー
タICE用アダプタボード59には、セキュリティチェ
ック回路62からモニタ装置60への出力端子を除くこ
の実装チップ23の入出力端子の全てが接続される。ま
た、アドレス端子からのアドレスバス信号とデータバス
端子からのデータバス信号とはそれぞれ外部I/Oポー
ト67、外部ROM10cにも出力される。
【0038】図中69は大容量のコンデンサであり、R
AM41の電源をバックアップするためのものである。
なおこのコンデンサ69を設けない場合もある。このR
AM41は、セキュリティチェック回路62からのバン
ク切替え信号によりバンク切替えが可能に構成されてい
る。このことを図3に基づいて説明する。
【0039】図3は、メモリマップを示す説明図であ
る。図3に示すように、アドレス0000から7FFF
までが外部ROM10cに割振られたアドレスであり、
8000から81FFまでがRAM41に割振られたア
ドレスであり、F000からF7FFまでが外部I/O
67に割振られたアドレスであり、FF00からFFF
Fまでが内部I/O44に割振られたアドレスである。
そして、RAM41は、アドレス8000から81FF
までの同じアドレスに256/512B(コンデンサ6
9によるバックアップが可能)と256Bとの2つの領
域を有している。ただし、RAM41の容量が256B
の時は、そのアドレスは8000から80FFまでであ
る。そして、後述する一般ユーザモードの場合には25
6/512Bのワーキングエリアが用いられ、後述する
ユーザテストモードの場合にはバンク切替えが行なわれ
て256Bの方のワーキングエリアが用いられる。な
お、256/512Bの内、256の方がパチンコ遊技
機用であり512の方がスロットマシーン用である。
【0040】また、外部ROM10cには、前述のよう
にアドレス0000から7FFFが割当てられており、
このアドレス内に収まるように適正プログラムは作成さ
れる。もしもこのアドレス外の命令を実行するようにプ
ログラムが作成されている場合、このプログラムは不正
に改造されたものと判断される。そのような場合には、
CPU40は自動的に停止し、命令を実行することがな
いように構成されている。
【0041】RAM41は、コンデンサ69によりバッ
クアップされている。しかし、何らかの原因で電源の瞬
断等があった場合には、CPU動作が不安定となり、R
AM41への異常なアクセスにより、RAM41のデー
タが破壊されるおそれがある。そのため、RAM41に
は、電源瞬断時のバックアップ電源からの出力に応答し
て、RAM41へのアクセスを禁止するためのアクセス
制御機能が付加されている。
【0042】すなわち、RAM41には、アクセス制御
レジスタが設けられており、その所定のビットの値に応
じてRAM41へのアクセスの可否を制御する。このビ
ットの書換えは、CPU40が、電源の瞬断時にバック
アップ電源が発生するノンマスカブル割込などに応答し
て、まだ動作が安定している間に行なう。このビットが
アクセス不可を示す値であるときには、RAM41から
のデータ読出しも、書込みも行なうことができず、遊技
機が異常な動作に陥ることを予防できる。
【0043】実装チップ23に設けられているセキュリ
ティチェック回路62は、CPU63,ROM64,R
AM65を有し、ROM64には後述する図5に示すプ
ログラムが記憶されている。
【0044】また、そのプログラムを図5に基づいて説
明する。電源が投入され、システムリセットがされてス
テップS(以下単にSという)1により、外部ROM1
0cに書き込まれているセキュリティコードと外部RO
M10cのプログラムデータとの整合性をチェックする
処理が行なわれる。この外部ROM10cに書込まれて
いるセキュリティコードとは、図1で説明したように、
第三者試験機関や管轄監督機関25によって合格と見な
された開発プログラムに付与されるセキュリティコード
であり、たとえば外部ROM10cのプログラムデータ
を一定の変換フォーマットに従って変換したコードであ
る。そしてその変換フォーマットが既にセキュリティチ
ェック回路62のROM64に記憶されており、その記
憶された変換フォーマットに従って判定手段である内部
CPU63が外部ROM10cに書込まれているセキュ
リティコードとプログラムデータとの整合性をチェック
するのである。なお、前記変換フォーマットを前もって
セキュリティチェック回路62のROM64に書込む代
わりに、第三者試験機関等によって合格と判断されたR
OM10bにその変換フォーマットを書込んでおいても
よい。その場合には、その変換フォーマットとセキュリ
ティコードとに基づいて、セキュリティチェック回路6
2がROMに書込まれているセキュリティコードとプロ
グラムデータとの整合性をチェックすることになる。次
に、S2に進み、チェックの結果適正であるか否かの判
断がなされ、適正である場合にはS3に進み、セキュリ
ティチェック回路62にセキュリティコードが書込まれ
ているか否かの判断が行なわれる。実装チップ23が実
装されている基板22と同一基板にROM10cが実装
されて初めて電源が投入された段階では、セキュリティ
チェック回路にセキュリティコードがまだ書込まれてい
ないためにS6に進む。S6では、セキュリティチェッ
ク回路62にセキュリティコードを書込む処理がなされ
た後にS7に進む。なお、この場合においてROMのプ
ログラムデータをそのままセキュリティデータとしてセ
キュリティチェック回路に書込むようにしてもよい。S
7では、CPU40を時間制限なしで能動化して通常の
遊技機制御が行なわれる一般ユーザモードにする処理が
行なわれる。この場合においても、システム暴走等があ
った場合にはシステムリセットが行なわれて再度S1以
降の処理が行なわれる。なお、本実施例では、実装チッ
プ23が実装されている基板22と同一基板にROM1
0cが実装されて初めて電源が投入された時にセキュリ
ティチェック回路62にセキュリティコードを書込むよ
うにしたが、遊技機メーカー4が第三者試験機関11か
ら量産用マスタROM10bに対応するセキュリティコ
ードが書込まれた量産用マスタチップを受けとり、それ
を量産用チップ23aにコピーして基板22に実装する
ようにしてもよい。また、専用のセキュリティコード書
込装置によって実装チップ23(量産用チップ23a)
にセキュリティコードを書込むようにしてもよい。
【0045】一方、セキュリティチェック回路に既にセ
キュリティコードが書込まれている場合にはS3により
YESの判断がなされて制御はS4に進み、ROM10
cのセキュリティコードとセキュリティチェック回路に
既に書込まれているセキュリティコードとの整合性のチ
ェックを行なう。次に制御はS5に進み、そのチェック
の結果適正であったか否かの判断が行なわれ、適正であ
った場合には制御はS7に進むが、適正でなかった場合
にはS8に進み、CPU40を一定時間(たとえば60
秒間)に限り能動化する処理すなわちユーザテストモー
ドに移行する。そして一定時間が経過した場合またはシ
ステム暴走等があった場合には再度システムリセットが
行なわれてS1以降の処理が行なわれる。このS1,S
2およびS4,S5により、リードオンリーメモリに記
憶されている制御用プログラムが前記第三者機関の試験
に合格した適正なものか否かを判定する適否判定手段が
構成されている。一方、S2,S5によるチェックの結
果適正である旨の判断が行なわれた場合には、前述した
ようにROM41が256/512Bのワーキングエリ
アを使用することになり、一方S2,S5によるチェッ
クの結果不適正である旨の判断が行なわれた場合にはセ
キュリティチェック回路62からRAM41に対し図2
で示すようにバンク切替え信号が出力され、RAM41
が256Bの方のワーキングエリアに切替えられる。そ
して、S8による制限時間(たとえば60秒間)内に限
ってCPUが能動化された場合には、その制限時間内に
おけるマイクロコンピュータの動作はRAM41の25
6Bの方のワーキングエリアで行なわれることになる。
【0046】このチェックの結果不適正であった場合に
も所定時間(たとえば60秒間)に限りCPU40を能
動化する理由の1つは、たとえば図1に示す21で示し
た遊技機の遊技場24への出荷前に再度基板チェックや
遊技盤に設けられている可変表示装置等の制御のチェッ
クを行なう場合があり、その場合には既に基板22に実
装されている実装ROM10cを一端引抜き他のチェッ
ク用のプログラムが記憶されたROMを差込んでチェッ
クを行なうためであり、合格プログラムとは異なったプ
ログラムが記憶されたROMを実装したとしても所定時
間(たとえば60秒間)だけはマイクロコンピュータが
動作して前述したチェックが行なえるようにするためで
ある。また、他の理由は、遊技機制御用のプログラム開
発会社がプログラムを作成して第三者試験機関11の試
験を受けて合格した後その合格プロクラムが記憶された
ROM10cとチップ23とを基板22に実装して遊技
機メーカー4に出荷する前に基板チェックを行う場合が
あるためである。この場合の基板チェックは、たとえば
大当り時の可変入賞球装置の開成期間を通常より短くす
る等のように制御時間を短縮させたテスト用のプログラ
ムが組込まれたテスト用ROMを合格ROMの代わりに
基板22に装着して短い制限時間(たとえば60秒間)
内で迅速に入出力のテストが行えるようにする。そのよ
うなユーザテストモードの場合に、RAM41のワーキ
ングエリアを256Bの方に切替える理由は、仮に一般
ユーザモードとユーザテストモードとのワーキングエリ
アを同一にした場合にはプログラム改造用のプログラム
が記憶されたROMを不正に基板22に差込み、制限時
間(たとえば60秒間)だけそのプログラム改造用のプ
ログラムに従ってマイクロコンピュータを動作させてR
AM41を介して記憶されている種々の定数等を書替え
てしまい、後に合格プログラムが記憶された外部ROM
10cを基板22に実装したとしても既に定数等が書替
えられているためにマイクロコンピュータが不正に動作
してしまう不都合が生ずるのであり、そのような不都合
を生じさせないためにユーザテストモードの場合には一
般ユーザモードとは異なったワーキングエリアで動作さ
せるようにするためである。
【0047】さらに、図5に示すS1〜S5またはS1
〜S3,S6のセキュリティチェックに要する時間はた
とえば3〜5秒程度に設定されている。このような3〜
5秒程度の比較的長い時間になるように構成した理由
は、合格プログラム以外の不正に改造されたプログラム
が記憶されたROMを基板22に実装した場合に制限時
間が経過する毎に前記3〜5秒程度のセキュリティチェ
ックを行なってその間CPUが動作できない状態にし、
3〜5秒程度の長い期間に渡ってCPUの動作が停止し
て遊技機をあえて正常に動作しないように構成し、不正
改造されたプログラムでは遊技に支障が生ずるようにす
るためである。
【0048】なお、S8において制限時間(たとえば6
0秒間)が経過した場合には次に電源が投入されるまで
CPUを能動化しないようにしてもよい。また、制限時
間経過後にはシステムリセットを行なう、という処理を
所定回繰り返した後にはCPU40を停止し、以後不適
正ROMによっては電源の再投入によっても二度とユー
ザテストモードでの動作を行なわないように構成しても
良い。
【0049】この3〜5秒程度のセキュリティチェック
処理時間や前記制限時間(たとえば60秒間)は、水晶
発振子45の発信周波数が高くなれば時間が短くなり発
信周波数が低くなれば時間が長くなる。図2に示すよう
にセキュリティチェック回路62にモニタ装置60を接
続した場合には、チップの今現在のモードが一般ユーザ
モードかユーザテストモードかの判定が可能となる。な
お、図中66,68はデータバスである。
【0050】開発用チップ23bの場合には、図2に示
したセキュリティチェック回路62が存在しない以外は
すべて量産用チップ23aのものと同様である。なお、
開発用チップ23bにもセキュリティチェック回路62
を設け、セキュリティチェックを行なうためのプログラ
ムをROM64に記憶させないようにしてもよい。
【0051】この量産用チップ23aや開発用チップ2
3bは、いわゆるASIC(application
specific integrated circu
it)であり、パチンコ遊技機やスロットマシーン専用
のチップである。また遊技機メーカ4を限定するチップ
であってもよい。なお、上述の実施例においては、各種
機能がワンチップ化されていたが、これら各機能を、そ
れぞれ単独部品で構成しても良い。
【0052】図6は、遊技機メーカーの開発部門におい
て開発用チップを用いてプログラム開発を行なう場合の
マイクロコンピュータ開発システムの一部を示すブロッ
ク図である。
【0053】図中80はCPU用ICEであり市販品で
ある。ICE(in−circuit emulato
r)とは、MDS(microcomputer de
velopment system)のもとでマイクロ
コンピュータシステムのハードウェアのエミュレートを
行なうものである。このCPU用ICE80は、ワンチ
ップ化される以前の遊技機制御用マイクロコンピュータ
のためのICEであり、この市販品である従来から一般
的なCPU用ICE80を有効利用してマイクロコンピ
ュータのプログラム開発を行なうためには、ワンチップ
マイクロコンピュータICE用アダプタボード59が必
要となる。このワンチップマイクロコンピュータICE
用アダプタボード59は、図1に示したチップ流通会社
2が発売している。CPU用ICE80のCPUプロー
ブ81とワンチップマイクロコンピュータICE用アダ
プタボード59のCPUソケット84とを接続し、さら
にワンチップマイクロコンピュータICE用アダプタボ
ード59のワンチップマイクロコンピュータ用プローブ
82と製品開発用ボード83のワンチップマイクロコン
ピュータ用ソケット84とを続した状態でマイクロコン
ピュータのプログラム開発が可能となる。なお10は開
発用チップ23bに接続されるROMである。
【0054】
【発明の効果】本発明は、遊技場に搬入された遊技機を
制御するためのワンチップマイクロコンピュータに関
し、合格プログラム以外の不正プログラムが記憶された
リードオンリーメモリにより動作させる不正改造が行な
われた場合には、適否判定手段により適正でないことが
判定されて遊技の実行が行なわれないために、不正プロ
グラムによる遊技機の制御を防止しやすくなる。
【図面の簡単な説明】
【図1】本発明に係る遊技機制御用マイクロコンピュー
タを用いたセキュリティシステムの概略を示すシステム
ブロック図である。
【図2】本発明に係る遊技機制御用マイクロコンピュー
タを構成する実装チップおよびそれに接続される周辺機
器の回路を示すブロック図である。
【図3】本発明に係る遊技機制御用マイクロコンピュー
タのメモリマップを示す説明図である。
【図4】I/Oポートのモードに対応した機能を説明す
るための説明図である。
【図5】遊技機制御用マイクロコンピュータのセキュリ
ティチェック回路に設けられているROMに記憶されて
いるプログラムを示すフローチャートである。
【図6】遊技機制御用マイクロコンピュータの開発シス
テムの一部を示すブロック図である。
【符号の説明】
21 遊技機の一例のパチンコ遊技機 23 実装チップ 10c 実装ROM 4 開発製造会社の一例の遊技機メーカー 11 第三者試験機関 25 管轄監督機関 24 遊技場

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 遊技機を制御するための制御用プロクラ
    ムとセキュリティ情報が記憶されたリードオンリーメモ
    リと、該リードオンリーメモリーに格納された制御プロ
    グラムからセキュリティ情報に変換するフォーマットが
    記憶されたセキュリティチェック回路とを含む遊技機制
    御用マイクロコンピュータであって、 前記セキュリティチェック回路が、リードオンリーメモ
    リにセキュリティ情報の有無又は記憶されている前記制
    御用プログラムから変換フォーマットにより算出される
    セキュリティ情報が一致するか否かの判定を行なうため
    の適否判定手段を含み、 前記適否判定を行なうための所定の条件が成立したこと
    に基づいて前記適否判定手段によって適否判定を行な
    い、その判定結果が適正であった場合に、前記リードオ
    ンリーメモリに記憶されている制御用プログラムに従っ
    て所定の制御動作を行なうことを特徴とする、遊技機制
    御用マイクロコンピュータ。
JP6044096A 1996-03-18 1996-03-18 遊技機制御用マイクロコンピュータ Expired - Lifetime JP2918838B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6044096A JP2918838B2 (ja) 1996-03-18 1996-03-18 遊技機制御用マイクロコンピュータ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6044096A JP2918838B2 (ja) 1996-03-18 1996-03-18 遊技機制御用マイクロコンピュータ

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP5221880A Division JP2703716B2 (ja) 1993-09-07 1993-09-07 遊技機制御用マイクロコンピュータ

Publications (2)

Publication Number Publication Date
JPH08238375A true JPH08238375A (ja) 1996-09-17
JP2918838B2 JP2918838B2 (ja) 1999-07-12

Family

ID=13142343

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6044096A Expired - Lifetime JP2918838B2 (ja) 1996-03-18 1996-03-18 遊技機制御用マイクロコンピュータ

Country Status (1)

Country Link
JP (1) JP2918838B2 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001046601A (ja) * 1999-08-05 2001-02-20 Sankyo Kk 遊技機
JP2001079163A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2001079164A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2001079247A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2001079248A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2008148851A (ja) * 2006-12-15 2008-07-03 Le Tekku:Kk 遊技機制御用チップ及びそのromライタ

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001046601A (ja) * 1999-08-05 2001-02-20 Sankyo Kk 遊技機
JP2001079163A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2001079164A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2001079247A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2001079248A (ja) * 1999-09-16 2001-03-27 Okumura Yu-Ki Co Ltd パチンコ機
JP2008148851A (ja) * 2006-12-15 2008-07-03 Le Tekku:Kk 遊技機制御用チップ及びそのromライタ

Also Published As

Publication number Publication date
JP2918838B2 (ja) 1999-07-12

Similar Documents

Publication Publication Date Title
CA2145409C (en) Computer failure recovery and alert system
AU635550B2 (en) An apparatus and method for decreasing the memory requirements for bios in a personal computer system
JP3539907B2 (ja) ブート可能プログラムを備えたコンピュータ
US5128995A (en) Apparatus and method for loading a system reference diskette image from a system partition in a personal computer system
US20100062844A1 (en) Authentication and validation systems for gaming devices
JPH0754463B2 (ja) Bios保護装置及び方法、システム在中プログラム保護装置、並びにアクセス防止装置
JP2862504B2 (ja) 遊技機制御用マイクロコンピュータのセキュリティシステム
JP3343998B2 (ja) 制御装置
CN115312110A (zh) 芯片验证系统及其验证方法
JP2918838B2 (ja) 遊技機制御用マイクロコンピュータ
JP3263101B2 (ja) 遊技機制御用マイクロコンピュータ
JPH04195546A (ja) マイクロコンピュータのテストモード設定回路
JPH053957A (ja) 遊技機制御用コンピユータ
JPH09253312A (ja) 遊技機制御用マイクロコンピュータ
JP2703716B2 (ja) 遊技機制御用マイクロコンピュータ
JP2630680B2 (ja) 遊技機
JP2614546B2 (ja) 遊技機
JP2849031B2 (ja) 遊技機のセキュリティシステム
JP2002253823A (ja) 遊技機
JP2003196117A (ja) マイクロプロセッサ
JP3501131B2 (ja) 制御装置
KR20000008628A (ko) 컴퓨터 시스템의 부팅음악 출력방법
KR19980046409A (ko) 씨디롬드라이브에 의한 부팅 방법 및 그 장치
JP3214413B2 (ja) エミュレータ
JPH08241194A (ja) ビデオゲームシステム、情報処理装置、及びそ のソフトウエア貯蔵手段

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term