JPH08179370A - 薄膜トランジスタ液晶表示装置およびその駆動法 - Google Patents
薄膜トランジスタ液晶表示装置およびその駆動法Info
- Publication number
- JPH08179370A JPH08179370A JP32248894A JP32248894A JPH08179370A JP H08179370 A JPH08179370 A JP H08179370A JP 32248894 A JP32248894 A JP 32248894A JP 32248894 A JP32248894 A JP 32248894A JP H08179370 A JPH08179370 A JP H08179370A
- Authority
- JP
- Japan
- Prior art keywords
- sub
- thin film
- film transistor
- liquid crystal
- display device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
(57)【要約】
【目的】 画素分割構成をとる薄膜トランジスタ液晶表
示装置において、ソース電圧振幅の低減を目的とする。 【構成】 ゲート配線1、ソース配線2、蓄積容量配線
3、対向電極7が形成され、画素電極が複数の副画素電
極5a、5bから形成され、薄膜トランジスタが複数の
副薄膜トランジスタ6a、6bから形成され、蓄積容量
配線と各副画素電極間毎に副蓄積容量10a、10bが
存在し、各副画素電極と対向電極間毎に副液晶容量9
a、9bが存在する薄膜トランジスタ液晶表示装置で、
薄膜トランジスタのオン期間にソース電極の電位が画素
電極に伝達され、オフ期間に対向電極の電位が変化し
て、各副画素電極の電位が変調される。
示装置において、ソース電圧振幅の低減を目的とする。 【構成】 ゲート配線1、ソース配線2、蓄積容量配線
3、対向電極7が形成され、画素電極が複数の副画素電
極5a、5bから形成され、薄膜トランジスタが複数の
副薄膜トランジスタ6a、6bから形成され、蓄積容量
配線と各副画素電極間毎に副蓄積容量10a、10bが
存在し、各副画素電極と対向電極間毎に副液晶容量9
a、9bが存在する薄膜トランジスタ液晶表示装置で、
薄膜トランジスタのオン期間にソース電極の電位が画素
電極に伝達され、オフ期間に対向電極の電位が変化し
て、各副画素電極の電位が変調される。
Description
【0001】
【産業上の利用分野】本発明は、広視野角を実現する薄
膜トランジスタ液晶表示装置に関するものである。
膜トランジスタ液晶表示装置に関するものである。
【0002】
【従来の技術】薄膜トランジスタ液晶表示装置は、近
年、ワークステーション、パーソナルコンピュータ、ポ
ータブルテレビ等に広く利用されており、さらに利用範
囲は拡大する傾向にある。従来の薄膜トランジスタ液晶
表示装置における問題として、視野角が狭いことが挙げ
られる。視野角拡大を実現する手段としては、特開平0
2−000012号、02−310534号、03−1
22621号、04−348323号、04−3483
24号、05−107556号各公報で提案されている
ような、画素分割構成が挙げられる。これは、画素電極
を副画素電極に分割し、各副画素毎に異なる透過率
(T)−ソース電圧振幅(V)特性をもたせるという方
法である。
年、ワークステーション、パーソナルコンピュータ、ポ
ータブルテレビ等に広く利用されており、さらに利用範
囲は拡大する傾向にある。従来の薄膜トランジスタ液晶
表示装置における問題として、視野角が狭いことが挙げ
られる。視野角拡大を実現する手段としては、特開平0
2−000012号、02−310534号、03−1
22621号、04−348323号、04−3483
24号、05−107556号各公報で提案されている
ような、画素分割構成が挙げられる。これは、画素電極
を副画素電極に分割し、各副画素毎に異なる透過率
(T)−ソース電圧振幅(V)特性をもたせるという方
法である。
【0003】しかし、画素分割の構成は、原理的にソー
ス信号電圧の一部しか液晶に印加されず、結果としてソ
ース電圧の振幅が大きくなっていた。
ス信号電圧の一部しか液晶に印加されず、結果としてソ
ース電圧の振幅が大きくなっていた。
【0004】
【発明が解決しようとする課題】そこで、本発明は、画
素分割構成をとる薄膜トランジスタ液晶表示装置におい
て、ソース電圧振幅の低減を目的とする。
素分割構成をとる薄膜トランジスタ液晶表示装置におい
て、ソース電圧振幅の低減を目的とする。
【0005】
【課題を解決するための手段】上記の問題を解決するた
めに、本発明は、第1の基板上にゲート配線、ソース配
線、蓄積容量配線がマトリクス状に形成され、ゲート配
線とソース配線との各交点に画素電極、および、ゲート
配線の電位によりソース配線と画素電極の導通を調節す
る薄膜トランジスタが形成され、第1の基板に対向して
設置された第2の基板上に対向電極が形成された薄膜ト
ランジスタ液晶表示装置で、画素電極が複数の副画素電
極から形成され、薄膜トランジスタがゲート配線の電位
によりソース配線と各副画素電極の導通を調節する複数
の副薄膜トランジスタから形成され、蓄積容量配線と各
副画素電極間毎に副蓄積容量が存在し、各副画素電極と
対向電極間毎に副液晶容量が存在する。
めに、本発明は、第1の基板上にゲート配線、ソース配
線、蓄積容量配線がマトリクス状に形成され、ゲート配
線とソース配線との各交点に画素電極、および、ゲート
配線の電位によりソース配線と画素電極の導通を調節す
る薄膜トランジスタが形成され、第1の基板に対向して
設置された第2の基板上に対向電極が形成された薄膜ト
ランジスタ液晶表示装置で、画素電極が複数の副画素電
極から形成され、薄膜トランジスタがゲート配線の電位
によりソース配線と各副画素電極の導通を調節する複数
の副薄膜トランジスタから形成され、蓄積容量配線と各
副画素電極間毎に副蓄積容量が存在し、各副画素電極と
対向電極間毎に副液晶容量が存在する。
【0006】また、蓄積容量配線と少なくとも1つの副
画素電極間に、副蓄積容量が存在せず、電気的に切断さ
れている、あるいは、少なくとも1つの副画素電極と副
薄膜トランジスタ間に転移容量が存在する、あるいは、
前段のゲート配線が蓄積容量配線を兼用している等の構
成であってもよい。
画素電極間に、副蓄積容量が存在せず、電気的に切断さ
れている、あるいは、少なくとも1つの副画素電極と副
薄膜トランジスタ間に転移容量が存在する、あるいは、
前段のゲート配線が蓄積容量配線を兼用している等の構
成であってもよい。
【0007】そして、薄膜トランジスタのオン期間にソ
ース電極の電位が画素電極に伝達され、オフ期間に対向
電極の電位が変化して、各副画素電極の電位が変調され
る。
ース電極の電位が画素電極に伝達され、オフ期間に対向
電極の電位が変化して、各副画素電極の電位が変調され
る。
【0008】
【作用】上記の手段によれば、副蓄積容量、副液晶容量
の2種類の容量値、あるいは存在する場合には加えて転
移容量、および、対向電位の電圧値を、適宜、変化させ
ることにより、各副画素のT−V特性を変化させること
ができる。同時に、液晶印加電圧を、ソース電圧振幅に
加えて、対向電位の電圧振幅で生成するため、ソース電
圧振幅を低減することが可能となる。
の2種類の容量値、あるいは存在する場合には加えて転
移容量、および、対向電位の電圧値を、適宜、変化させ
ることにより、各副画素のT−V特性を変化させること
ができる。同時に、液晶印加電圧を、ソース電圧振幅に
加えて、対向電位の電圧振幅で生成するため、ソース電
圧振幅を低減することが可能となる。
【0009】
【実施例】本発明の実施例における薄膜トランジスタ液
晶表示装置の、等価回路図を(図1)に、電位関係図を
(図2)に、T−V特性図を(図3)に示す。
晶表示装置の、等価回路図を(図1)に、電位関係図を
(図2)に、T−V特性図を(図3)に示す。
【0010】(図1)において、1はゲート配線、2は
ソース配線、3は蓄積容量配線で、第1の基板上にマト
リクス状に形成されている。本実施例では、前段のゲー
ト配線が蓄積容量配線3を兼用している。5a、5b
は、それぞれ、副画素電極a、副画素電極bである。6
a、6bは、それぞれ、ゲート配線1の電位によりソー
ス配線2と画素電極a5a、画素電極b5bの導通を調
節する副薄膜トランジスタa、副薄膜トランジスタb
で、ゲート配線1とソース配線2との各交点に形成され
ている。7は第1の基板に対向して設置された第2の基
板上に形成された対向電極である。9a、9bは、それ
ぞれ、副画素電極a5a、副画素電極b5bと対向電極
7間に存在する副液晶容量a、副液晶容量bである。1
0a、10bは、それぞれ、副画素電極a5a、副画素
電極b5bと蓄積容量配線3間に形成された副蓄積容量
a、副蓄積容量bである。11は、それぞれ、副薄膜ト
ランジスタa6a、副薄膜トランジスタb6bのゲート
ドレイン寄生容量で、副寄生容量a、副寄生容量bであ
る。
ソース配線、3は蓄積容量配線で、第1の基板上にマト
リクス状に形成されている。本実施例では、前段のゲー
ト配線が蓄積容量配線3を兼用している。5a、5b
は、それぞれ、副画素電極a、副画素電極bである。6
a、6bは、それぞれ、ゲート配線1の電位によりソー
ス配線2と画素電極a5a、画素電極b5bの導通を調
節する副薄膜トランジスタa、副薄膜トランジスタb
で、ゲート配線1とソース配線2との各交点に形成され
ている。7は第1の基板に対向して設置された第2の基
板上に形成された対向電極である。9a、9bは、それ
ぞれ、副画素電極a5a、副画素電極b5bと対向電極
7間に存在する副液晶容量a、副液晶容量bである。1
0a、10bは、それぞれ、副画素電極a5a、副画素
電極b5bと蓄積容量配線3間に形成された副蓄積容量
a、副蓄積容量bである。11は、それぞれ、副薄膜ト
ランジスタa6a、副薄膜トランジスタb6bのゲート
ドレイン寄生容量で、副寄生容量a、副寄生容量bであ
る。
【0011】(図2)において、101はゲート配線1
に印加されるゲート電位、102はソース配線2に印加
されるソース電位、103は前段のゲート配線が兼用し
ている蓄積容量配線3に印加される蓄積容量配線電位電
位、107は対向電極に印加される対向電位である。
に印加されるゲート電位、102はソース配線2に印加
されるソース電位、103は前段のゲート配線が兼用し
ている蓄積容量配線3に印加される蓄積容量配線電位電
位、107は対向電極に印加される対向電位である。
【0012】(図3)において、201aは副液晶容量
a9aにおけるT−V特性a、201bは副液晶容量b
9bにおけるT−V特性b、201cは、T−V特性a
201aおよびT−V特性b201bを各画素面積で重
み付け平均した画素全体のT−V特性である。横軸はソ
ース電位振幅(片側)、縦軸はパネルの透過率を示す。
a9aにおけるT−V特性a、201bは副液晶容量b
9bにおけるT−V特性b、201cは、T−V特性a
201aおよびT−V特性b201bを各画素面積で重
み付け平均した画素全体のT−V特性である。横軸はソ
ース電位振幅(片側)、縦軸はパネルの透過率を示す。
【0013】本実施例によれば、副蓄積容量、副液晶容
量の2種類の容量値、および、対向電位の電圧値を、適
宜、変化させることにより、各副画素のT−V特性を変
化させることができる。同時に、液晶印加電圧を、ソー
ス電圧振幅に加えて、対向電位の電圧振幅で生成するた
め、ソース電圧振幅を低減することが可能となる。実際
に、視野角特性は従来例と同等のレベルに保ちつつ、全
白から全黒までをソース電圧振幅(片側)1.5Vで実
現することが可能である。
量の2種類の容量値、および、対向電位の電圧値を、適
宜、変化させることにより、各副画素のT−V特性を変
化させることができる。同時に、液晶印加電圧を、ソー
ス電圧振幅に加えて、対向電位の電圧振幅で生成するた
め、ソース電圧振幅を低減することが可能となる。実際
に、視野角特性は従来例と同等のレベルに保ちつつ、全
白から全黒までをソース電圧振幅(片側)1.5Vで実
現することが可能である。
【0014】なお、本実施例では、前段のゲート配線が
蓄積容量配線を兼用していたが、蓄積容量配線は独立し
た配線であるという構成も考えられる。また、蓄積容量
配線と少なくとも1つの副画素電極間に、副蓄積容量が
存在せず、電気的に切断されている、あるいは、少なく
とも1つの副画素電極と副薄膜トランジスタ間に転移容
量が存在する等の構成も考えられる。
蓄積容量配線を兼用していたが、蓄積容量配線は独立し
た配線であるという構成も考えられる。また、蓄積容量
配線と少なくとも1つの副画素電極間に、副蓄積容量が
存在せず、電気的に切断されている、あるいは、少なく
とも1つの副画素電極と副薄膜トランジスタ間に転移容
量が存在する等の構成も考えられる。
【0015】上記のいずれの場合も、本実施例と、同様
の効果が期待できる。
の効果が期待できる。
【0016】
【発明の効果】以上に説明したように、本発明によれ
ば、副蓄積容量、副液晶容量の2種類の容量値、あるい
は存在する場合には加えて転移容量、および、対向電位
の電圧値を、適宜、変化させることにより、各副画素の
T−V特性を変化させることができる。同時に、液晶印
加電圧を、ソース電圧振幅に加えて、対向電位の電圧振
幅で生成するため、ソース電圧振幅を低減することが可
能となる。
ば、副蓄積容量、副液晶容量の2種類の容量値、あるい
は存在する場合には加えて転移容量、および、対向電位
の電圧値を、適宜、変化させることにより、各副画素の
T−V特性を変化させることができる。同時に、液晶印
加電圧を、ソース電圧振幅に加えて、対向電位の電圧振
幅で生成するため、ソース電圧振幅を低減することが可
能となる。
【図1】本発明の実施例における薄膜トランジスタ液晶
表示装置の等価回路図
表示装置の等価回路図
【図2】本発明の実施例における薄膜トランジスタ液晶
表示装置に印加される電位の電位関係図
表示装置に印加される電位の電位関係図
【図3】本発明の実施例における薄膜トランジスタ液晶
表示装置の透過率(T)−ソース電圧振幅(V)特性図
表示装置の透過率(T)−ソース電圧振幅(V)特性図
1 ゲート配線 2 ソース配線 3 蓄積容量配線 5 画素電極 5a 副画素電極a 5b 副画素電極b 6 薄膜トランジスタ 6a 副薄膜トランジスタa 6b 副薄膜トランジスタb 7 対向電極 9 液晶容量 9a 副液晶容量a 9b 副液晶容量b 10 蓄積容量 10a 副蓄積容量a 10b 副蓄積容量b 11 副寄生容量 11a 副寄生容量a 11b 副寄生容量b 101 ゲート電位 102 ソース電位 103 蓄積容量配線電位 107 対向電位 201a 副液晶容量aにおけるT−V特性a 201b 副液晶容量bにおけるT−V特性b 201c 画素全体のT−V特性
Claims (5)
- 【請求項1】第1の基板上にゲート配線、ソース配線、
蓄積容量配線がマトリクス状に形成され、前記ゲート配
線と前記ソース配線との各交点に画素電極、および、前
記ゲート配線の電位により前記ソース配線と前記画素電
極の導通を調節する薄膜トランジスタが形成され、前記
第1の基板に対向して設置された第2の基板上に対向電
極が形成された薄膜トランジスタ液晶表示装置で、前記
画素電極が複数の副画素電極から形成され、前記薄膜ト
ランジスタが前記ゲート配線の電位により前記ソース配
線と各前記副画素電極の導通を調節する複数の副薄膜ト
ランジスタから形成され、蓄積容量配線と各前記副画素
電極間毎に副蓄積容量が存在し、各前記副画素電極と前
記対向電極間毎に副液晶容量が存在することを特徴とす
る、薄膜トランジスタ液晶表示装置。 - 【請求項2】蓄積容量配線と少なくとも1つの副画素電
極間に、副蓄積容量が存在せず、電気的に切断されてい
る、請求項1記載の薄膜トランジスタ液晶表示装置。 - 【請求項3】少なくとも1つの副画素電極と副薄膜トラ
ンジスタ間に転移容量が存在する、請求項1記載の薄膜
トランジスタ液晶表示装置。 - 【請求項4】前段のゲート配線が蓄積容量配線を兼用し
ている、請求項1記載の薄膜トランジスタ液晶表示装
置。 - 【請求項5】薄膜トランジスタのオン期間にソース電極
の電位が画素電極に伝達され、オフ期間に対向電極の電
位が変化して、各副画素電極の電位が変調されることを
特徴とする、請求項1記載の薄膜トランジスタ液晶表示
装置の駆動法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32248894A JPH08179370A (ja) | 1994-12-26 | 1994-12-26 | 薄膜トランジスタ液晶表示装置およびその駆動法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP32248894A JPH08179370A (ja) | 1994-12-26 | 1994-12-26 | 薄膜トランジスタ液晶表示装置およびその駆動法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH08179370A true JPH08179370A (ja) | 1996-07-12 |
Family
ID=18144206
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP32248894A Pending JPH08179370A (ja) | 1994-12-26 | 1994-12-26 | 薄膜トランジスタ液晶表示装置およびその駆動法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH08179370A (ja) |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7034789B2 (en) | 2002-06-17 | 2006-04-25 | Sharp Kabushiki Kaisha | Liquid crystal display device |
KR100806894B1 (ko) * | 2001-08-03 | 2008-02-22 | 삼성전자주식회사 | 액정 표시 장치 |
JP2008225491A (ja) * | 2003-12-05 | 2008-09-25 | Sharp Corp | 液晶表示装置 |
CN100456115C (zh) * | 2006-08-30 | 2009-01-28 | 友达光电股份有限公司 | 聚合物稳定配向的液晶面板 |
JP2009139629A (ja) * | 2007-12-06 | 2009-06-25 | Sony Corp | 液晶表示装置およびその製造方法 |
WO2011001707A1 (ja) * | 2009-06-29 | 2011-01-06 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP2011090337A (ja) * | 2011-01-24 | 2011-05-06 | Sharp Corp | 液晶表示装置 |
JP2012150517A (ja) * | 2012-04-27 | 2012-08-09 | Semiconductor Energy Lab Co Ltd | 液晶表示装置及び電子機器 |
JP2014089460A (ja) * | 2013-12-19 | 2014-05-15 | Semiconductor Energy Lab Co Ltd | 表示装置 |
US9360722B2 (en) | 2007-05-18 | 2016-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
CN109410838A (zh) * | 2018-12-29 | 2019-03-01 | 云谷(固安)科技有限公司 | 一种像素电路和显示装置 |
CN109523951A (zh) * | 2018-12-29 | 2019-03-26 | 云谷(固安)科技有限公司 | 一种像素电路和显示装置 |
JP2020154327A (ja) * | 2010-01-24 | 2020-09-24 | 株式会社半導体エネルギー研究所 | 表示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0324635U (ja) * | 1989-07-19 | 1991-03-14 | ||
JPH0713191A (ja) * | 1993-06-28 | 1995-01-17 | Casio Comput Co Ltd | アクティブマトリックス液晶表示素子 |
JPH07311390A (ja) * | 1994-05-18 | 1995-11-28 | Sanyo Electric Co Ltd | 液晶表示装置 |
-
1994
- 1994-12-26 JP JP32248894A patent/JPH08179370A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0324635U (ja) * | 1989-07-19 | 1991-03-14 | ||
JPH0713191A (ja) * | 1993-06-28 | 1995-01-17 | Casio Comput Co Ltd | アクティブマトリックス液晶表示素子 |
JPH07311390A (ja) * | 1994-05-18 | 1995-11-28 | Sanyo Electric Co Ltd | 液晶表示装置 |
Cited By (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100806894B1 (ko) * | 2001-08-03 | 2008-02-22 | 삼성전자주식회사 | 액정 표시 장치 |
US7034789B2 (en) | 2002-06-17 | 2006-04-25 | Sharp Kabushiki Kaisha | Liquid crystal display device |
US7595781B2 (en) | 2002-06-17 | 2009-09-29 | Sharp Kabushiki Kaisha | Liquid crystal display device |
JP2008225491A (ja) * | 2003-12-05 | 2008-09-25 | Sharp Corp | 液晶表示装置 |
CN100456115C (zh) * | 2006-08-30 | 2009-01-28 | 友达光电股份有限公司 | 聚合物稳定配向的液晶面板 |
US11940697B2 (en) | 2007-05-18 | 2024-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US11300841B2 (en) | 2007-05-18 | 2022-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US10012880B2 (en) | 2007-05-18 | 2018-07-03 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US9645461B2 (en) | 2007-05-18 | 2017-05-09 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US9360722B2 (en) | 2007-05-18 | 2016-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US8487847B2 (en) | 2007-12-06 | 2013-07-16 | Sony Corporation | Liquid crystal display and method of manufacturing the same |
JP4702355B2 (ja) * | 2007-12-06 | 2011-06-15 | ソニー株式会社 | 液晶表示装置の製造方法 |
JP2009139629A (ja) * | 2007-12-06 | 2009-06-25 | Sony Corp | 液晶表示装置およびその製造方法 |
WO2011001707A1 (ja) * | 2009-06-29 | 2011-01-06 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP2020154327A (ja) * | 2010-01-24 | 2020-09-24 | 株式会社半導体エネルギー研究所 | 表示装置 |
US11276359B2 (en) | 2010-01-24 | 2022-03-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US11557263B2 (en) | 2010-01-24 | 2023-01-17 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US11887553B2 (en) | 2010-01-24 | 2024-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP2011090337A (ja) * | 2011-01-24 | 2011-05-06 | Sharp Corp | 液晶表示装置 |
JP2012150517A (ja) * | 2012-04-27 | 2012-08-09 | Semiconductor Energy Lab Co Ltd | 液晶表示装置及び電子機器 |
JP2014089460A (ja) * | 2013-12-19 | 2014-05-15 | Semiconductor Energy Lab Co Ltd | 表示装置 |
CN109410838A (zh) * | 2018-12-29 | 2019-03-01 | 云谷(固安)科技有限公司 | 一种像素电路和显示装置 |
CN109523951A (zh) * | 2018-12-29 | 2019-03-26 | 云谷(固安)科技有限公司 | 一种像素电路和显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7050038B2 (en) | Active-matrix substrate and display device | |
KR101607702B1 (ko) | 액정 표시 장치 | |
USRE40771E1 (en) | Liquid crystal display device and method of driving the same | |
US8179489B2 (en) | Display device | |
JP3311184B2 (ja) | 液晶表示装置 | |
US20110309367A1 (en) | Display panel and liquid crystal display including the same | |
JP3579051B2 (ja) | グレイ・レベルの均一な液晶中間調表示装置 | |
JPH08179370A (ja) | 薄膜トランジスタ液晶表示装置およびその駆動法 | |
US9500898B2 (en) | Liquid crystal display | |
US5369512A (en) | Active matrix liquid crystal display with variable compensation capacitor | |
JP3194873B2 (ja) | アクティブマトリックス型液晶表示装置およびその駆動方法 | |
JPH08146464A (ja) | 液晶表示装置 | |
US6917407B2 (en) | Liquid crystal display device and method of fabricating the same | |
US6864868B2 (en) | Control device of a liquid crystal display device | |
JP3054913B2 (ja) | アクティブマトリクス液晶ディスプレイ | |
JP2993384B2 (ja) | 薄膜トランジスタ液晶表示装置およびその駆動法 | |
JPH02216121A (ja) | 液晶表示装置 | |
JP2003084298A (ja) | 平面表示装置 | |
JP3213072B2 (ja) | 液晶表示装置 | |
JPH10161084A (ja) | 液晶表示装置およびその駆動方法 | |
JP2002072981A (ja) | 液晶表示装置 | |
JPH1184416A (ja) | 液晶表示素子 | |
JP2002202493A (ja) | 液晶表示装置 | |
JPH08179369A (ja) | 薄膜トランジスタ液晶表示装置およびその駆動法 | |
JP2001183698A (ja) | 液晶表示素子 |