JPH0769925B2 - 情報収集システム - Google Patents
情報収集システムInfo
- Publication number
- JPH0769925B2 JPH0769925B2 JP62135798A JP13579887A JPH0769925B2 JP H0769925 B2 JPH0769925 B2 JP H0769925B2 JP 62135798 A JP62135798 A JP 62135798A JP 13579887 A JP13579887 A JP 13579887A JP H0769925 B2 JPH0769925 B2 JP H0769925B2
- Authority
- JP
- Japan
- Prior art keywords
- information
- memory
- signal
- outputting
- serial
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000001514 detection method Methods 0.000 claims description 13
- 238000006243 chemical reaction Methods 0.000 claims description 12
- 238000010586 diagram Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
- Small-Scale Networks (AREA)
Description
【発明の詳細な説明】 (産業上の利用分野) 本発明は情報収集システムに関し、特に情報検出部より
シリアル情報により情報収集を行う情報収集システムに
関する。
シリアル情報により情報収集を行う情報収集システムに
関する。
(従来の技術) 従来、この種の情報収集システムは収集タイミング発生
回路より各情報検出部に順次、ストローブ信号を送出
し、ストローブ信号に同期して各情報検出部より出力さ
れた情報を情報収集部により順次、入力していた。
回路より各情報検出部に順次、ストローブ信号を送出
し、ストローブ信号に同期して各情報検出部より出力さ
れた情報を情報収集部により順次、入力していた。
(発明が解決しようとする問題点) 上述した従来の情報収集システムは、順次、各情報検出
部からストローブ信号が出力されるので、第1〜第nの
情報検出部まで情報を収集する際に時間差が生じ、第1
の情報検出部と第nの情報検出部とでは、情報の精度が
異なつてくると云う欠点がある。
部からストローブ信号が出力されるので、第1〜第nの
情報検出部まで情報を収集する際に時間差が生じ、第1
の情報検出部と第nの情報検出部とでは、情報の精度が
異なつてくると云う欠点がある。
また、各情報検出部に個々にストローブ信号線を備える
ため、信号線の数が多くなり、物理レベルで端子ネツ
ク、あるいはケーブルネツクになることもある。さら
に、ストローブ信号の有効時のみの情報を収集している
ため、ストローブ信号が無効時の情報は収集できないと
云う欠点がある。
ため、信号線の数が多くなり、物理レベルで端子ネツ
ク、あるいはケーブルネツクになることもある。さら
に、ストローブ信号の有効時のみの情報を収集している
ため、ストローブ信号が無効時の情報は収集できないと
云う欠点がある。
本発明の目的は、基準信号に同期して情報を出力し、さ
らに情報更新信号を受信したとき、受信するまでの間に
発生して保持していた情報を複数の情報検出部により更
新するとともに、常時、複数の情報検出部よりの情報を
シリアル/パラレル変換回路を介してメモに格納し、情
報を処理するためのマイクロプロセサに接続されたデー
タバスにメモリ内容を読出すことによつて上記欠点を除
去し、情報更新信号を出力することができるように構成
した情報収集システムを提供することにある。
らに情報更新信号を受信したとき、受信するまでの間に
発生して保持していた情報を複数の情報検出部により更
新するとともに、常時、複数の情報検出部よりの情報を
シリアル/パラレル変換回路を介してメモに格納し、情
報を処理するためのマイクロプロセサに接続されたデー
タバスにメモリ内容を読出すことによつて上記欠点を除
去し、情報更新信号を出力することができるように構成
した情報収集システムを提供することにある。
(問題点を解決するための手段) 前記目的を達成するために本発明による情報収集システ
ムは、基準信号に同期して情報を出力し、情報更新信号
を受信したとき、前記受信するまでの間に保持していた
情報を新たな情報として更新するための複数の情報検出
部と、前記情報を入力してシリアル/パラレル変換し、
第1のデータバスに前記情報を出力するためのシリアル
/パラレル変換回路と、前記データバスよりの情報を格
納し、処理を実行するマイクロプロセサに接続された第
2のデータバスに情報を出力するためのメモリと、前記
マイクロプロセサのアドレスバスからメモリ読出し信号
を入力し、前記メモリのメモリアドレスへメモリ制御信
号を出力し、前記シリアル/パラレル変換回路を制御す
るための第1の制御信号を出力し、前記情報検出部に基
準信号を出力するための収集タイミング発生回路と、前
記マイクロプロセサのアドレスバスへ出力制御信号を入
力し、前記情報更新信号を出力するためのOUTポートと
から構成されている。
ムは、基準信号に同期して情報を出力し、情報更新信号
を受信したとき、前記受信するまでの間に保持していた
情報を新たな情報として更新するための複数の情報検出
部と、前記情報を入力してシリアル/パラレル変換し、
第1のデータバスに前記情報を出力するためのシリアル
/パラレル変換回路と、前記データバスよりの情報を格
納し、処理を実行するマイクロプロセサに接続された第
2のデータバスに情報を出力するためのメモリと、前記
マイクロプロセサのアドレスバスからメモリ読出し信号
を入力し、前記メモリのメモリアドレスへメモリ制御信
号を出力し、前記シリアル/パラレル変換回路を制御す
るための第1の制御信号を出力し、前記情報検出部に基
準信号を出力するための収集タイミング発生回路と、前
記マイクロプロセサのアドレスバスへ出力制御信号を入
力し、前記情報更新信号を出力するためのOUTポートと
から構成されている。
(実 施 例) 次に、本発明について図面を参照して説明する。
第1図は、本発明による情報収集システムの一実施例を
示すブロツク図である。第1図において、101〜103はそ
れぞれ第1、第2、および第nの情報検出部、2は情報
収集部、3はマイクロプロセサ、7はシリアル/パラレ
ル変換回路、8はメモリ、9は収集タイミング発生回
路、10はOUTボートである。
示すブロツク図である。第1図において、101〜103はそ
れぞれ第1、第2、および第nの情報検出部、2は情報
収集部、3はマイクロプロセサ、7はシリアル/パラレ
ル変換回路、8はメモリ、9は収集タイミング発生回
路、10はOUTボートである。
第1図において、第1〜第nの情報検出部101〜103は信
号線4上の基準信号に同期して信号線6上に情報を出力
し、信号線5上の情報更新信号により情報を更新する。
また、情報収集部2は信号線6上の情報を入力し、パラ
レルデータはシリアル/パラレル変換回路7から信号線
13上に送出される。メモリ8は信号線13上のパラレルデ
ータを格納し、必要に応じてデータバス信号線14に出力
する。収集タイミング発生回路9はアドレスバス信号線
16上のアドレスおよびメモリ読出し信号線17上の読出し
信号を入力し、信号線15上へメモリ制御信号を送出し、
信号線11上へ制御信号を送出し、信号線4上へ基準信号
であるフレーム信号を送出する。OUTポート10は、信号
線5上へ情報更新信号を出力する。
号線4上の基準信号に同期して信号線6上に情報を出力
し、信号線5上の情報更新信号により情報を更新する。
また、情報収集部2は信号線6上の情報を入力し、パラ
レルデータはシリアル/パラレル変換回路7から信号線
13上に送出される。メモリ8は信号線13上のパラレルデ
ータを格納し、必要に応じてデータバス信号線14に出力
する。収集タイミング発生回路9はアドレスバス信号線
16上のアドレスおよびメモリ読出し信号線17上の読出し
信号を入力し、信号線15上へメモリ制御信号を送出し、
信号線11上へ制御信号を送出し、信号線4上へ基準信号
であるフレーム信号を送出する。OUTポート10は、信号
線5上へ情報更新信号を出力する。
信号線6上の情報は常時、シリアル/パラレル変換回路
7を介してメモリ8へ格納され、マイクロプロセサ3か
ら常時、メモリ8の内容を読出すことができる。マイク
ロプロセサ3はメモリ8から読出された情報を処理し、
マイクロプロセサ3の制御下でOTUポート10から情報更
新信号が出力される。さらに、信号線16,17にはマイク
ロプロセサ3から制御情報が送出され、シリアル/パラ
レル変換回路7およびメモリ8が制御される。
7を介してメモリ8へ格納され、マイクロプロセサ3か
ら常時、メモリ8の内容を読出すことができる。マイク
ロプロセサ3はメモリ8から読出された情報を処理し、
マイクロプロセサ3の制御下でOTUポート10から情報更
新信号が出力される。さらに、信号線16,17にはマイク
ロプロセサ3から制御情報が送出され、シリアル/パラ
レル変換回路7およびメモリ8が制御される。
これによつて、収集タイミング発生回路9は信号線4を
介して第1〜第nの情報検出部101〜103にフレーム信号
を送出する。
介して第1〜第nの情報検出部101〜103にフレーム信号
を送出する。
(発明の効果) 以上説明したように本発明は、基準信号に同期して情報
を出力し、さらに情報更新信号を受信したとき、受信す
るまでの間に発生して保持していた情報を複数の情報検
出部により更新するとともに、常時、複数の情報検出部
よりの情報をシリアル/パラレル変換回路を介してメモ
リに格納し、情報を処理するためのマイクロプロセサに
接続されたデータバスにメモリ内容を読出すことによつ
て、第1〜第nの情報検出部の間の情報の精度の差をな
くすことができ、また、フレーム信号や情報更新信号を
多重伝送できるため、物理レベルの端子ネツクやケーブ
ルネツクが解消され、さらに、常時、情報をメモリに格
納しているため、処理を実行するマイクロプロセサによ
り常時、メモリから情報を読出すことができると云う効
果がある。
を出力し、さらに情報更新信号を受信したとき、受信す
るまでの間に発生して保持していた情報を複数の情報検
出部により更新するとともに、常時、複数の情報検出部
よりの情報をシリアル/パラレル変換回路を介してメモ
リに格納し、情報を処理するためのマイクロプロセサに
接続されたデータバスにメモリ内容を読出すことによつ
て、第1〜第nの情報検出部の間の情報の精度の差をな
くすことができ、また、フレーム信号や情報更新信号を
多重伝送できるため、物理レベルの端子ネツクやケーブ
ルネツクが解消され、さらに、常時、情報をメモリに格
納しているため、処理を実行するマイクロプロセサによ
り常時、メモリから情報を読出すことができると云う効
果がある。
第1図は、本発明による情報収集システムの一実施例を
示すブロツク図である。 1……情報検出部、2……情報収集部 3……マイクロプロセサ 7……シリアル/パラレル変換回路 8……メモリ 9……収集タイミング発生回路 10……OUTポート 4〜6,11,13〜18……信号線
示すブロツク図である。 1……情報検出部、2……情報収集部 3……マイクロプロセサ 7……シリアル/パラレル変換回路 8……メモリ 9……収集タイミング発生回路 10……OUTポート 4〜6,11,13〜18……信号線
Claims (1)
- 【請求項1】基準信号に同期して情報を出力し、情報更
新信号を受信したとき、前記受信するまでの間に保持し
ていた情報を新たな情報として更新するための複数の情
報検出部と、 前記情報を入力してシリアル/パラレル変換し、第1の
データバスに前記情報を出力するためのシリアル/パラ
レル変換回路と、 前記データバスよりの情報を格納し、処理を実行するマ
イクロプロセサに接続された第2のデータバスに情報を
出力するためのメモリと、 前記マイクロプロセサのアドレスバスからメモリ読出し
信号を入力し、前記メモリのメモリアドレスへメモリ制
御信号を出力し、前記シリアル/パラレル変換回路を制
御するための第1の制御信号を出力し、前記情報検出部
に基準信号を出力するための収集タイミング発生回路
と、 前記マイクロプロセサのアドレスバスへ出力制御信号を
入力し、前記情報更新信号を出力するためのOUTポート
とを具備して構成したことを特徴とする情報収集システ
ム。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62135798A JPH0769925B2 (ja) | 1987-05-29 | 1987-05-29 | 情報収集システム |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62135798A JPH0769925B2 (ja) | 1987-05-29 | 1987-05-29 | 情報収集システム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63298676A JPS63298676A (ja) | 1988-12-06 |
| JPH0769925B2 true JPH0769925B2 (ja) | 1995-07-31 |
Family
ID=15160070
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62135798A Expired - Lifetime JPH0769925B2 (ja) | 1987-05-29 | 1987-05-29 | 情報収集システム |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0769925B2 (ja) |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS49114846A (ja) * | 1973-02-28 | 1974-11-01 | ||
| DE2443869A1 (de) * | 1973-12-08 | 1975-06-12 | Ibm | Digitaldatenuebertragungsanlage |
| JPS5917455B2 (ja) * | 1974-02-20 | 1984-04-21 | 三菱電機株式会社 | デ−タ受渡し方式 |
-
1987
- 1987-05-29 JP JP62135798A patent/JPH0769925B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPS63298676A (ja) | 1988-12-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0237106B1 (en) | a method and a system for synchronizing clocks in a bus type local network | |
| EP0347929A3 (en) | Parallel processor | |
| JPH0769925B2 (ja) | 情報収集システム | |
| JPS5464903A (en) | Information monitor processor | |
| JP2000172974A (ja) | 検知装置 | |
| JP2708366B2 (ja) | データ処理システム及びその補助制御装置 | |
| JP2569210B2 (ja) | 伝播信号処理装置及びプロセッサシステム | |
| US5233605A (en) | Method for assuring fidelity of a summing process | |
| JP2697021B2 (ja) | アラーム収集方式 | |
| JPH0247138B2 (ja) | Jushindeetaseigyoyojohohatsuseisochi | |
| JP2826326B2 (ja) | データ収集方式 | |
| JPH0818562A (ja) | 時分割多重通信装置 | |
| SU1264196A1 (ru) | Устройство дл обмена информацией | |
| SU972499A2 (ru) | Устройство дл управлени вводом информации в электронную вычислительную машину | |
| JPH04152730A (ja) | 多重化データ伝送方式 | |
| JP3153836B2 (ja) | 多重化警報信号処理回路 | |
| JPS63211998A (ja) | アラ−ムデ−タ収集回路 | |
| JPH023235B2 (ja) | ||
| JPH0696232A (ja) | データ収集処理システム | |
| JPS6153850A (ja) | 受信デ−タ正常異常判断方式 | |
| JPS62213333A (ja) | デ−タ伝送方式 | |
| JP2531207B2 (ja) | チャネル装置 | |
| JPS5972845A (ja) | 非同期式デ−タ受信回路 | |
| JPS6384399A (ja) | ボタン電話装置 | |
| JPH1056444A (ja) | 時刻同期データ送出回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| EXPY | Cancellation because of completion of term |