JPH0767181B2 - 再生fm信号処理用半導体集積回路 - Google Patents
再生fm信号処理用半導体集積回路Info
- Publication number
- JPH0767181B2 JPH0767181B2 JP1240759A JP24075989A JPH0767181B2 JP H0767181 B2 JPH0767181 B2 JP H0767181B2 JP 1240759 A JP1240759 A JP 1240759A JP 24075989 A JP24075989 A JP 24075989A JP H0767181 B2 JPH0767181 B2 JP H0767181B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- correlation
- level
- decorrelation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/87—Regeneration of colour television signals
- H04N9/88—Signal drop-out compensation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/02—Analogue recording or reproducing
- G11B20/06—Angle-modulation recording or reproducing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/79—Processing of colour television signals in connection with recording
- H04N9/7908—Suppression of interfering signals at the reproducing side, e.g. noise
Description
【発明の詳細な説明】 [発明の目的] (産業上の利用分野) この発明は集積回路化されたビデオ・テープ・レコーダ
の再生信号処理系に係り、特にドロップアウト補償、輝
度信号のくし型フィルタ、クロマ・ノイズ・リダクショ
ン等の処理を行う再生FM信号処理用半導体集積回路に関
する。
の再生信号処理系に係り、特にドロップアウト補償、輝
度信号のくし型フィルタ、クロマ・ノイズ・リダクショ
ン等の処理を行う再生FM信号処理用半導体集積回路に関
する。
(従来の技術) ビデオ・テープ・レコーダ(以下、VTRと称する)では
一般に、テープからの再生FM信号に信号の欠落が発生
し、再生画面上にノイズが生じることを防止するために
ドロップアウト補償系を設けるようにしている。さらに
VTRではクロマ・ノイズ・リダクション(CNR)処理を行
うために、再生FM信号を復調して得られた輝度信号を用
いて非相関/相関処理系により非相関/相関信号を発生
するようにしている。
一般に、テープからの再生FM信号に信号の欠落が発生
し、再生画面上にノイズが生じることを防止するために
ドロップアウト補償系を設けるようにしている。さらに
VTRではクロマ・ノイズ・リダクション(CNR)処理を行
うために、再生FM信号を復調して得られた輝度信号を用
いて非相関/相関処理系により非相関/相関信号を発生
するようにしている。
従来、上記のドロップアウト補償系と非相関/相関処理
系の回路は同じ集積回路内に全く独立した状態で構成さ
れており、なおかつドロップアウト補償用のパルス信号
(DOCパルス)と非相関/相関パルスとはそれぞれ専用
の端子から集積回路の外部に出力されている。
系の回路は同じ集積回路内に全く独立した状態で構成さ
れており、なおかつドロップアウト補償用のパルス信号
(DOCパルス)と非相関/相関パルスとはそれぞれ専用
の端子から集積回路の外部に出力されている。
(発明が解決しようとする課題) このように従来では、ドロップアウト補償系と非相関/
相関処理系の回路とを全く独立に構成しているため、そ
れぞれに専用の出力端子を必要としている。ところで、
最近のVTR用集積回路は多機能化が進み、外部端子の数
も増加する傾向にある。しかしながら、外部端子数の増
加はチップサイズの大型化を招き、VTRの製造コストを
高くしてしまうので、端子の数はできるだけ減らす必要
がある。
相関処理系の回路とを全く独立に構成しているため、そ
れぞれに専用の出力端子を必要としている。ところで、
最近のVTR用集積回路は多機能化が進み、外部端子の数
も増加する傾向にある。しかしながら、外部端子数の増
加はチップサイズの大型化を招き、VTRの製造コストを
高くしてしまうので、端子の数はできるだけ減らす必要
がある。
この発明は上記のような事情を考慮してなされたもので
あり、その目的は、同一集積回路内にドロップアウト補
償系と非相関/相関処理系の回路を含み、外部端子の数
を従来よりも減らすことができる再生FM信号処理用半導
体集積回路を提供することにある。
あり、その目的は、同一集積回路内にドロップアウト補
償系と非相関/相関処理系の回路を含み、外部端子の数
を従来よりも減らすことができる再生FM信号処理用半導
体集積回路を提供することにある。
[発明の構成] (課題を解決するための手段) この発明の再生FM信号処理用半導体集積回路は、再生FM
信号の振幅レベルが所定値以下になったことを検出して
ドロップアウト信号を発生するドロップアウト信号発生
手段と、上記再生FM信号から復調された輝度信号を1水
平期間遅延する遅延手段と、上記遅延手段で遅延された
信号と遅延する前の元の輝度信号との間の差成分を得る
減算手段と、上記減算手段で得られた差成分をスライス
し、波形整形して非相関/相関信号を発生する非相関/
相関信号発生手段と、上記ドロップアウト信号と上記非
相関/相関信号とが供給され、ドロップアウト信号の発
生時には第1のレベルの信号を発生し、非相関/相関信
号が非相関状態の時には上記第1のレベルとは異なる第
2のレベルの信号を発生し、非相関/相関信号が相関状
態の時には上記第1及び第2のレベルとは異なる第3の
レベルの信号を発生する3値レベル信号発生手段と、上
記3値レベル信号発生手段から出力される信号を外部に
出力する外部端子とを具備したことを特徴とする。
信号の振幅レベルが所定値以下になったことを検出して
ドロップアウト信号を発生するドロップアウト信号発生
手段と、上記再生FM信号から復調された輝度信号を1水
平期間遅延する遅延手段と、上記遅延手段で遅延された
信号と遅延する前の元の輝度信号との間の差成分を得る
減算手段と、上記減算手段で得られた差成分をスライス
し、波形整形して非相関/相関信号を発生する非相関/
相関信号発生手段と、上記ドロップアウト信号と上記非
相関/相関信号とが供給され、ドロップアウト信号の発
生時には第1のレベルの信号を発生し、非相関/相関信
号が非相関状態の時には上記第1のレベルとは異なる第
2のレベルの信号を発生し、非相関/相関信号が相関状
態の時には上記第1及び第2のレベルとは異なる第3の
レベルの信号を発生する3値レベル信号発生手段と、上
記3値レベル信号発生手段から出力される信号を外部に
出力する外部端子とを具備したことを特徴とする。
(作 用) ドロップアウト信号発生手段で発生されたドロップアウ
ト信号と、非相関/相関信号発生手段で発生された非相
関/相関信号とから3値レベル信号発生手段により3値
のレベルの信号が発生され、この3値レベルの信号が同
一の端子から集積回路の外部に出力される。
ト信号と、非相関/相関信号発生手段で発生された非相
関/相関信号とから3値レベル信号発生手段により3値
のレベルの信号が発生され、この3値レベルの信号が同
一の端子から集積回路の外部に出力される。
(実施例) 以下、図面を参照してこの発明を実施例により説明す
る。
る。
第1図はこの発明に係る再生FM信号処理回路を内蔵した
集積回路の構成を示すブロック図である。図において、
図示しない磁気ヘッドによって得られた再生FM信号(PB
−FM)はドロップアウト検出回路11に供給される。この
ドロップアウト検出回路11は、再生FM信号の振幅レベル
を検出し、このレベルが一時的に極めて小さくなった場
合や0になった場合等にドロップアウト補償パルス(DO
Cパルス)を発生する周知のものであり、この回路11の
出力は加算回路12に供給される。この加算回路12の出力
は端子13から集積回路の外部に出力される。
集積回路の構成を示すブロック図である。図において、
図示しない磁気ヘッドによって得られた再生FM信号(PB
−FM)はドロップアウト検出回路11に供給される。この
ドロップアウト検出回路11は、再生FM信号の振幅レベル
を検出し、このレベルが一時的に極めて小さくなった場
合や0になった場合等にドロップアウト補償パルス(DO
Cパルス)を発生する周知のものであり、この回路11の
出力は加算回路12に供給される。この加算回路12の出力
は端子13から集積回路の外部に出力される。
一方、図示しない復調回路で上記再生FM信号から復調さ
れた再生輝度信号(PB−Y)は遅延回路14、減算回路15
及び加算回路16に並列に供給される。上記遅延回路14
は、上記再生輝度信号をその1水平期間に相当する時間
だけ遅延するものであり、その遅延出力は上記減算回路
15に供給される。減算回路15は、上記再生輝度信号から
上記遅延回路14の遅延出力を減算するものであり、その
出力は増幅回路17に供給される。この増幅回路17は上記
減算回路15の減算出力のレベルを適度に増幅するもので
あり、その増幅出力は第1の抵抗素子18を介してリミッ
タ回路19の一方入力端に、第2の抵抗素子20を介してこ
のリミッタ回路19の他方入力端にそれぞれ供給される。
上記リミッタ回路19は差動増幅回路構成のものであり、
その他方入力端と接地電位との間には交流信号バイパス
用及び直流信号蓄積用のコンデンサ21が接続されてい
る。従って、上記第2の抵抗素子20と上記コンデンサ21
との存在により、リミッタ回路19の他方入力端には上記
増幅回路17の増幅出力の直流成分のみが供給される。
れた再生輝度信号(PB−Y)は遅延回路14、減算回路15
及び加算回路16に並列に供給される。上記遅延回路14
は、上記再生輝度信号をその1水平期間に相当する時間
だけ遅延するものであり、その遅延出力は上記減算回路
15に供給される。減算回路15は、上記再生輝度信号から
上記遅延回路14の遅延出力を減算するものであり、その
出力は増幅回路17に供給される。この増幅回路17は上記
減算回路15の減算出力のレベルを適度に増幅するもので
あり、その増幅出力は第1の抵抗素子18を介してリミッ
タ回路19の一方入力端に、第2の抵抗素子20を介してこ
のリミッタ回路19の他方入力端にそれぞれ供給される。
上記リミッタ回路19は差動増幅回路構成のものであり、
その他方入力端と接地電位との間には交流信号バイパス
用及び直流信号蓄積用のコンデンサ21が接続されてい
る。従って、上記第2の抵抗素子20と上記コンデンサ21
との存在により、リミッタ回路19の他方入力端には上記
増幅回路17の増幅出力の直流成分のみが供給される。
上記リミッタ回路19はその他方入力端に得られる直流成
分と、上記増幅回路17の増幅出力とを比較することによ
り、上記増幅回路17の増幅出力を所定のスライスレベル
で制限するものであり、その出力は前記加算回路16に供
給されると共に、波形整形回路22を経由して前記加算回
路12に供給される。
分と、上記増幅回路17の増幅出力とを比較することによ
り、上記増幅回路17の増幅出力を所定のスライスレベル
で制限するものであり、その出力は前記加算回路16に供
給されると共に、波形整形回路22を経由して前記加算回
路12に供給される。
そして、上記加算回路12の出力は端子13を介して集積回
路の外部に出力され、また、上記加算回路16の出力は集
積回路内の他の回路に供給される。
路の外部に出力され、また、上記加算回路16の出力は集
積回路内の他の回路に供給される。
このような構成おいて、上記リミッタ回路19の出力は、
スライスレベル以下であれば相関となり、スライスレベ
ル以上であれば非相関であることにより、非相関/相関
信号となっている。従って、加算回路16によりこの非相
関/相関信号と元の再生輝度信号の加算が行われること
により、この加算回路16からは、輝度信号をくし型フィ
ルタを通過させた信号(くし型フィルタ出力)が出力さ
れる。
スライスレベル以下であれば相関となり、スライスレベ
ル以上であれば非相関であることにより、非相関/相関
信号となっている。従って、加算回路16によりこの非相
関/相関信号と元の再生輝度信号の加算が行われること
により、この加算回路16からは、輝度信号をくし型フィ
ルタを通過させた信号(くし型フィルタ出力)が出力さ
れる。
一方、加算回路12によりDOCパルスと上記非相関/相関
信号との加算が行われるため、端子13からはDOCパルス
と非相関/相関信号の加算信号が出力される。
信号との加算が行われるため、端子13からはDOCパルス
と非相関/相関信号の加算信号が出力される。
このように上記実施例回路によれば、従来ではそれぞれ
専用の出力端子から出力していた2種類の信号を一つの
端子から出力するようにしたので、従来に比べて端子の
数を減らすことができる。なお、一つの端子から2種類
の信号が出力されるため、この端子の信号を受けて処理
を行う外部回路ではこの2種類の信号を区別する必要が
あるが、これは後に説明するように3値の電圧レベルを
加算回路12で発生するようにすれば容易に区別が可能で
ある。
専用の出力端子から出力していた2種類の信号を一つの
端子から出力するようにしたので、従来に比べて端子の
数を減らすことができる。なお、一つの端子から2種類
の信号が出力されるため、この端子の信号を受けて処理
を行う外部回路ではこの2種類の信号を区別する必要が
あるが、これは後に説明するように3値の電圧レベルを
加算回路12で発生するようにすれば容易に区別が可能で
ある。
第2図は上記実施例回路におけるリミッタ回路の具体的
な構成を示す回路図である。この回路は、前記第1、第
2の抵抗素子18,20を介して伝達される前記増幅回路17
の出力が各ベースに供給されるエミッタ結合された差動
対トランジスタ31と、この差動対トランジスタ31の負荷
回路32とから構成されている。そして、上記差動対トラ
ンジスタ31の一方のトランジスタ33のベースと接地電位
との間に前記コンデンサ21が接続されることにより、そ
のベースには前記スライスレベルを決定するための直流
バイアス電位が得られる。他方、差動対トランジスタ31
の他方のトランジスタ34のベースにはこの直流バイアス
電位に交流信号成分が重畳された信号が供給される。
な構成を示す回路図である。この回路は、前記第1、第
2の抵抗素子18,20を介して伝達される前記増幅回路17
の出力が各ベースに供給されるエミッタ結合された差動
対トランジスタ31と、この差動対トランジスタ31の負荷
回路32とから構成されている。そして、上記差動対トラ
ンジスタ31の一方のトランジスタ33のベースと接地電位
との間に前記コンデンサ21が接続されることにより、そ
のベースには前記スライスレベルを決定するための直流
バイアス電位が得られる。他方、差動対トランジスタ31
の他方のトランジスタ34のベースにはこの直流バイアス
電位に交流信号成分が重畳された信号が供給される。
第3図は上記実施例回路における3値電圧レベル発生回
路としての加算回路12の出力信号の一例を示す図であ
る。前記ドロップアウト検出回路11でDOCパルスが発生
されたとき、加算回路12の出力レベルは最も高いレベル
(DOCレベル)になる。また、非相関/相関信号が非相
関状態のとき、加算回路12の出力レベルはDOCレベルの
次に高いレベル(非相関レベル)となる。さらに、非相
関/相関信号が相関状態のとき、加算回路12の出力レベ
ルは最も低いレベル(ノーマルレベル)となる。従っ
て、前記端子に接続された外部回路に、DOCレベルと非
相関レベルとの間のレベルをスライスレベルとし、入力
レベルがこのスライスレベルに対して高いか低いかを検
出する第1のレベル検出回路と、非相関レベルとノーマ
ルレベルとの間のレベルをスライスレベルとし、入力レ
ベルがこのスライスレベルに対して高いか低いかを検出
する第2のレベル検出回路とを設けることによって、前
記2種類の信号を認識することが可能である。
路としての加算回路12の出力信号の一例を示す図であ
る。前記ドロップアウト検出回路11でDOCパルスが発生
されたとき、加算回路12の出力レベルは最も高いレベル
(DOCレベル)になる。また、非相関/相関信号が非相
関状態のとき、加算回路12の出力レベルはDOCレベルの
次に高いレベル(非相関レベル)となる。さらに、非相
関/相関信号が相関状態のとき、加算回路12の出力レベ
ルは最も低いレベル(ノーマルレベル)となる。従っ
て、前記端子に接続された外部回路に、DOCレベルと非
相関レベルとの間のレベルをスライスレベルとし、入力
レベルがこのスライスレベルに対して高いか低いかを検
出する第1のレベル検出回路と、非相関レベルとノーマ
ルレベルとの間のレベルをスライスレベルとし、入力レ
ベルがこのスライスレベルに対して高いか低いかを検出
する第2のレベル検出回路とを設けることによって、前
記2種類の信号を認識することが可能である。
[発明の効果] 以上説明したようにこの発明によれば、同一集積回路内
にドロップアウト補償系と非相関/相関処理系の回路を
含み、外部端子の数を従来よりも減らすことができる再
生FM信号処理用半導体集積回路を提供することができ
る。
にドロップアウト補償系と非相関/相関処理系の回路を
含み、外部端子の数を従来よりも減らすことができる再
生FM信号処理用半導体集積回路を提供することができ
る。
第1図はこの発明に係る再生FM信号処理回路を内蔵した
集積回路の構成を示すブロック図、第2図は上記実施例
回路の一部回路の具体的な構成を示す回路図、第3図は
上記実施例回路の一部回路の出力信号の一例を示す図で
ある。 11……ドロップアウト検出回路、12……加算回路、13…
…端子、14……遅延回路、15……減算回路、16……加算
回路、17……増幅回路、18……第1の抵抗素子、19……
リミッタ回路、20……第2の抵抗素子、21……コンデン
サ、22……波形整形回路。
集積回路の構成を示すブロック図、第2図は上記実施例
回路の一部回路の具体的な構成を示す回路図、第3図は
上記実施例回路の一部回路の出力信号の一例を示す図で
ある。 11……ドロップアウト検出回路、12……加算回路、13…
…端子、14……遅延回路、15……減算回路、16……加算
回路、17……増幅回路、18……第1の抵抗素子、19……
リミッタ回路、20……第2の抵抗素子、21……コンデン
サ、22……波形整形回路。
Claims (1)
- 【請求項1】再生FM信号の振幅レベルが所定値以下にな
ったことを検出してドロップアウト信号を発生するドロ
ップアウト信号発生手段と、 上記再生FM信号から復調された輝度信号を1水平期間遅
延する遅延手段と、 上記遅延手段で遅延された信号と遅延する前の元の輝度
信号との間の差成分を得る減算手段と、 上記減算手段で得られた差成分をスライスし、波形整形
して非相関/相関信号を発生する非相関/相関信号発生
手段と、 上記ドロップアウト信号と上記非相関/相関信号とが供
給され、ドロップアウト信号の発生時には第1のレベル
の信号を発生し、非相関/相関信号が非相関状態の時に
は上記第1のレベルとは異なる第2のレベルの信号を発
生し、非相関/相関信号が相関状態の時には上記第1及
び第2のレベルとは異なる第3のレベルの信号を発生す
る3値レベル信号発生手段と、 上記3値レベル信号発生手段から出力される信号を外部
に出力する外部端子と を具備したことを特徴とする再生FM信号処理用半導体集
積回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1240759A JPH0767181B2 (ja) | 1989-09-19 | 1989-09-19 | 再生fm信号処理用半導体集積回路 |
US07/582,079 US5150220A (en) | 1989-09-19 | 1990-09-14 | Video signal-processing circuit for outputting a drop out signal superimposed on a correlation/noncorrelation signal |
DE69026994T DE69026994T2 (de) | 1989-09-19 | 1990-09-19 | Integrierte Halbleiterschaltung für die Videosignalverarbeitung |
EP90118014A EP0418854B1 (en) | 1989-09-19 | 1990-09-19 | Semiconductor integrated circuit for video signal processing |
KR1019900014802A KR940000972B1 (ko) | 1989-09-19 | 1990-09-19 | 재생 fm신호처리회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1240759A JPH0767181B2 (ja) | 1989-09-19 | 1989-09-19 | 再生fm信号処理用半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03104390A JPH03104390A (ja) | 1991-05-01 |
JPH0767181B2 true JPH0767181B2 (ja) | 1995-07-19 |
Family
ID=17064295
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1240759A Expired - Fee Related JPH0767181B2 (ja) | 1989-09-19 | 1989-09-19 | 再生fm信号処理用半導体集積回路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5150220A (ja) |
EP (1) | EP0418854B1 (ja) |
JP (1) | JPH0767181B2 (ja) |
KR (1) | KR940000972B1 (ja) |
DE (1) | DE69026994T2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5528239A (en) * | 1992-04-17 | 1996-06-18 | Crystal Semiconductor Corporation | Low noise transmission of output data from a delta-sigma modulator |
US5473441A (en) * | 1992-06-12 | 1995-12-05 | Fuji Photo Film Co., Ltd. | Video signal reproduction processing method and apparatus for reproduction of a recorded video signal as either a sharp still image or a clear moving image |
JP4723666B2 (ja) * | 2009-12-14 | 2011-07-13 | 株式会社マースエンジニアリング | 景品払出機および景品払出システム |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL7503049A (nl) * | 1975-03-14 | 1976-09-16 | Philips Corp | Inrichting voor het kompenseren van signaal- uitvallen in een hoekgemoduleerd signaal. |
JPS6023554B2 (ja) * | 1975-09-16 | 1985-06-07 | 松下電器産業株式会社 | カラ−テレビジヨン信号の記録方式 |
JPS54143021A (en) * | 1978-04-28 | 1979-11-07 | Sony Corp | Processing circuit of video signal |
JPS5782209A (en) * | 1980-11-06 | 1982-05-22 | Sony Corp | Pcm-video switching device |
US4510530A (en) * | 1981-06-26 | 1985-04-09 | Hitachi, Ltd. | Signal reproducing circuit for a video tape recorder |
JPS58122223U (ja) * | 1982-02-08 | 1983-08-19 | パイオニアビデオ株式会社 | ドロツプアウト補償回路 |
JPS5913481A (ja) * | 1982-07-14 | 1984-01-24 | Matsushita Electric Ind Co Ltd | ドロツプアウト補償装置 |
JPS5937788A (ja) * | 1982-08-27 | 1984-03-01 | Hitachi Ltd | ライン相関およびドロツプアウト補償回路 |
US4591925A (en) * | 1983-04-06 | 1986-05-27 | Ampex Corporation | Encoded dropout compensator system |
JPS60130278A (ja) * | 1983-12-16 | 1985-07-11 | Matsushita Electric Ind Co Ltd | 輝度信号処理装置 |
US4682251A (en) * | 1984-03-21 | 1987-07-21 | Victor Company Of Japan, Ltd. | Video signal reproducing apparatus having a noise reduction circuit |
JPS6167385A (ja) * | 1984-09-11 | 1986-04-07 | Matsushita Electric Ind Co Ltd | 色信号処理装置 |
JPS61158288A (ja) * | 1984-12-29 | 1986-07-17 | Sony Corp | 映像信号の再生装置 |
JPS6223293A (ja) * | 1985-07-23 | 1987-01-31 | Victor Co Of Japan Ltd | 映像信号再生装置 |
GB2196509B (en) * | 1986-10-17 | 1990-07-11 | Sony Corp | Circuit for processing colour video signal |
-
1989
- 1989-09-19 JP JP1240759A patent/JPH0767181B2/ja not_active Expired - Fee Related
-
1990
- 1990-09-14 US US07/582,079 patent/US5150220A/en not_active Expired - Lifetime
- 1990-09-19 DE DE69026994T patent/DE69026994T2/de not_active Expired - Fee Related
- 1990-09-19 KR KR1019900014802A patent/KR940000972B1/ko not_active IP Right Cessation
- 1990-09-19 EP EP90118014A patent/EP0418854B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0418854B1 (en) | 1996-05-15 |
KR940000972B1 (ko) | 1994-02-07 |
JPH03104390A (ja) | 1991-05-01 |
DE69026994D1 (de) | 1996-06-20 |
KR910006954A (ko) | 1991-04-30 |
US5150220A (en) | 1992-09-22 |
EP0418854A2 (en) | 1991-03-27 |
DE69026994T2 (de) | 1996-10-10 |
EP0418854A3 (en) | 1992-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS63121371A (ja) | 映像信号処理装置 | |
JPH0767181B2 (ja) | 再生fm信号処理用半導体集積回路 | |
CA2016444C (en) | Luminance signal/color signal separating circuit and noise reduction circuit using a comb filter | |
JPH0435923B2 (ja) | ||
JPS60212090A (ja) | くし形フイルタ | |
US4931857A (en) | Voltage controlled comb filter | |
JPH02186787A (ja) | Y/c分離回路 | |
JPS6245753B2 (ja) | ||
Owashi et al. | An integrated digital Y/C separator for S-VHS VCR | |
KR890006678Y1 (ko) | 비디오 디스크 플레이어의 드롭 아우트 보상회로 | |
JPS6412152B2 (ja) | ||
JPH01318485A (ja) | くし形フィルタ | |
JPS5853809Y2 (ja) | カラ−白黒検出装置 | |
JPH0666962B2 (ja) | 色信号処理装置 | |
KR910005586Y1 (ko) | 비디오 카세트 레코더의 화질 보상회로 | |
KR930001329Y1 (ko) | 글라스딜레이라인을이용한라인노이즈캔슬라회로 | |
JPS63149981A (ja) | 磁気記録再生装置 | |
JPH02301292A (ja) | くし形フィルタ回路 | |
JPS5937788A (ja) | ライン相関およびドロツプアウト補償回路 | |
JPH0683483B2 (ja) | くし形フイルタ | |
JPS5942619A (ja) | デ−タ打抜装置 | |
JPS63152210A (ja) | Pal搬送色信号のフイルタ回路 | |
JPH0244973A (ja) | ノイズ低減装置 | |
JPS62230291A (ja) | カラ−映像信号の信号処理回路 | |
JPH02216667A (ja) | 白ピーク反転現象補償回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |