JPH0727827A - モジュールおよびそれを用いた半導体集積回路装置 - Google Patents

モジュールおよびそれを用いた半導体集積回路装置

Info

Publication number
JPH0727827A
JPH0727827A JP5175032A JP17503293A JPH0727827A JP H0727827 A JPH0727827 A JP H0727827A JP 5175032 A JP5175032 A JP 5175032A JP 17503293 A JP17503293 A JP 17503293A JP H0727827 A JPH0727827 A JP H0727827A
Authority
JP
Japan
Prior art keywords
module
test
circuit
integrated circuit
semiconductor integrated
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5175032A
Other languages
English (en)
Inventor
Daisuke Omoda
大介 面田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP5175032A priority Critical patent/JPH0727827A/ja
Publication of JPH0727827A publication Critical patent/JPH0727827A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

(57)【要約】 【目的】 モジュール内にテスト回路を内蔵することに
よって、ICのピン数を増加させることなく、モジュー
ル間の結線を簡素化する。 【構成】 CBICモジュール1は、モジュールの主回
路である主回路2と、主回路2が正常に動作するかを外
部から電気的に検証するテスト回路3と、モジュール1
を単体でテストするための外部電気的信号を変換するテ
ストバスインターフェース4と、前記電気的信号を入出
力するテスト端子5と、モジュール間の信号の入出力を
行うモジュール端子6および他のモジュールに情報を転
送する共通路であるバス7により構成されている。半導
体集積回路装置は、これらのテスト回路3を内蔵したC
BICモジュール1で構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、モジュールおよびそれ
を用いた半導体集積回路装置、特に、CBIC(Cel
l Based Integlated Circui
t)用のモジュールおよびそれを用いて構成されたAS
IC(Application Specific I
C)製品等の半導体集積回路装置の動作テストに適用し
て有効な技術に関するものである。
【0002】
【従来の技術】本発明者が検討したところでは、この種
の複数のモジュールで構成されたセミカスタムの半導体
集積回路装置の動作テストの回路構成は、図3に示すよ
うに、各々のモジュール30の動作テストに必要な所定
の電気的信号の入出力を行うための端子をすべて半導体
集積回路装置の外部端子31に設けているものが考えら
れる。
【0003】また、本発明者の検討によれば、その他の
動作テストの回路構成として、図4に示すように、半導
体集積回路装置内に、各モジュールのテストを行うため
のテスト回路32と、テスト回路32に出力するための
信号およびテスト回路32からの出力信号を制御するた
めの制御回路33と、テスト用の所定の電気的信号の入
出力を行うための外部端子31および制御回路33から
の電気的信号を変換するためのテストバスインターフェ
ース34とを形成したものが考えられる。
【0004】これらのセミカスタム半導体集積回路装置
の動作テストは、いずれの場合においても、テスト用の
外部端子31に各種の所定の電気的信号を入力し、所定
の電気的信号が所定の外部端子31に出力されるかを測
定することによって行っている。
【0005】
【発明が解決しようとする課題】ところが、前記端子が
すべて個別に外部端子によって設けられている場合であ
ると、半導体集積回路装置内のモジュールが増加するこ
とによって、モジュールテスト用のピン数も多くなるの
で半導体集積回路装置が多ピン化してしまい、ピン数が
足りなくなってしまったり、半導体集積回路装置自体が
必要以上に大きくなってしまう。
【0006】また、それによって、基板上の実装密度が
下がってしまうことにもなる。
【0007】さらに、半導体集積回路装置内にテスト回
路等を形成する場合には、モジュール間の結線が複雑と
なり、また、テスト回路を付加するためにテスト用の論
理回路を設計しなければならないので、DA(Desi
gn Automation)化が困難となるので半導
体集積回路装置設計にかなりの熟練が必要となり、設計
開発も長期間に及んでしまう。
【0008】本発明の目的は、半導体集積回路装置のピ
ン数を増加させることなく、モジュール間の結線を簡素
化できるモジュールおよびそれを用いた半導体集積回路
装置を提供することにある。
【0009】本発明の前記並びにその他の目的と新規な
特徴は、本明細書の記述および添付図面から明らかにな
るであろう。
【0010】
【課題を解決するための手段】本願において開示される
発明のうち、代表的なものの概要を簡単に説明すれば、
以下のとおりである。
【0011】すなわち、モジュール内の微細な欠陥を検
出するためのテスト回路が、前記モジュール内部に形成
されたものである。
【0012】
【作用】上記のような構成の半導体集積回路装置によれ
ば、テスト用のテストピンをすべて外部リードに出す必
要がなくなるので、半導体集積回路装置のピン数を少な
くすることができる。
【0013】また、モジュール間結線でテスト回路を接
続する必要がなくなるので、回路設計が容易となり、設
計開発期間を短縮することができる。
【0014】
【実施例】以下、本発明の実施例を図面に基づいて詳細
に説明する。
【0015】図1は、本発明の一実施例によるCBIC
モジュールの構成図、図2は、本発明の一実施例である
CBICモジュールを用いた半導体集積回路装置の構成
図である。
【0016】本実施例において、図1に示すように、C
BICモジュール1は、モジュールの主回路で構成され
ている主回路2と、この主回路2の回路が正常に動作す
るかを外部から電気的に検証するための回路であるテス
トレジスタよりなるテスト回路3と、CBICモジュー
ル1を単体でテストするための外部からの電気的信号を
変換するテストバスインターフェース4と、前記電気的
信号を入出力するためのテスト制御端子5と、CBIC
モジュール1間の信号の入出力を行うモジュール端子6
および他のCBICモジュール1に情報を転送するため
の共通路であるバス7によって構成されている。
【0017】次に、前記CBICモジュール1を用いた
半導体集積回路装置8は、図2に示すように、複数のC
BICモジュール1で構成されている。それぞれのCB
ICモジュール1は、各々のバス7によって接続され、
モジュール端子6は、外部接続用の端子となる。また、
テスト制御端子5(図1に示す)は、それぞれのモジュ
ール間およびテスト信号を制御するための回路である制
御回路9に接続されている。
【0018】そして、制御回路9は、半導体集積回路装
置8の外部端子8aからのテスト用の電気的信号を変換
するためのテストバスインターフェース10に接続され
ている。
【0019】次に、本実施例の作用について説明する。
【0020】出荷検査用の図示しないテストボードによ
って、所定の外部端子8aにテスト用の電気的信号を入
力する。その信号は、テストバスインターフェース10
により信号変換され、制御回路9に入力される。
【0021】そして、制御回路9により制御されたテス
ト信号は、各CBICモジュール1のテスト制御端子5
を介して、各テスト回路3に入力される。この時、CB
ICモジュール1が正常の動作を行えば、各テスト回路
3から制御回路9に、所定の電気的信号が入力される。
【0022】次に、その信号は、制御回路9から出力さ
れ、テストバスインターフェース10によって所定の信
号に変換され、外部端子8aに出力される。そして、前
記テストボードによって、所定の信号が入力されたかの
確認を行う。
【0023】以上、本発明者によってなされた発明を実
施例に基づき説明したが、本発明は前記実施例に限定さ
れるものでなく、その要旨を逸脱しない範囲で種々変更
可能であることはいうまでもない。
【0024】たとえば、半導体集積回路装置8は、前記
実施例のようにすべてテスト回路内蔵のCBICモジュ
ール1を使用しなくても良く、テスト回路3が内蔵され
ていない既存のCBICモジュールとテスト回路3が内
蔵されたCBICモジュール1とを混合で使用すること
によって、テスト回路3の数を減少させることもでき
る。
【0025】
【発明の効果】本発明によって開示される発明のうち、
代表的なものによって得られる効果を簡単に説明すれ
ば、以下のとおりである。
【0026】(1)本発明によれば、すべてのテストピ
ンを出す必要がなくなるので、半導体集積回路装置の使
用ピン数を少なくすることができる。
【0027】(2)また、本発明では、CBICモジュ
ール毎にテスト回路を設けてあるので、半導体集積回路
装置のテストにおける論理回路の設計が容易となり、設
計開発期間が短縮される。
【図面の簡単な説明】
【図1】本発明の一実施例によるCBICモジュールの
構成図である。
【図2】本発明の一実施例であるCBICモジュールを
用いた半導体集積回路装置の構成図である。
【図3】本発明者により検討されたCBICモジュール
を用いた半導体集積回路装置の構成図である。
【図4】本発明者により検討されたCBICモジュール
を用いた半導体集積回路装置の構成図である。
【符号の説明】
1 CBICモジュール 2 主回路 3 テスト回路 4 テストバスインターフェース 5 テスト制御端子 6 モジュール端子 7 バス 8 半導体集積回路装置 8a 外部端子 9 制御回路 10 テストバスインターフェース 30 モジュール 31 外部端子 32 テスト回路 33 制御回路 34 テストバスインターフェース

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 モジュール内部の微細な欠陥を検出する
    ためのテスト回路が、前記モジュール内部に形成された
    ことを特徴とするモジュール。
  2. 【請求項2】 請求項1記載のモジュールを用いて構成
    されたことを特徴とする半導体集積回路装置。
JP5175032A 1993-07-15 1993-07-15 モジュールおよびそれを用いた半導体集積回路装置 Pending JPH0727827A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5175032A JPH0727827A (ja) 1993-07-15 1993-07-15 モジュールおよびそれを用いた半導体集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5175032A JPH0727827A (ja) 1993-07-15 1993-07-15 モジュールおよびそれを用いた半導体集積回路装置

Publications (1)

Publication Number Publication Date
JPH0727827A true JPH0727827A (ja) 1995-01-31

Family

ID=15989032

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5175032A Pending JPH0727827A (ja) 1993-07-15 1993-07-15 モジュールおよびそれを用いた半導体集積回路装置

Country Status (1)

Country Link
JP (1) JPH0727827A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6581171B1 (en) 1999-04-16 2003-06-17 Infineon Technologies Ag Circuit configuration for the burn-in test of a semiconductor module

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6581171B1 (en) 1999-04-16 2003-06-17 Infineon Technologies Ag Circuit configuration for the burn-in test of a semiconductor module

Similar Documents

Publication Publication Date Title
JP2827229B2 (ja) 半導体集積回路
US7472321B2 (en) Test apparatus for mixed-signal semiconductor device
US7579689B2 (en) Integrated circuit package, and a method for producing an integrated circuit package having two dies with input and output terminals of integrated circuits of the dies directly addressable for testing of the package
JPH0394183A (ja) 半導体集積回路の試験方法及び回路
EP0414014B1 (en) Semiconductor device and method of testing the same
JPH0727827A (ja) モジュールおよびそれを用いた半導体集積回路装置
JP2000022072A (ja) マルチチップモジュール
JPH02105452A (ja) 半導体集積回路の出力回路
JPH11183548A (ja) Ic接続試験方法
JPH1038977A (ja) 統合化集積回路
JPH03115873A (ja) 半導体集積回路
JPH112664A (ja) バウンダリスキャンレジスタ
JPH06232295A (ja) 集積回路
JPH11248802A (ja) 半導体装置
JPH05341014A (ja) 半導体モジュール装置、半導体モジュール単体及び試験方法
JPH04128666A (ja) 半導体集積回路
JPH04339428A (ja) 信号伝送方法と試験回路
JPH05121501A (ja) 半導体集積回路
JPH1090360A (ja) Lsi端子のショート/オープン検査装置
JPH03293572A (ja) 基板部品検査回路
JPH0519012A (ja) バーンインテスト装置
JPH02141813A (ja) 半導体装置
JPH0317577A (ja) 半導体集積回路
JPH0712901A (ja) バウンダリスキャン機能付icソケット
JP2002311103A (ja) 試験用コネクタを備えた電子回路ユニット