JPH07117889B2 - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPH07117889B2
JPH07117889B2 JP1031147A JP3114789A JPH07117889B2 JP H07117889 B2 JPH07117889 B2 JP H07117889B2 JP 1031147 A JP1031147 A JP 1031147A JP 3114789 A JP3114789 A JP 3114789A JP H07117889 B2 JPH07117889 B2 JP H07117889B2
Authority
JP
Japan
Prior art keywords
display
data
screen
controller
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1031147A
Other languages
English (en)
Other versions
JPH02211521A (ja
Inventor
弘保 飯田
文也 小平
善夫 西岡
真幸 早田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Priority to JP1031147A priority Critical patent/JPH07117889B2/ja
Publication of JPH02211521A publication Critical patent/JPH02211521A/ja
Publication of JPH07117889B2 publication Critical patent/JPH07117889B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 A.産業上の利用分野 本発明は、ディスプレイ制御装置に関するものであり、
詳しくいえば、複数のアプリケーション或いは複数のホ
スト・コンピュータが1台のディスプレイ装置を同時に
使用するとき、分割画面でもってそれらアプリケーショ
ンに関する文字データを表示させるためのディスプレイ
制御装置に関するものである。
B.従来技術 走査型のディスプレイ装置では、分割画面でもって文字
データをカラー表示する場合、背景の色、カーソルの
色、最大表示行数、1行当りの走査線数、カーソルの走
査線位置等のような画面特有の属性、即ち画面属性(ス
クリーン・アトリビュート)を各画面ごとに変更するこ
とができないので、各画面が同じモードで表示されてい
た。これを解決するために、画面属性が設定されるレジ
スタを複数セット用意し、それぞれに各画面に対応して
画面属性を設定しておき、画面分割位置の水平帰線期間
に切り換えるという方法が考えられるがレジスタの数が
増大するのでコスト的に問題である。
特開昭59−160176号は、表示指定データ、例えば、高輝
度表示の有無、リバース表示の有無、点滅表示の有無、
カーソル表示色等を分割画面の各々に対応してメモリに
記憶しておき、画面分割位置の水平帰線期間にそれを読
出して制御部に設定するものを開示している。
しかし、水平帰線期間は、通常約5マイクロ秒程度の短
かい時間であるため精々20バイト程のデータしか読出す
ることができない。一般に画面属性データとして50バイ
ト以上のデータが必要とされており、従って、この従来
技術では各分割画面のための表示指定データの量はかな
り限定されることになる。又、この従来技術では、各表
示行ごとに属性を制御することはできない。
又、特開昭61−212892号は、各分割画面ごとに行単位で
表示文字および表示文字開始アドレス・データを記憶し
ておき、表示開始前の水平帰線期間に表示文字開始アド
レス・データを読出してアドレス・カウンタにセットす
ることにより当該行の表示文字の読出を行なうことを開
示している。これは単に分割画面の表示データを行単位
で管理するものであって、各画面単位で画面属性を制御
することはできない。
C.発明が解決しようとする問題点 同時表示される複数の分割画面に対する大量の各画面属
性データを、画面の走査期間中にディスプレイ・コント
ローラに設定することはできなかったが、本発明はこれ
を可能にするものである。
D.問題点を解決するための手段および作用 本発明では、分割画面の各々に対する画面属性データお
よびそのデータのアドレスを再生バッファに記憶してお
き、各画面の走査開始時の水平帰線期間にその記憶され
たアドレスを読出し、それに続く水平表示期間にその読
出されたアドレスに従って画面属性データを読出し、DM
A機構を使ってディスプレイ・コントローラのレジスタ
にそれをセットすると共にその水平表示期間中は文字デ
ータを表示しないように又は所定の画面分割線を表示す
るようにディスプレイ装置を制御する。
E.効果 画面属性データの読出しに水平表示期間を使うことによ
って大量のデータの読出しが可能となり、それらデータ
をレジスタにセットするのにDMA機構を使うことによっ
て高速のセット動作が可能となる。
又、画面属性データの読出し動作と表示データ文字の読
出し動作が同じ機構および制御によって行なわれるの
で、制御装置が単純化され、低コストの装置が可能とな
る。
F.実施例 第1図には、2台のホスト・コンピュータが1台のCRT
ディスプレイ装置の画面上に画面分割によってデータを
表示する場合の本発明の実施例が示される。図示のよう
に、ホスト・コンピュータ1およびホスト・コンピュー
タ2が通信制御装置3を介して表示制御装置4に接続さ
れており、ホスト・コンピュータ1の出力が制御装置4
の制御の下でCRTディスプレイ装置5の上側分割画面6
上に表示表示され、ホスト・コンピュータ2の出力が下
側分割画面7上に表示されるものとする。
表示制御装置4は、再生バッファ8を有し、そのバッフ
ァ8は、ディスプレイ装置5の上側分割画面6に関する
画面属性データを含むデータ行およびその画面6上に表
示されるべき文字データを含むデータ行を記憶するため
表示データ領域9、下側分割画面7に関する画面属性デ
ータを含むデータ行およびその画面7に表示されるべき
文字データ含むデータ行を記憶するための表示データ領
域10、領域9における各データ行の開始アドレスを記憶
するための行テーブル11、領域10における各データ行の
開始アドレスを記憶するための行テーブル12でもって構
成され、ホスト・コンピュータ1および2から領域9お
よび10への文字データの書込みはMPU13の制御の下に行
われる。又、バッファ8からのデータの読出しはタイミ
ング信号発生器14からのタイミング信号の制御の下にバ
ス・コントローラ15によって行われる。ディスプレイ・
コントローラ16はバス・コントローラ15から与えられた
画面属性データをDMA(直接メモリ・アクセス)機構17
によってI/Oレジスタ18又はパレット機構19に設定す
る。又、ディスプレイ・コントローラ16はバス・コント
ローラ15から与えられた文字データを文字発生器20を使
ってフオント・データに交換し、パレット機構により色
付けさせてディスプレイ5へ出力する。
第2図を参照して再生バッファ8の構成の概要を説明す
る。画面属性データおよび文字データを記憶する領域9
および10は、同様の構成を持つものであるのでその1つ
を第2図に示す。この領域には、文字コードおよび文字
属性コードより成る文字データが表示行ごとに記憶さ
れ、更にその画面に対する画面属性データが、DMA行に
記憶される。又、領域11および12も共に同様の構成を持
つので、その1つを第2図に示す。この領域には、対応
する領域9および10における文字データの各データ行の
開始アドレスおよびその行に関する行属性コードがテー
ブルの形で記憶される。この行属性コードは、例えば、
その行における2倍幅又は2倍高の文字表示の有無、セ
パレータ・ライン表示の有無等を表わすコードである。
第3図は、バス・コントローラ15のブロック図である。
このバス・コントローラはタイミング信号発生器14から
与えられる種々のタイミング信号によつてその動作が制
御される。タイミング信号発生器14は多数のカウンタよ
り成り、バス・コントローラ15およびディスプレイ・コ
ントローラ16における各回路へそれぞれ所定のタイミン
グで信号を供給するように構成されたもので、既存のタ
イミング信号発生器と基本的には同じ構成および機能を
持っている。
バス・コントローラ15における行テーブル・アドレス発
生回路21はタイミング信号発生器14からの所定の信号に
応答してバッファ8における行テーブル領域11又は12の
アドレスを逐次に発生する。再生アドレス発生回路22
は、バッファ8の行テーブル領域から読出されたアドレ
スを受取り、表示データ領域9又は10のDMA行における
各画面属性データ或は文字データのアドレスを発生す
る。セレクタ23は、タイミング信号に従って行テーブル
・アドレス発生回路21からのアドレス信号および再生ア
ドレス発生回路22からのアドレス信号を選択的に切り換
える。バッファAは再生バッファ8の表示データ領域か
ら読出された文字データのうち文字コードを受取り、デ
ィスプレイ・コントローラ16に送る。又、バッファBは
表示データ領域から読出された画面属性データ、文字デ
ータにおける文字属性コードおよび行テーブル領域から
読出された行属性コードを受取り、ディスプレイ・コン
トローラ16へ供給する。このバス・コントローラ15も既
存のバス・コントローラと基本的には同じ構成および機
能を持つものである。
第4図には、ディスプレイ・コントローラ16の構成がブ
ロック図で示される。ディスプレイ・コントローラ16は
バス・コントローラ15から供給された文字データのうち
の文字コードを受取る文字コード・ラッチ24および文字
属性コード又は行属性コードを受取る属性コード・ラッ
チ25を有する。文字コード・ラッチ24の出力は文字発生
器アドレス生成回路26においてアドレス信号に変換され
て文字発生器20に与えられる。文字発生器20では、その
アドレス信号に従ってフォント・データが読出される。
又、属性コード・ラッチ25の出力は属性コントローラ27
に与えられ、文字発生器20から供給されるフォント・デ
ータをその指定された属性に従って変換する。例えば、
文字属性コードで指定された走査線位置にアンダーライ
ンを付ける。シフト・レジスタ28は属性コントローラ27
から与えられた並列ビットを直列ビットに変換してカラ
ー・コントローラ29におけるセレクタ30に供給する。
カラー・コントローラ29は、前景カラー制御部31および
背景カラー制御部32を含み、前景カラー制御部31にはパ
レット機構19がある。前景カラー制御部31および背景カ
ラー制御部32からのカラー指定データは、それぞれ青強
制回路33および黒強制回路34を介してセレクタ30に供給
され、そのセレクタ30においてシフト・レジスタ28から
の直列ビットに付加されてビデオ信号コントローラ35に
与えられる。ビデオ信号コントローラ35は指定されたカ
ラーに色付けされたビデオ信号をCRTディスプレイ装置
に供給し、表示させる。なお、カラー・コントローラ29
における青強制回路33および黒強制回路35はタイミング
信号発生器14からのタイミング信号によって制御され、
青又は黒に強制されたカラー指定信号を選択的に発生す
ることが可能である。
DMAコントローラ17は、バス・コントローラ15から供給
された画面属性データのうちパレット・データをカラー
・コントローラ29の前景カラー制御部31におけるパレッ
ト機構19のメモリへDMA転送し、設定データをI/Oレジス
タ18へ転送してセットさせる。
次に、この表示制御装置の動作について説明する。ま
ず、オペレータは、この表示制御装置に接続されたディ
スプレイ装置が2つのホスト・コンピュータによって使
用されることを入力し、それがタイミング信号発生器14
にセットされる。従って、タイミング信号発生器は、そ
の後は、2つの分割画面による表示制御のためのタイミ
ング信号を発生する。次に、ホスト・プロセッサにおけ
るプログラム制御の下に、再生バッファ8の行テーブル
領域11および12に、DMA行および表示データ行の開始ア
ドレスおよび行属性データを有する行テーブルが書込ま
れる。更に、この行テーブルにおけるDMA行開始アドレ
スにより指定される表示データ領域9および10の行位置
(DMA行)に、各分割画面の画面属性データが書込まれ
る。なお、この画面属性データは、画面の背景色、カー
ソルの色、最大表示行数のような設定データの他にカラ
ー・パレット・データも含むものである。このようにし
て、再生バッファ8の行テーブル領域11及び12に行テー
ブルが書込まれ、表示データ領域9及び10に画面属性デ
ータが書込まれると準備完了状態になる。
ホスト・コンピュータ1又は2が表示されるべき文字デ
ータを通信制御装置3のバッファに供給すると、MPU13
は再生バッファ8における行テーブル領域11又は12の行
テーブルに従ってその文字データを表示データ領域9又
は10に書込む。
表示データ領域に書込まれた文字データをディスプレイ
装置上に表示するために、バス・コントローラ15は、ま
ず、垂直走査帰線期間中の最後の水平帰線期間におい
て、行テーブル・アドレス発生回路21(第3図)からの
アドレス信号でもって、行テーブル領域におけるDMA行
開始アドレスをアクセスする。このアクセスされたDMA
行開始アドレスに従って、上記水平帰線期間に続く水平
表示期間に表示データ領域9におけるDMA行が読出され
る。このようにして読出されたDMA行における画面属性
データはバッファBに供給され、更に所定のタイミング
信号によって、デイスプレイ・コントローラ16における
DMAコントローラ17に供給される。DMAコントローラ17
は、この供給されたデータのうち、設定データをI/Oレ
ジスタ18におよびパレット・データをパレット機構19の
メモリにDMA転送する。
以上のようにして、画面属性データがI/Oレジスタ18お
よびパレット機構19にロードされる。このように、この
ロード動作は、水平帰線期間に続く水平表示期間に行わ
れ、しかもDMA機構を用いて高速で行われるので、50バ
イト以上の大量の画面属性データをロードすることが可
能となる。又、この上側分割画面に対する画面属性デー
タのロード動作は、垂直帰線期間中の水平表示期間に行
われるので、ディスプレイ・コントローラ16からディス
プレイ装置5への表示信号の供給は抑止される。従っ
て、このロード動作が水平表示期間に行われるにもかか
わらず画面上には文字データの走査信号は表示されな
い。
このようにして例えば、上側分割画面6に対する画面属
性データがディスプレイ・コントローラ16にロードされ
ると、バス・コントローラ15は、タイミング信号によっ
て設定された行テーブル・アドレス発生回路21における
アドレス信号に従って、次の水平帰線期間に、バッファ
8の行テーブル領域11における第1行文字データ開始ア
ドレスおよび行属性データを読出す。この読出された行
属性データはバッファBに与えられ、更にディスプレイ
・コントローラ16の属性ラッチ25を介して属性コントロ
ーラ27に与えられる。又、バス・コントローラ15は、こ
の水平帰線期間に続く水平表示期間に、その読出された
第1行文字データ開始アドレスに従って表示データ領域
9の第1行文字データを読出し、その文字データのうち
文字コードをバッファAにそして文字属性コードをバッ
ファBに与える。更に、これらバッファAおよびBにお
けるデータはディスプレイ・コントローラ16のラッチ24
および25に供給される。ラッチ24の出力は文字発生器ア
ドレス生成回路26を介して文字発生器20からフォント・
データを発生させる。そのフォント・データはラッチ25
の属性コードに従って属性コントローラ27で変換され、
シフト・レジスタ28を介してカラー・コントローラ29に
与えられる。そこで、そのフォント・データは色付けさ
れてディスプレイ装置5へ出力され、上側分割画面6上
に文字が表示される。この文字表示動作中、タイミング
信号発生器14からの信号によって青強制回路33および黒
強制回路34が選択的に作動され、従って、画面上の文字
は、従来のカラー文字表示の場合と同様に、I/Oレジス
タ18における画面属性データおよびパレット機構19の制
御によってカラー表示されるか或いは青の前景および黒
の背景で表示される。
上側分割画面6が表示されてしまうと、タイミング信号
発生器14は次の水平帰線期間に下側分割画面7のための
DMA行開始アドレスを発生するよう、バス・コントロー
ラ15の行テーブル・アドレス発生回路21を制御する。従
って、前述のように、下側分割画面7に関する画面属性
データがI/Oレジスタ18およびパレット機構19にロード
される。このロード動作の時、前述のようにタイミング
信号発生器14からの信号によって青強制回路33又は黒強
制回路34が選択的に作動され、従ってこの期間における
走査線は強制的に青又は黒で表示される。即ち、画面6
および7の間に分割線が表示される。その後は、前述の
上側分割画面6における文字の表示と同様に、下側分割
画面7上に文字が表示される。
第5図は、前述のロード動作におけるバス・コントロー
ラ15およびディスプレイ・コントローラ16の動作のタイ
ミングを示すものであり、これについて更に詳細な説明
を行うまでもなく、当業者は本発明を容易に理解し得る
ものと考えられる。
【図面の簡単な説明】
第1図は本発明を実施した表示制御装置のブロック図、
第2図は上記表示制御装置における再生バッファを構成
概念を示す図、第3図は上記表示制御装置におけるバス
・コントローラのブロック図、第4図は上記表示制御装
置におけるディスプレイ・コントローラのブロック図、
第5図はバス・コントローラによるデータの読出しおよ
びディスプレイ・コントローラのデータ転送のタイミン
グを示す図である。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 早田 真幸 神奈川県大和市桜森2―15―13 シャトレ A201

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】相互に独立した複数のアプリケーションに
    おける文字データを、垂直方向に分割された分割画面で
    表示するように、走査型ディスプレイ装置を制御するた
    めの表示制御装置において、 各分割画面の属性を表わす画面属性データおよび各分割
    画面に表示されるべき文字データを行単位で記憶するた
    めの第1記憶手段と、 該第1記憶手段における前記画面属性データの行アドレ
    スおよび前記文字データの行アドレスを記憶するための
    第2記憶手段と、 水平帰線期間に前記第2記憶手段から行アドレスを読出
    し、該水平帰線期間に続く水平表示期間に該読出された
    行アドレスに従って前記第1記憶手段からデータを読出
    すためのバス・コントローラと、 前記水平表示期間において、前記バス・コントローラに
    より読出された画面属性データをレジスタに設定し、前
    記バス・コントローラより読出された文字データを該レ
    ジスタに設定された画面属性データに従って処理し、前
    記ディスプレイ装置へ供給するディスプレイ・コントロ
    ーラと、 より成る表示制御装置。
  2. 【請求項2】前記第2記憶手段は、文字データの行アド
    レスと共に当該行の行属性データを記憶することおよび
    前記バス・コントローラは、前記水平帰線期間に前記行
    属性データを読出し、前記ディスプレイ・コントローラ
    に供給することを特徴とする特許請求の範囲第1項記載
    の表示制御装置。
  3. 【請求項3】前記ディスプレイ・コントローラは、前記
    水平表示期間の間、画面分割線を表示するように前記デ
    ィスプレイ装置を制御すること特徴とする特許請求の範
    囲第1項記載の表示制御装置。
  4. 【請求項4】前記ディスプレイ・コントローラは、DMA
    機構を使って前記画面属性データをレジスタに設定する
    ことを特徴とする特許請求の範囲第1項記載の表示制御
    装置。
JP1031147A 1989-02-13 1989-02-13 表示制御装置 Expired - Lifetime JPH07117889B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1031147A JPH07117889B2 (ja) 1989-02-13 1989-02-13 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1031147A JPH07117889B2 (ja) 1989-02-13 1989-02-13 表示制御装置

Publications (2)

Publication Number Publication Date
JPH02211521A JPH02211521A (ja) 1990-08-22
JPH07117889B2 true JPH07117889B2 (ja) 1995-12-18

Family

ID=12323324

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1031147A Expired - Lifetime JPH07117889B2 (ja) 1989-02-13 1989-02-13 表示制御装置

Country Status (1)

Country Link
JP (1) JPH07117889B2 (ja)

Also Published As

Publication number Publication date
JPH02211521A (ja) 1990-08-22

Similar Documents

Publication Publication Date Title
JPH0377530B2 (ja)
JPS60258589A (ja) 文字図形表示回路
EP0195163B1 (en) Video converter device
US4591845A (en) Character and graphic signal generating apparatus
JPH07117889B2 (ja) 表示制御装置
JPH0120430B2 (ja)
JPS604988A (ja) 画像表示装置
JPH0720833A (ja) グラフィックスコンピュータ
JPS6138987A (ja) Crt制御装置
JP3005220B2 (ja) 走査型表示制御装置
JPH0469908B2 (ja)
JPS5893097A (ja) 色切換回路
JPS63153586A (ja) 画像表示装置
JPH0695272B2 (ja) 画像表示装置
JPH087555B2 (ja) 表示合成装置
JPS615288A (ja) 多色マルチフレ−ムの画像表示装置
JPH0437435B2 (ja)
JPS60195588A (ja) 表示制御装置
JPS60202478A (ja) 文字図形表示装置
JPH1011047A (ja) 画像表示制御装置
JPH0661036B2 (ja) 図形表示装置
JPH03105386A (ja) 表示器用コントローラ
JPS6364085A (ja) 表示制御装置
JPS60205584A (ja) カラ−グラフイツクデイスプレイ装置
JPS6330891A (ja) Crtコントロ−ラ