JPH0690186A - アンテナインピーダンス整合の自動制御装置 - Google Patents

アンテナインピーダンス整合の自動制御装置

Info

Publication number
JPH0690186A
JPH0690186A JP4265389A JP26538992A JPH0690186A JP H0690186 A JPH0690186 A JP H0690186A JP 4265389 A JP4265389 A JP 4265389A JP 26538992 A JP26538992 A JP 26538992A JP H0690186 A JPH0690186 A JP H0690186A
Authority
JP
Japan
Prior art keywords
matching
data
antenna
antenna impedance
impedance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4265389A
Other languages
English (en)
Inventor
Akira Nishigori
織 明 錦
Kiyoshi Amasawa
沢 清 天
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Faurecia Clarion Electronics Co Ltd
Original Assignee
Clarion Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Clarion Co Ltd filed Critical Clarion Co Ltd
Priority to JP4265389A priority Critical patent/JPH0690186A/ja
Publication of JPH0690186A publication Critical patent/JPH0690186A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Abstract

(57)【要約】 【目的】検出器などを必要としないアンテナインピーダ
ンス整合の自動制御装置を提供する。 【構成】受信機とアンテナのアンテナインピーダンスを
検出し、これに基づいてVSWRが最小となるマッチン
グデータを受信周波数毎に得てこれをメモリ4に記憶す
る。マイクロコンピュータ15からの周波数データに応
じてCPU5は該メモリ4からマッチングデータを読み
出し、このデータに基づいて整合器2を制御する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明はアンテナとのインピー
ダンスの整合を受信周波数に応じて整合制御するアンテ
ナインピーダンス整合の自動制御装置に関する。
【0002】
【従来の技術】アンテナと受信機間の整合器として、使
用周波数帯の切り換えに連動して自動的にプリセット値
によりマッチングとれるようにある受信周波数帯におい
てVSWRがある程度小さくなる回路定数を設定してお
き、その後VSWR計等の検出器を用いて調整を行う整
合器が、実公昭63ー16192号等により知られてい
る。またプラズマ利用装置におけるインピーダンス整合
回路として特開昭59ー2210号に開示されたものが
知られている。
【0003】
【発明が解決しようとする課題】しかし、従来の前者の
整合器の場合、VSWRが最小値となる制御を行い、周
波数帯の中の各使用周波数毎に微小制御を行う必要があ
る問題がある。また、周波数毎にアンテナと受信機入力
インピーダンスの変化を検出する検出器を必要とし、更
にそれに応じてVSWRを制御する回路が必要となる。
そのため、回路規模が大きくなると共に複雑化し、コス
ト高となる等の問題があった。また後者の回路の場合、
本来プラズマ利用の分野のものである上、可変コンデン
サを調整するためのモータ等を必要とし、装置が大型化
し精度も悪い等の問題があった。本発明は上記した従来
技術の問題点を解決し、検出器等を必要としないアンテ
ナインピーダンス整合の自動制御装置を提供することを
目的とする。
【0004】
【課題を解決するための手段】上記目的を達成するため
に本発明は、受信機とアンテナのアンテナインピーダン
スを受信周波数に応じて整合するアンテナインピーダン
ス整合の自動制御装置において、前記アンテナインピー
ダンスを検出し、該インピーダンス検出値に基づいてマ
ッチングデータを受信周波数毎に得ると共に、該データ
を記憶するマッチングデータ記憶手段と、前記受信時に
受信周波数に応答して対応する前記記憶されたマッチン
グデータを読み出し、該データに対応した整合制御信号
で整合用素子により定数を調整制御し、前記整合を自動
的に行う整合調整手段とを有することを特徴とする。
【0005】
【作用】アンテナインピーダンス検出値に基づいてマッ
チングデータを受信周波数毎に得る、該データをマッチ
ングデータ記憶手段に記憶する。整合調整手段は、受信
時に受信周波数に応答して対応する前記記憶されたマッ
チングデータを読み出し、該データに対応した整合制御
信号で整合用素子により定数を調整制御し、前記整合を
自動的に行う。
【0006】
【実施例】以下本発明の実施例を図面に基づいて説明す
る。本発明の好適な実施例においては周波数毎のインピ
ーダンスを予め求めておき、VSWRが最小となる整合
器の回路定数データをメモリに入力し、周波数切り換え
に応じてマイクロコンピュータよりPLL回路のブログ
ラマブル分周器へ送られる周波数信号を用いて、逐次該
データを読み出すことにより整合を行う。アンテナのイ
ンピーダンスは周波数により大きく変化するが、車載用
等においては人体の接近や天候等の環境によるインピー
ダンス変化は比較的小さいので無視できる。また受信機
入力インピーダンスは受信周波数より変化するが、同機
種間のばらつきは小さい。従ってインピーダンスに対す
る大体のマッチングデータと受信周波数がわかれば、ロ
スの少ない状態で受信でき、また検出器なども不要であ
る。以下具体的な構成を説明する。図1において、点線
で囲った部分Aは受信機内部のブロック図であり、Bは
受信機内部の局部発振PLL回路のブロック図である。
受信機はRFアンプ6、MIX7、BPF8を備えてお
り、またPLL回路は水晶発振器9、位相検波器10、
LPF11、VCO12、プログラマブル分周器13及
びプリスケータ14とマイクロコンピュータ15とを備
えている。これらの構成は従来周知のものと同一である
から説明を省略する。
【0007】マイクロコンピュータ15からプログラマ
ブル分周器13に送られる信号は受信周波数に対応して
おり、この信号をCPU5に入力するようになってい
る。この実施例では、予め所定周波数毎のアンテナ1と
受信入力端16のインピーダンスを測定しておき、VS
WRが最小となる両者間のマッチングデータを算出し、
このデータをCPU5に接続するメモリ4に入力してあ
る。即ちマッチングデータはVSWRが最小になる最適
データとなるように予め定められており、メモリ4に記
憶されている。CPU5はマイクロコンピュータ15か
らの信号を入力すると、その受信周波数におけるマッチ
ングデータをメモリ4から読み出して、このデータに基
づいて、整合器2を制御するように構成されている。3
はD/Aコンバータである。
【0008】整合器2の構成を図2に示す。この整合器
2においては直列に挿入したコイルと、直列及び並列に
挿入したコンデンサの定数を変化させることにより整合
をとるように構成されている。C1、C2、C3、C4、C
6、C7は直流カット用のコンデンサであり、RFC1、
RFC2、RFC3、RFC4は高周波カット用のコイル
である。またL1、L2、L3は整合用コイルであり、ダ
イオードD1、D2、D3、に順バイアス電流を流してオ
ンすることにより各定数の切り換えを行うようになって
いる。整合用コイルLの数は任意であり、整合の必要精
度に応じて決めれば良い。
【0009】Cv1、Cv2は整合用のバリキャップダイ
オードであり、D/Aコンバータ3からの印加電圧Vc
1、Vc2を変えて変化させるようになっている。なお、
R1、R2、R3はバイアス抵抗である。
【0010】図3にマッチングデータ読み出し動作のフ
ローチャートを示す。受信周波数を設定すると、マイク
ロコンピュータ15より受信周波数データがプログラマ
ブル分周器13及びCPU5に出力され、これによりC
PU5はまずVc1マッチングデータのアドレス指定を
行う(ステップ30)。これによりVc1マッチングデ
ータがD/Aコンバータ3へ出力される(ステップ3
1)。次いでCPU5はVc2マッチングデータのアド
レス指定を行い(ステップ32)、これによりVc2マ
ッチングデータがD/Aコンバータ3へ出力される(ス
テップ33)。同様にCPU5はVc3マッチングデー
タのアドレス指定を行い(ステップ34)、これにより
Vc3abcマッチングデータがD/Aコンバータ3へ
出力される(ステップ35)。
【0011】なお整合器2の構成は上記した実施例に限
定されるものではなく、他の種々の構成を採用すること
が可能である。例えば図4に示すようにコイルLと可変
コンデンサCを用いて、CPU5からの制御電圧により
制御するようにしても良い。更に図5に示すように並列
及び直列に接続したコイルLと可変コンデンサC’を追
加してマッチング精度を向上させるようにしても良い。
【0012】以上説明した構成によれば、マッチングデ
ータをメモリ4に入力するだけで整合を行うことが出
来、また周波数信号はPLL回路へ送られる信号を用い
るため、周波数毎に細かく且つ精度の高い整合が可能に
なる。
【0013】
【発明の効果】以上説明したように本発明によれば、マ
ッチングデータをマッチングデータ記憶手段に入力する
だけで、精度の高い整合を行うことが出来る効果があ
る。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図。
【図2】本発明の一実施例における整合器2の一例を示
すブロック図。
【図3】本発明の動作を説明するフローチャート図。
【図4】他の整合器2の実施例を示すブロック図。
【図5】更に他の整合器2の実施例を示すブロック図。
【符号の説明】
1:アンテナ、2:整合器、3:D/Aコンバータ、
4:メモリ、5:CPU、6:RFアンプ、7:MI
X、8:BPF、9:水晶発振器、10:位相検波器、
11:LPF、12:VCO、13:プログラマブル分
周器、14:プリスケータ、15:マイクロコンピュー
タ、16:受信入力端。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 受信機とアンテナのアンテナインピーダ
    ンスを受信周波数に応じて整合するアンテナインピーダ
    ンス整合の自動制御装置において、 前記アンテナインピーダンスを検出し、該インピーダン
    ス検出値に基づいてマッチングデータを受信周波数毎に
    得ると共に、該データを記憶するマッチングデータ記憶
    手段と、 前記受信時に受信周波数に応答して対応する前記記憶さ
    れたマッチングデータを読み出し、該データに対応した
    整合制御信号で整合用素子により定数を調整制御し、前
    記整合を自動的に行う整合調整手段と、 を有することを特徴とするアンテナインピーダンス整合
    の自動制御装置。
JP4265389A 1992-09-08 1992-09-08 アンテナインピーダンス整合の自動制御装置 Pending JPH0690186A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4265389A JPH0690186A (ja) 1992-09-08 1992-09-08 アンテナインピーダンス整合の自動制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4265389A JPH0690186A (ja) 1992-09-08 1992-09-08 アンテナインピーダンス整合の自動制御装置

Publications (1)

Publication Number Publication Date
JPH0690186A true JPH0690186A (ja) 1994-03-29

Family

ID=17416502

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4265389A Pending JPH0690186A (ja) 1992-09-08 1992-09-08 アンテナインピーダンス整合の自動制御装置

Country Status (1)

Country Link
JP (1) JPH0690186A (ja)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001223605A (ja) * 2000-02-09 2001-08-17 Kenwood Corp 移動通信端末
WO2006080304A1 (ja) * 2005-01-31 2006-08-03 Matsushita Electric Industrial Co., Ltd. インピーダンスの適応的な整合が可能な携帯無線装置
JP2006324773A (ja) * 2005-05-17 2006-11-30 Alps Electric Co Ltd 受信装置
WO2007004578A1 (ja) * 2005-07-01 2007-01-11 Matsushita Electric Industrial Co., Ltd. 無線通信装置
JP2007159083A (ja) * 2005-11-09 2007-06-21 Alps Electric Co Ltd アンテナ整合回路
JP2008113547A (ja) * 2006-10-06 2008-05-15 Semiconductor Energy Lab Co Ltd 整流回路、該整流回路を用いた半導体装置及びその駆動方法
JP2008306428A (ja) * 2007-06-07 2008-12-18 Fujitsu Ten Ltd インピーダンスマッチング回路、車載アンテナ装置、及び、統合アンテナ装置
JP2009044691A (ja) * 2007-08-10 2009-02-26 Toyota Motor Corp 無線受信装置
JP2010087768A (ja) * 2008-09-30 2010-04-15 Kenwood Corp アンテナ整合装置及びその制御方法
KR20110132378A (ko) * 2009-02-17 2011-12-07 에프코스 아게 적응형 임피던스 정합 네트워크
JP2012175399A (ja) * 2011-02-22 2012-09-10 Furuno Electric Co Ltd アンテナチューナ、無線通信システム、整合回路の回路定数設定方法、および整合回路の回路定数設定プログラム
US8351226B2 (en) 2006-10-06 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Rectifier circuit, semiconductor device using the rectifier circuit, and driving method thereof
US8463200B2 (en) 2010-05-20 2013-06-11 Denso Corporation Wireless communication apparatus
JP2014183352A (ja) * 2013-03-18 2014-09-29 Eibitsuto:Kk 無線機器のアンテナ構造

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001223605A (ja) * 2000-02-09 2001-08-17 Kenwood Corp 移動通信端末
US7528674B2 (en) 2005-01-31 2009-05-05 Panasonic Corporation Mobile radio apparatus capable of adaptive impedance matching
WO2006080304A1 (ja) * 2005-01-31 2006-08-03 Matsushita Electric Industrial Co., Ltd. インピーダンスの適応的な整合が可能な携帯無線装置
JP2006324773A (ja) * 2005-05-17 2006-11-30 Alps Electric Co Ltd 受信装置
WO2007004578A1 (ja) * 2005-07-01 2007-01-11 Matsushita Electric Industrial Co., Ltd. 無線通信装置
US8000379B2 (en) 2005-07-01 2011-08-16 Panasonic Corporation Radio communication apparatus
JP2007159083A (ja) * 2005-11-09 2007-06-21 Alps Electric Co Ltd アンテナ整合回路
JP2008113547A (ja) * 2006-10-06 2008-05-15 Semiconductor Energy Lab Co Ltd 整流回路、該整流回路を用いた半導体装置及びその駆動方法
US8351226B2 (en) 2006-10-06 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Rectifier circuit, semiconductor device using the rectifier circuit, and driving method thereof
KR101439819B1 (ko) * 2006-10-06 2014-09-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 정류 회로, 상기 정류 회로를 사용한 반도체 장치 및 그 구동방법
JP2008306428A (ja) * 2007-06-07 2008-12-18 Fujitsu Ten Ltd インピーダンスマッチング回路、車載アンテナ装置、及び、統合アンテナ装置
JP2009044691A (ja) * 2007-08-10 2009-02-26 Toyota Motor Corp 無線受信装置
JP2010087768A (ja) * 2008-09-30 2010-04-15 Kenwood Corp アンテナ整合装置及びその制御方法
KR20110132378A (ko) * 2009-02-17 2011-12-07 에프코스 아게 적응형 임피던스 정합 네트워크
JP2012518298A (ja) * 2009-02-17 2012-08-09 エプコス アクチエンゲゼルシャフト 適応インピーダンス整合ネットワーク
US8866561B2 (en) 2009-02-17 2014-10-21 Qualcomm Technologies, Inc. Adaptive impedance matching network
US8463200B2 (en) 2010-05-20 2013-06-11 Denso Corporation Wireless communication apparatus
JP2012175399A (ja) * 2011-02-22 2012-09-10 Furuno Electric Co Ltd アンテナチューナ、無線通信システム、整合回路の回路定数設定方法、および整合回路の回路定数設定プログラム
JP2014183352A (ja) * 2013-03-18 2014-09-29 Eibitsuto:Kk 無線機器のアンテナ構造

Similar Documents

Publication Publication Date Title
US5036295A (en) Frequency synthesizer allowing rapid frequency switching
JPH0690186A (ja) アンテナインピーダンス整合の自動制御装置
US7301414B2 (en) PLL circuit, radio-communication equipment and method of oscillation frequency control
CN100492879C (zh) 温度补偿型振荡器
EP0519145A1 (en) Electrically tuned RF receiver, apparatus and method therefor
US7777578B2 (en) Oscillator circuit, in particular for mobile radio
US6914489B2 (en) Voltage-controlled oscillator presetting circuit
US6175280B1 (en) Method and apparatus for controlling and stabilizing oscillators
EP0682413B1 (en) PLL frequency synthesizer
JPH10501108A (ja) 位相固定ループを制御する方法および位相固定ループ
JP2003234666A (ja) 無線機用半導体集積回路及び無線通信機
KR970019145A (ko) 라디오 수신기(Radio Receiver)
JPH07162280A (ja) 近接スイッチ
JP2000165261A (ja) 無線通信機の送信出力制御回路
JP2578951B2 (ja) アンテナ同調制御回路
JP2779270B2 (ja) 無線受信装置
JPH06152404A (ja) 周波数シンセサイザ
KR20000043986A (ko) 프로그래머블 피 엘 엘(phase locked loop:pll) 회로
JPH09116429A (ja) Vcoの発振周波数調整装置
JPH077385A (ja) ラジオ受信機
JPH1032513A (ja) 受信装置及びそれを含む通話装置並びに受信方法
KR100217418B1 (ko) 전압제어발진기의 주파수 조정회로
JPH0527067B2 (ja)
JPH11274951A (ja) 小電力無線装置
KR100269293B1 (ko) Ota필터의중심주파수제어장치

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees