JPH0669787A - 位相同期カウンタ - Google Patents

位相同期カウンタ

Info

Publication number
JPH0669787A
JPH0669787A JP22278892A JP22278892A JPH0669787A JP H0669787 A JPH0669787 A JP H0669787A JP 22278892 A JP22278892 A JP 22278892A JP 22278892 A JP22278892 A JP 22278892A JP H0669787 A JPH0669787 A JP H0669787A
Authority
JP
Japan
Prior art keywords
counter
count value
decoder
phase
external
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP22278892A
Other languages
English (en)
Inventor
Yasuhito Sakurai
康仁 桜井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP22278892A priority Critical patent/JPH0669787A/ja
Publication of JPH0669787A publication Critical patent/JPH0669787A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】 【目的】 外部同期信号の周期の長さに関係なく、ま
た、ノイズによる影響のない位相同期カウンタを提供す
ることを目的とする。 【構成】 初期カウント値を設定可能とし、その初期カ
ウント値をロードしてカウントするカウンタ1と、カウ
ンタ1からのカウント値をデコードするデコーダ2と、
外部から供給される外部同期信号を波形整形する波形整
形回路3とを備える位相同期カウンタにおいて、カウン
タ1のデータ入力に波形整形された同期信号Bを入力
し、デコーダ1からの出力により初期カウント値をロー
ドし、外部同期信号Bとデコーダ出力の位相がずれてい
る時は、初期カウント値を1カウントずらすように制御
する位相同期カウンタである。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、外部同期信号と内部同
期信号の位相を同期させてカウントするためのカウンタ
回路に関するものである。
【0002】
【従来の技術】一般にカウンタは、フリップフロップを
多段接続して構成されている。そして、所望の周期にお
いて、カウントを行うことができるようになっている。
これらのカウンタを用いて、所望のカウント値を得るた
めの方法としては、一般的に、カウント値をデコード回
路でデコードして、そのデコード出力により、リセット
(若しくはクリア)させる方法と、ある設定したカウン
ト値にカウンタのオーバーフロー毎にロードする方法が
知られている。
【0003】ところで、このようなカウンタは、クロッ
クを供給することにより、固定の周期のカウントを行う
ことができるが、例えば、このカウンタの位相制御を行
う方法としては、外部からのリファレンス信号でカウン
タをリセットしたり、ロードする方法がある。
【0004】図3に、外部からの外部同期(リファレン
ス)信号でリセットする構成を示す。図3において、1
はカウンタ、2はカウンタ1の値をデコードするデコー
ダである。そして、このカウンタ1には、クロックが供
給され、リセットには、外部同期信号B’が供給されて
いる。
【0005】従って、外部同期信号B’により、位相が
制御されたカウンタ出力が得られ、デコーダ2でデコー
ドされて、外部同期信号B’に位相同期した出力が得ら
れる。
【0006】ところが、この方法によれば、外部同期
(リファレンス)信号すなわち外部同期信号B’の周期
がカウント周期と同じか、若しくは、長い必要がある。
そして、カウント周期よりも短い場合では、外部同期
(リファレンス)信号を分周しなければならない。
【0007】また、この外部同期(リファレンス)信号
にノイズが混入した場合、ノイズでリセットがかかり、
カウント周期が大きく乱れてしまうという欠点があっ
た。
【0008】
【発明が解決しようとする課題】本発明は、上述した欠
点に鑑みなされたものであり、外部同期信号の周期の長
さに関係なく、また、ノイズによる影響のない位相同期
カウンタを提供することを目的とする。
【0009】
【課題を解決するための手段】本発明は、初期カウント
値を設定可能とし、その初期カウント値をロードしてカ
ウントするカウンタと、該カウンタからのカウント値を
デコードするデコーダと、外部から供給される外部同期
信号を波形整形する波形整形回路とを備える位相同期カ
ウンタにおいて、前記カウンタのデータ入力に前記波形
整形された同期信号を入力し、前記デコーダからの出力
により初期カウント値をロードし、前記外部同期信号と
前記デコーダ出力の位相がずれている時は、初期カウン
ト値を1カウントずらすことを特徴とする位相同期カウ
ンタである。
【0010】
【作用】本発明は、上述した構成とすることでカウンタ
のカウント値の位相と外部同期信号との位相がずれてい
る場合、外部同期信号周期毎にカウント値をずらし位相
を外部同期信号に近づけ一致させる。
【0011】
【実施例】本発明を、図面を参照しながら説明をする。
図1は、本発明の一実施例を示すブロック図である。図
2は、本発明の動作を説明するための波形図である。
【0012】まず、図1において、1はカウンタ、2は
デコーダ、3は外部同期信号を所定のパルス幅にし、さ
らに、ノイズを除去するための波形整形回路である。
【0013】以下、図1の動作を図2を参照しながら説
明する。カウンタ1は、クロックに基づいてカウントさ
れ、そして、デコーダ2でカウントされた値をデコード
する。一方、外部同期信号B’は、波形整形回路3で波
形整形されBのような外部同期信号を得る。
【0014】そして、その外部同期信号Bをカウンタ2
のデータ入力のLSBに入力されている。また、デコー
ダ2の出力は、カウンタ1のロードに入力されるように
構成されている。
【0015】ところで、デコーダ2の出力は、カウンタ
1のオーバーフローのタイミングが設定されており、カ
ウンタ1がオーバーフローになるとデコーダ2から出力
され、カウンタ1のロードに入力される。そのとき、カ
ウンタ1は、外部同期信号Bによりデータが入力されて
おり、しかも、その入力されるデータはLSBである。
このことから、このプリセットデータのロードによ
り、カウンタ1の初期値をプリセット値とし、カウント
するようになる。すなわち、カウンタ1は、カウントを
1カウントずらした周期でカウントをはじめる。
【0016】そして、次にくる外部同期信号Bとカウン
タ1のオーバーフローのタイミングすなわちデコード出
力とも一致しなければ、上述したのと同一の動作を行な
い1カウントずらした周期でカウントする。これを外部
同期信号Bとデコード出力の位相が一致するまで行い。
一致したところで、プリセットデータを正規の初期値と
しカウントする。一度、位相が一致すると、正規の初期
値からカウントされるため、次のオーバーフローのタイ
ミングは、外部同期信号Bに一致し続ける。
【0017】尚、カウンタのオーバーフロータイミング
が外部同期信号と一致したとき正規の初期値(ロード
値)となるように外部同期信号の極性をあわせておき、
また、外部同期信号のパルス幅も必要に応じて調整して
おく。
【0018】
【発明の効果】本発明によれば、カウンタのロードタイ
ミングで外部同期信号(リファレンス信号)との位相差
を検出する構成のため、カウンタの周期よりも短い外部
同期信号でも位相制御が可能となる。また、外部同期信
号にノイズが混入しても影響を受けず、カウンタの周期
や位相が急に変化することはない。
【図面の簡単な説明】
【図1】本発明のブロック図を示す図。
【図2】本発明の実施例の波形図を示す図。
【図3】従来技術を示す図。
【符号の説明】
1 カウンタ 2 デコーダ 3 波形整形回路

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 初期カウント値を設定可能とし、その初
    期カウント値をロードしてカウントするカウンタと、 該カウンタからのカウント値をデコードするデコーダ
    と、 外部から供給される外部同期信号を波形整形する波形整
    形回路とを備える位相同期カウンタにおいて、 前記カウンタのデータ入力に前記波形整形された同期信
    号を入力し、前記デコーダからの出力により初期カウン
    ト値をロードし、前記外部同期信号と前記デコーダ出力
    の位相がずれている時は、初期カウント値を1カウント
    ずらすことを特徴とする位相同期カウンタ。
JP22278892A 1992-08-21 1992-08-21 位相同期カウンタ Pending JPH0669787A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22278892A JPH0669787A (ja) 1992-08-21 1992-08-21 位相同期カウンタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22278892A JPH0669787A (ja) 1992-08-21 1992-08-21 位相同期カウンタ

Publications (1)

Publication Number Publication Date
JPH0669787A true JPH0669787A (ja) 1994-03-11

Family

ID=16787911

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22278892A Pending JPH0669787A (ja) 1992-08-21 1992-08-21 位相同期カウンタ

Country Status (1)

Country Link
JP (1) JPH0669787A (ja)

Similar Documents

Publication Publication Date Title
JP2745869B2 (ja) 可変クロック分周回路
JPH08307250A (ja) デジタルpll
JP3523362B2 (ja) クロック回路及びこれを用いたプロセッサ
JPH0669787A (ja) 位相同期カウンタ
JP3736190B2 (ja) ディジタルフィルタ
JPH0923143A (ja) ディジタル信号の遅延方法及び回路
JP2659186B2 (ja) デイジタル可変分周回路
JP2807337B2 (ja) Ccdイメージセンサの駆動回路
JPH0514186A (ja) パルス幅変調回路
JPH07202691A (ja) 周波数シンセサイジング装置
JPH0157539B2 (ja)
US6885714B1 (en) Independently roving range control
JPH05315898A (ja) トリガ同期回路
US6483887B2 (en) Timer control circuit
JPH06140920A (ja) 自動分周回路
JP3079808B2 (ja) 位相比較装置
JPS61243527A (ja) ビツトバツフア回路
JPS6163111A (ja) デイジタルpll回路
JPS5922466A (ja) バイ・フエ−ズ・デジタル変調信号の復調方法
JP2734782B2 (ja) スタッフ多重化装置のクロック平滑回路
SU1354386A2 (ru) Цифровой умножитель частоты с переменным коэффициентом умножени
JPH01208909A (ja) タイマ装置
JPH06204857A (ja) 発振回路
JPH037419A (ja) 周波数判別回路
JPS5944649B2 (ja) タイマ回路