JPH06259376A - データ転送装置 - Google Patents

データ転送装置

Info

Publication number
JPH06259376A
JPH06259376A JP4310493A JP4310493A JPH06259376A JP H06259376 A JPH06259376 A JP H06259376A JP 4310493 A JP4310493 A JP 4310493A JP 4310493 A JP4310493 A JP 4310493A JP H06259376 A JPH06259376 A JP H06259376A
Authority
JP
Japan
Prior art keywords
bus
time
devices
data transfer
request time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4310493A
Other languages
English (en)
Inventor
Yoshimori Nakazawa
良守 中沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
GE Healthcare Japan Corp
Original Assignee
Yokogawa Medical Systems Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Medical Systems Ltd filed Critical Yokogawa Medical Systems Ltd
Priority to JP4310493A priority Critical patent/JPH06259376A/ja
Publication of JPH06259376A publication Critical patent/JPH06259376A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 バス使用優先順位の低いデバイスにもデータ
転送の機会を与える。 【構成】 バスアービタ2でバス1の利用状況を監視
し、バス要求時間を変更する。例えば、デバイスA,
B,C,Dから同時にバス要求があったら、優先順位の
高いデバイスAのバス要求時間を縮小する。デバイス
A,B,C,Dからのバス要求のいずれかがなくなった
ら、デバイスAのバス要求時間を元に戻す。 【効果】 優先順位の低いデバイスがバスを使用できる
時間が増え、待ち時間が異常に長くなることを防止で
き、スループットが向上する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、データ転送装置に関
し、さらに詳しくは、バス使用優先順位の低いデバイス
にもデータ転送の機会を与えることが出来るデータ転送
装置に関する。
【0002】
【従来の技術】図5は、従来のデータ転送装置の構成図
である。このデータ転送装置200では、バス1上に、
CPU202,メモリ3およびその他のデバイスE〜H
が接続され、これらのデバイス間でバス1を介してデー
タを転送する。デバイスE〜Hは、例えばHDD,FD
D,MT等である。
【0003】バスアービタ204は、各デバイスからの
バス要求に対してバス使用権を与える。複数のデバイス
から同時にバス要求が発行されたときの優先順位は予め
決められている。例えば、デバイスE,デバイスF,デ
バイスG,デバイスH,CPU202の順である。
【0004】図6は、デバイスE,デバイスF,デバイ
スGおよびデバイスHが同時にバス要求を発行した場合
のバス1の使用状態の説明図である。ここで、全てのデ
バイスは例えば64ms間隔にバス要求を発行するもの
とする。また、デバイスE,デバイスF,デバイスGお
よびデバイスHのバス要求時間は、それぞれ32ms,
16ms,8ms,8msであるとする。優先順位1位
のデバイスEは、32msの空き時間を挟んで32ms
のバス要求時間ずつバス1を使用する。優先順位2位の
デバイスFは、デバイスEの空き時間32msの間に、
16msのバス要求時間だけバス1を使用する。優先順
位3位のデバイスGは、デバイスEおよびデバイスFの
共通の空き時間16msの間に、8msのバス要求時間
だけバス1を使用する。優先順位4位のデバイスHは、
デバイスEおよびデバイスFおよびデバイスGの共通の
空き時間8msの間に、8msのバス要求時間だけバス
1を使用する。
【0005】
【発明の解決しようとする課題】図6のバス使用状態に
おいて、デバイスHのバス要求時間が8ms以下なら
ば、デバイスE,デバイスFおよびデバイスGの共通の
空き時間8msの間にバス1を使用できる。ところが、
図7に示すように、例えばバス要求時間が10msであ
れば、デバイスE,デバイスFおよびデバイスGの共通
の空き時間8msの間に入れないため、バス1を使用で
きず、バス1の空き時間が10msより長くなるまで待
たされる。しかし、これではデバイスHの待ち時間が異
常に長くなることがあり、データ転送が遅れてしまうこ
とがある問題点がある。そこで、この発明の目的は、バ
ス使用優先順位の低いデバイスにもデータ転送の機会を
与えることが出来るデータ転送装置を提供することにあ
る。
【0006】
【発明を解決するための手段】この発明のデータ転送装
置は、バス上に複数のデバイスを接続し、バスを介して
デバイス間でデータを転送するデータ転送装置におい
て、少なくとも1つのデバイスに対してバス要求時間設
定レジスタを設置し,そのバス要求時間設定レジスタに
設定された時間に基づいてデバイスはバスを使用するも
のとし、さらに、バスの利用状況を監視し,その利用状
況に応じて少なくとも1つのデバイスのバス要求時間を
設定変更するバス要求時間設定変更手段を設けたことを
構成上の特徴とするものである。
【0007】
【作用】この発明のデータ転送装置では、バスの利用状
況を監視し、その利用状況に応じて少なくとも1つのデ
バイスのバス要求時間を設定変更する。例えば、多数の
デバイスから同時にバス要求があったら、優先順位の高
いデバイスのバス要求時間を縮小する。縮小した分だけ
空き時間が増えるから、優先順位の低いデバイスがバス
を使用できる時間が増え、待ち時間が異常に長くなるこ
とを防止することが出来る。
【0008】
【実施例】以下、図に示す実施例によりこの発明をさら
に詳細に説明する。なお、これによりこの発明が限定さ
れるものではない。図1は、この発明のデータ転送装置
の一実施例の構成図である。このデータ転送装置100
では、バス1上に、CPU2,メモリ3およびその他の
デバイスA〜Dが接続され、これらのデバイス間でバス
1を介してデータを転送する。デバイスA〜Dは、例え
ばHDD,FDD,MT等である。
【0009】デバイスA〜Dは、バス要求時間設定レジ
スタA1〜D1をそれぞれ具備しており、そのバス要求
時間設定レジスタA1〜D1に設定されたバス要求時間
に基づいてバス要求を発行する。
【0010】バスアービタ4は、各デバイスからのバス
要求に対してバス使用権を与える。複数のデバイスから
同時にバス要求が発行されたときの優先順位は予め決め
られている。例えば、デバイスA,デバイスB,デバイ
スC,デバイスD,CPU2の順である。さらに、バス
アービタ4は、バス1の使用状況を監視し、その使用状
況に基づいて、通信線5を介して、バス要求時間変更指
令をCPU2に通知する。CPU2は、バスアービタ4
からの通知に応じて、各デバイスA〜Dのバス要求時間
設定レジスタA1〜D1に適正なバス要求時間を設定す
る。
【0011】図2は、上記データ転送装置100の動作
のフロー図である。ステップS1では、バスアービタ4
は、デバイスAのバス要求時間を32msにするように
CPU2に通知する。ステップS2では、CPU2は、
デバイスAのバス要求時間設定レジスタA1に“32m
s”を設定する。ステップS3では、バスアービタ4
は、バス1の使用状況を監視し、条件“デバイスAの外
に3以上のデバイスから同時にバス要求が発行されてい
る”が成立するかをチェックする。成立しない間は、C
PU2に通知を行わない。成立すると、ステップS4に
進む。
【0012】ステップS4では、バスアービタ4は、デ
バイスAのバス要求時間を30msにするようにCPU
2に通知する。ステップS5では、CPU2は、デバイ
スAのバス要求時間設定レジスタA1に“30ms”を
設定する。ステップS6では、バスアービタ4は、条件
“デバイスAの外に3以上のデバイスから同時にバス要
求が発行されている”が成立するかをチェックする。成
立する間は、CPU2に通知を行わない。成立しなくな
ると、前記ステップS1に戻る。なお、ステップS1に
戻る条件を、“デバイスAのバス要求が消滅したか”に
してもよい。
【0013】図3は、デバイスA,デバイスBおよびデ
バイスCが同時にバス要求を発行した場合のバス1の使
用状態の説明図である。ここで、全てのデバイスは例え
ば64ms間隔にバス要求を発行するものとする。ま
た、デバイスA,デバイスB,デバイスCのバス要求時
間は、それぞれ32ms,16ms,8msであるとす
る。この場合、図2のステップS1,S2,S3と進
み、ステップS3でループする。そこで、優先順位1位
のデバイスAは、32msの空き時間を挟んで32ms
のバス要求時間ずつバス1を使用する。優先順位2位の
デバイスBは、デバイスAの空き時間32msの間に、
16msのバス要求時間だけバス1を使用する。優先順
位3位のデバイスCは、デバイスAおよびデバイスBの
共通の空き時間16msの間に、8msのバス要求時間
だけバス1を使用する。
【0014】図4は、デバイスA,デバイスB,デバイ
スCおよびデバイスDが同時にバス要求を発行した場合
のバス1の使用状態の説明図である。ここで、全てのデ
バイスは例えば64ms間隔にバス要求を発行するもの
とする。また、デバイスA,デバイスB,デバイスCお
よびデバイスDのバス要求時間は、それぞれ32ms,
16ms,8ms,10msであるとする。この場合、
図2のステップS4,S5,S6と進み、ステップS6
でループする。そこで、優先順位1位のデバイスAは、
34msの空き時間を挟んで30msのバス要求時間ず
つバス1を使用する。優先順位2位のデバイスBは、デ
バイスAの空き時間34msの間に、16msのバス要
求時間だけバス1を使用する。優先順位3位のデバイス
Cは、デバイスAおよびデバイスBの共通の空き時間1
8msの間に、8msのバス要求時間だけバス1を使用
する。優先順位4位のデバイスDは、デバイスAおよび
デバイスBおよびデバイスCの共通の空き時間10ms
の間に、10msのバス要求時間だけバス1を使用す
る。
【0015】図4と図7とを比較すれば、上記実施例の
データ転送装置100により、優先順位の低いデバイス
がバスを使用できる時間が増え、待ち時間が異常に長く
なることを防止できることが分る。
【0016】なお、バス要求時間設定レジスタをCPU
2やメモリ3やバスアービタ4に設置してもよい。ま
た、バス要求時間の設定をバスアービタ4が行うように
してもよい。
【0017】
【発明の効果】この発明のデータ転送装置によれば、バ
ス使用優先順位の低いデバイスが異常に長くバス使用を
待たされることが防止される。従って、スループットが
向上する。
【図面の簡単な説明】
【図1】この発明のデータ転送装置の一実施例のブロッ
ク図である。
【図2】図1のデータ転送装置の動作を示すフローチャ
ートである。
【図3】図1のデータ転送装置によるバスの使用状態の
説明図である。
【図4】図1のデータ転送装置によるバスの使用状態の
別の説明図である。
【図5】従来のデータ転送装置の一例のブロック図であ
る。
【図6】図5のデータ転送装置によるバスの使用状態の
説明図である。
【図7】図5のデータ転送装置によるバスの使用状態の
別の説明図である。
【符号の説明】
1 バス 2 CPU 3 メモリ 4 バスアービタ 5 通信線 A〜D デバイス A1〜D1 バス要求時間設定レジスタ

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 バス上に複数のデバイスを接続し、バス
    を介してデバイス間でデータを転送するデータ転送装置
    において、少なくとも1つのデバイスに対してバス要求
    時間設定レジスタを設置し,そのバス要求時間設定レジ
    スタに設定された時間に基づいてデバイスはバスを使用
    するものとし、さらに、バスの利用状況を監視し,その
    利用状況に応じて少なくとも1つのデバイスのバス要求
    時間を設定変更するバス要求時間設定変更手段を設けた
    ことを特徴とするデータ転送装置。
JP4310493A 1993-03-04 1993-03-04 データ転送装置 Pending JPH06259376A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4310493A JPH06259376A (ja) 1993-03-04 1993-03-04 データ転送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4310493A JPH06259376A (ja) 1993-03-04 1993-03-04 データ転送装置

Publications (1)

Publication Number Publication Date
JPH06259376A true JPH06259376A (ja) 1994-09-16

Family

ID=12654533

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4310493A Pending JPH06259376A (ja) 1993-03-04 1993-03-04 データ転送装置

Country Status (1)

Country Link
JP (1) JPH06259376A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001001228A1 (fr) * 1999-06-29 2001-01-04 Hitachi, Ltd. Systeme lsi

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2001001228A1 (fr) * 1999-06-29 2001-01-04 Hitachi, Ltd. Systeme lsi

Similar Documents

Publication Publication Date Title
JP3526920B2 (ja) コンピュータシステム、ならびに周辺バスクロック信号を制御するためのシステムおよび方法
JP4250207B2 (ja) 対称多重処理システム、そのための割込制御ユニット、および対称多重処理システム内でプロセッサ割込信号を開始するための方法
US6304923B1 (en) Method for prioritizing data transfer request by comparing a latency identifier value received from an I/O device with a predetermined range of values
JP3284311B2 (ja) データ処理システムにおける通信バス制御装置およびバス制御方法
WO2014053074A1 (en) Method and apparatus using high-efficiency atomic operations
US6629178B1 (en) System and method for controlling bus access for bus agents having varying priorities
JPH04230559A (ja) アービトレーション・システム
KR900001120B1 (ko) 우선도가 낮은 유니트를 우선도가 높은 위치에 위치시키기 위한 분배된 우선도 회로망 로직을 가진 데이타 처리 시스템
US5974479A (en) System for executing, canceling, or suspending a DMA transfer based upon internal priority comparison between a DMA transfer and an interrupt request
JPH10143467A (ja) データ処理システムにおいてバス所有権を調停するための方法および装置
JPH06259376A (ja) データ転送装置
JPH10320349A (ja) プロセッサ及び当該プロセッサを用いるデータ転送システム
JP2504818B2 (ja) マルチプロセッサ装置における共通メモリ制御方法
US20220019459A1 (en) Controlled early response in master-slave systems
JP3626292B2 (ja) バスインタフェース制御方式
JPH0830549A (ja) バス制御装置
JP2001014266A (ja) Dma転送回路およびdma転送方法
JP2837698B2 (ja) ダイレクト・メモリ・アクセス制御装置
JPS6223904B2 (ja)
JP2922342B2 (ja) 割込み制御装置
JPS6240565A (ja) メモリ制御方式
JP2635863B2 (ja) 中央処理装置
JP5494925B2 (ja) 半導体集積回路、情報処理装置およびプロセッサ性能保証方法
JPH0736820A (ja) I/o制御装置
JPH0991246A (ja) バス制御装置及びその方法