JPH0551186B2 - - Google Patents
Info
- Publication number
- JPH0551186B2 JPH0551186B2 JP60288987A JP28898785A JPH0551186B2 JP H0551186 B2 JPH0551186 B2 JP H0551186B2 JP 60288987 A JP60288987 A JP 60288987A JP 28898785 A JP28898785 A JP 28898785A JP H0551186 B2 JPH0551186 B2 JP H0551186B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- concentration
- base layer
- emitter
- type impurity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000012535 impurity Substances 0.000 claims description 28
- 238000009792 diffusion process Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000000969 carrier Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 230000002040 relaxant effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1012—Base regions of thyristors
- H01L29/102—Cathode base regions of thyristors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Thyristors (AREA)
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は自己消弧機能を有し、ゲート信号によ
りオン、オフ可能なGTOサイリスタ、特にその
ゲート構造に関する。
りオン、オフ可能なGTOサイリスタ、特にその
ゲート構造に関する。
順次導電形を異にするpnpn4層構造を有する
GTOサイリスタは例えば第4図に示すような構
造となつている。すなわち、1はアノードを形成
するpエミツタ層、2はnベース層、3は高濃度
pベース層、4は低濃度pベース層、5はnエミ
ツタ層、6は高濃度pベース層3に設けたゲート
コンタクト用高濃度p形不純物層、7はゲート電
極、8はカソード電極、9はアノード電極であ
り、図に示すようなメサ形ゲート構造の場合に
は、高濃度p形不純物層6はメサ形エツチング終
了後に熱拡散法によつて形成される。そのためこ
の高濃度p形不純物層6のカソード電極8にもつ
とも近い部分は低濃度pベース層4と接し、しか
もカソード電極8の中心から120〜200μmも離
れ、この距離はnエミツタ層5の幅によつて制限
されるため、ゲートインピーダンスの低減には限
界があるという欠点があつた。
GTOサイリスタは例えば第4図に示すような構
造となつている。すなわち、1はアノードを形成
するpエミツタ層、2はnベース層、3は高濃度
pベース層、4は低濃度pベース層、5はnエミ
ツタ層、6は高濃度pベース層3に設けたゲート
コンタクト用高濃度p形不純物層、7はゲート電
極、8はカソード電極、9はアノード電極であ
り、図に示すようなメサ形ゲート構造の場合に
は、高濃度p形不純物層6はメサ形エツチング終
了後に熱拡散法によつて形成される。そのためこ
の高濃度p形不純物層6のカソード電極8にもつ
とも近い部分は低濃度pベース層4と接し、しか
もカソード電極8の中心から120〜200μmも離
れ、この距離はnエミツタ層5の幅によつて制限
されるため、ゲートインピーダンスの低減には限
界があるという欠点があつた。
本発明の目的は、GTOサイリスタにおいて、
スイツチング時間を短かくして使用周波数を上昇
させ、かつ可制御電流の向上をもたらすゲート構
造を得ることにある。
スイツチング時間を短かくして使用周波数を上昇
させ、かつ可制御電流の向上をもたらすゲート構
造を得ることにある。
上述の目的を達成するため、本発明において
は、順次導電形を異にするpnpnの4層からなり、
pベース層のnエミツタ層側にさらにpベース層
より不純物濃度の低い低濃度pベース層を設け、
これらpベース層のもつとも高い不純物濃度領域
に接してnエミツタ層中心部直下の領域を除いて
ゲートコンタクト用高濃度p形不純物層を設け、
ゲートコンタクト用高濃度p形不純物層を形成さ
せない領域はnエミツタ層の面積より小さく、n
エミツタ層またはカソード電極と相似の形状を有
し、しかもこの領域の幅を50〜100μmとする。
は、順次導電形を異にするpnpnの4層からなり、
pベース層のnエミツタ層側にさらにpベース層
より不純物濃度の低い低濃度pベース層を設け、
これらpベース層のもつとも高い不純物濃度領域
に接してnエミツタ層中心部直下の領域を除いて
ゲートコンタクト用高濃度p形不純物層を設け、
ゲートコンタクト用高濃度p形不純物層を形成さ
せない領域はnエミツタ層の面積より小さく、n
エミツタ層またはカソード電極と相似の形状を有
し、しかもこの領域の幅を50〜100μmとする。
本発明においては、pベース層のnエミツタ層
側に低濃度pベース層が設けられ、この低濃度p
ベース層とnエミツタ層とによりpn接合が形成
されることにより、ゲート逆電圧、ゲート逆電流
上昇率が高くなり、nエミツタ層中心部直下の領
域を除いて設けられたゲートコンタクト用高濃度
p形不純物層の端部とカソード電極の中心直下の
相当位置との距離がキヤリアの拡散長の半分程度
にまで小さくなり、ゲートインピーダンスが低減
され、nエミツタ層中心部への電流集中が緩和さ
れる。
側に低濃度pベース層が設けられ、この低濃度p
ベース層とnエミツタ層とによりpn接合が形成
されることにより、ゲート逆電圧、ゲート逆電流
上昇率が高くなり、nエミツタ層中心部直下の領
域を除いて設けられたゲートコンタクト用高濃度
p形不純物層の端部とカソード電極の中心直下の
相当位置との距離がキヤリアの拡散長の半分程度
にまで小さくなり、ゲートインピーダンスが低減
され、nエミツタ層中心部への電流集中が緩和さ
れる。
次に本発明の実施例を図面について説明する。
第1図および第2図は本発明の実施例の要部の
それぞれ断面図および斜視図であり、第4図と同
等部分には同符号を付してある。
それぞれ断面図および斜視図であり、第4図と同
等部分には同符号を付してある。
n形半導体基耐の両面にp型不純物を熱拡散す
ることにより両側にそれぞれpエミツタ層1、p
ベース層3、その中間にnベース層2を形成す
る。pベース層3の表面不純物濃度は1×1017cm
-3以上の値を持つている。この高濃度pベース層
3の表面に高濃度p形不純物層10を拡散形成す
る。この場合、あらかじめホトマスキング技術に
より処理を行ない、最後に作られるカソード電極
8の中心部直下に相当する部分には高濃度p形不
純物層10が存在しないようにする。次いでpベ
ース層3および高濃度p形不純物層10の表面に
エピタキシヤル結晶成長技術を用い1×1016cm-3
以下の濃度を持つ低濃度pベース層4を形成し、
さらにこの低濃度pベース層4にn形不純物を拡
散してnエミツタ層5を形成する。以上の拡散工
程終了後、エツチングにより高濃度p形不純物層
10の一部を露出させ、その表面にゲート電極
7、nエミツタ層5上にカソード電極8、pエミ
ツタ層1上にアノード電極9をそれぞれ設け、パ
ツシベーシヨン処理を施す。
ることにより両側にそれぞれpエミツタ層1、p
ベース層3、その中間にnベース層2を形成す
る。pベース層3の表面不純物濃度は1×1017cm
-3以上の値を持つている。この高濃度pベース層
3の表面に高濃度p形不純物層10を拡散形成す
る。この場合、あらかじめホトマスキング技術に
より処理を行ない、最後に作られるカソード電極
8の中心部直下に相当する部分には高濃度p形不
純物層10が存在しないようにする。次いでpベ
ース層3および高濃度p形不純物層10の表面に
エピタキシヤル結晶成長技術を用い1×1016cm-3
以下の濃度を持つ低濃度pベース層4を形成し、
さらにこの低濃度pベース層4にn形不純物を拡
散してnエミツタ層5を形成する。以上の拡散工
程終了後、エツチングにより高濃度p形不純物層
10の一部を露出させ、その表面にゲート電極
7、nエミツタ層5上にカソード電極8、pエミ
ツタ層1上にアノード電極9をそれぞれ設け、パ
ツシベーシヨン処理を施す。
第2図に短冊形のnエミツタ層を有するサイリ
スタにおける高濃度p形不純物層10の広がり状
態を示す。nエミツタの長さは一般に3〜5mm、
幅は200〜300μmであり、カソード電極8の直下
において高濃度p形不純物層10はnエミツタ層
5もしくはカソード電極8と相似の形状を有する
幅50〜100μmの範囲11には設けられていない
ことが重要である。
スタにおける高濃度p形不純物層10の広がり状
態を示す。nエミツタの長さは一般に3〜5mm、
幅は200〜300μmであり、カソード電極8の直下
において高濃度p形不純物層10はnエミツタ層
5もしくはカソード電極8と相似の形状を有する
幅50〜100μmの範囲11には設けられていない
ことが重要である。
すなわち、この幅を上記のような値にすること
によつて、pベース層3の高濃度側表面付近の50
〜100μmの拡散長を有するキヤリアが前記範囲
11の中心から高濃度p形不純物層10へ容易に
到達することができるのでゲートインピーダンス
が低減されるのである。範囲11の幅が50〜
100μmより小さいときはさらにゲートインピー
ダンスが小さくなり可制御電流が向上するが、点
弧時のゲート感度が悪くなつてしまう。従つて前
記範囲11の幅は50〜100μmが最適である。
によつて、pベース層3の高濃度側表面付近の50
〜100μmの拡散長を有するキヤリアが前記範囲
11の中心から高濃度p形不純物層10へ容易に
到達することができるのでゲートインピーダンス
が低減されるのである。範囲11の幅が50〜
100μmより小さいときはさらにゲートインピー
ダンスが小さくなり可制御電流が向上するが、点
弧時のゲート感度が悪くなつてしまう。従つて前
記範囲11の幅は50〜100μmが最適である。
第3図は本発明によるGTOサイリスタのカソ
ード領域5の中心部の不純物濃度のプロフイルを
示す。
ード領域5の中心部の不純物濃度のプロフイルを
示す。
本発明によれば、ゲートコンタクト用高濃度p
形不純物層をpベース層のもつとも高い不純物濃
度の領域に設け、カソード電極直下の高濃度p形
不純物層の隙間をキヤリアの拡散長である50〜
100μmまで狭くすることにより、ゲートインピ
ーダンスを従来の半分程度にまで低減させること
ができ、ターンオフ時のカソード電極中心部への
電流の集中を緩和させることができるので、可制
御電流が向上し、GTOサイリスタの用途を広げ
ることができる。
形不純物層をpベース層のもつとも高い不純物濃
度の領域に設け、カソード電極直下の高濃度p形
不純物層の隙間をキヤリアの拡散長である50〜
100μmまで狭くすることにより、ゲートインピ
ーダンスを従来の半分程度にまで低減させること
ができ、ターンオフ時のカソード電極中心部への
電流の集中を緩和させることができるので、可制
御電流が向上し、GTOサイリスタの用途を広げ
ることができる。
またnエミツタ層に隣接して低濃度pベース層
が設けられているので、ゲート逆電圧を40V以
上、ゲート逆電流上昇率を100A/μs以上とゲー
ト逆耐圧を大きくとることができ、可制御電流を
向上させることができるのみならず、スイツチン
グ速度を速くすることが可能となるものである。
が設けられているので、ゲート逆電圧を40V以
上、ゲート逆電流上昇率を100A/μs以上とゲー
ト逆耐圧を大きくとることができ、可制御電流を
向上させることができるのみならず、スイツチン
グ速度を速くすることが可能となるものである。
第1図および第2図は本発明の実施例のそれぞ
れ断面図および斜視図、第3図は第1図のGTO
サイリスタの不純物濃度の分布図、第4図は従来
のGTOサイリスタの断面図である。
れ断面図および斜視図、第3図は第1図のGTO
サイリスタの不純物濃度の分布図、第4図は従来
のGTOサイリスタの断面図である。
1……pエミツタ層、2……nベース層、3…
…高濃度pベース層、4……低濃度pベース層、
5……nエミツタ層、7……ゲート電極、8……
カソード電極、9……アノード電極、10……ゲ
ートコンタクト用高濃度p形不純物層、11……
ゲートコンタクト用高濃度p形不純物層の存在し
ない範囲。
…高濃度pベース層、4……低濃度pベース層、
5……nエミツタ層、7……ゲート電極、8……
カソード電極、9……アノード電極、10……ゲ
ートコンタクト用高濃度p形不純物層、11……
ゲートコンタクト用高濃度p形不純物層の存在し
ない範囲。
Claims (1)
- 1 順次導電形を異にするpnpnの4層からなり、
pベース層のnエミツタ層側にさらにpベース層
より不純物濃度の低い低濃度pベース層を設け、
前記pベース層のもつとも高い不純物濃度領域に
接してnエミツタ層中心部直下の領域を除いてゲ
ートコンタクト用高濃度p形不純物層を設け、前
記ゲートコンタクト用高濃度p形不純物層を形成
させない領域はnエミツタ層の面積より小さく、
nエミツタ層またはカソード電極と相似の形状を
有し、しかも前記領域の幅を50〜100μmとした
ことを特徴とするGTOサイリスタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28898785A JPS62147769A (ja) | 1985-12-20 | 1985-12-20 | Gtoサイリスタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28898785A JPS62147769A (ja) | 1985-12-20 | 1985-12-20 | Gtoサイリスタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS62147769A JPS62147769A (ja) | 1987-07-01 |
JPH0551186B2 true JPH0551186B2 (ja) | 1993-07-30 |
Family
ID=17737369
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP28898785A Granted JPS62147769A (ja) | 1985-12-20 | 1985-12-20 | Gtoサイリスタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62147769A (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2960506B2 (ja) * | 1990-09-19 | 1999-10-06 | 株式会社日立製作所 | ターンオフ形半導体素子 |
GB2285882B (en) * | 1994-01-14 | 1997-12-17 | Westinghouse Brake & Signal | Semiconductor switching devices |
EP1619724A4 (en) * | 2003-04-09 | 2008-11-12 | Kansai Electric Power Co | GATE-CUT-OUT THYRISTOR |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5680165A (en) * | 1979-12-04 | 1981-07-01 | Mitsubishi Electric Corp | Gate turn-off thyristor |
JPS56158477A (en) * | 1980-05-12 | 1981-12-07 | Meidensha Electric Mfg Co Ltd | Manufacture of gate turn off thyristor |
JPS57121276A (en) * | 1981-01-20 | 1982-07-28 | Meidensha Electric Mfg Co Ltd | Gate turn-off thyristor |
JPS5927572A (ja) * | 1982-08-05 | 1984-02-14 | Meidensha Electric Mfg Co Ltd | ゲ−トタ−ンオフサイリスタ |
-
1985
- 1985-12-20 JP JP28898785A patent/JPS62147769A/ja active Granted
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5680165A (en) * | 1979-12-04 | 1981-07-01 | Mitsubishi Electric Corp | Gate turn-off thyristor |
JPS56158477A (en) * | 1980-05-12 | 1981-12-07 | Meidensha Electric Mfg Co Ltd | Manufacture of gate turn off thyristor |
JPS57121276A (en) * | 1981-01-20 | 1982-07-28 | Meidensha Electric Mfg Co Ltd | Gate turn-off thyristor |
JPS5927572A (ja) * | 1982-08-05 | 1984-02-14 | Meidensha Electric Mfg Co Ltd | ゲ−トタ−ンオフサイリスタ |
Also Published As
Publication number | Publication date |
---|---|
JPS62147769A (ja) | 1987-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3751976B2 (ja) | 炭化ケイ素サイリスタ | |
US5063428A (en) | Semiconductor element having a p-zone on the anode side and an adjacent, weakly doped n-base zone | |
US4450467A (en) | Gate turn-off thyristor with selective anode penetrating shorts | |
US6011279A (en) | Silicon carbide field controlled bipolar switch | |
JPS6046551B2 (ja) | 半導体スイツチング素子およびその製法 | |
US4901120A (en) | Structure for fast-recovery bipolar devices | |
JPH043113B2 (ja) | ||
EP0454201B1 (en) | A semiconductor device comprising a thyristor | |
JPS5912026B2 (ja) | サイリスタ | |
US4910573A (en) | Gate turn-off thyristor and method of producing same | |
JPH0551186B2 (ja) | ||
JP2630088B2 (ja) | ゲートターンオフサイリスタ | |
JPS6124832B2 (ja) | ||
JPS60187058A (ja) | 半導体装置 | |
JPH0640581B2 (ja) | スイツチング素子 | |
US4586070A (en) | Thyristor with abrupt anode emitter junction | |
JPS62177968A (ja) | ゲ−トタ−ンオフサイリスタ | |
JPH0661477A (ja) | 半導体素子および半導体素子の製造方法 | |
JP3149483B2 (ja) | プレーナ型半導体整流素子 | |
JPS5924546B2 (ja) | 電界効果型半導体スイツチング素子 | |
JPH07221288A (ja) | 半導体装置およびその製造方法 | |
JP2866174B2 (ja) | ゲートターンオフサイリスタ | |
JPH10294450A (ja) | ゲートターンオフサイリスタ及びその製造方法 | |
JPH07221287A (ja) | アノードショート型gtoサイリスタ | |
JPH01125864A (ja) | 自己消弧型半導体装置 |