JPH0540725A - 入出力制御装置 - Google Patents

入出力制御装置

Info

Publication number
JPH0540725A
JPH0540725A JP3194668A JP19466891A JPH0540725A JP H0540725 A JPH0540725 A JP H0540725A JP 3194668 A JP3194668 A JP 3194668A JP 19466891 A JP19466891 A JP 19466891A JP H0540725 A JPH0540725 A JP H0540725A
Authority
JP
Japan
Prior art keywords
interrupt
bus
interruption
interval
request
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3194668A
Other languages
English (en)
Inventor
Kiyoshi Tanaka
清 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Software Shikoku Ltd
Original Assignee
NEC Software Shikoku Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Software Shikoku Ltd filed Critical NEC Software Shikoku Ltd
Priority to JP3194668A priority Critical patent/JPH0540725A/ja
Publication of JPH0540725A publication Critical patent/JPH0540725A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

(57)【要約】 【目的】バスを介して割り込みする装置で、再割り込み
ためのバス要求の間隔を調整することにより、バスの混
雑の抑止と、処理能力の向上を図る。 【構成】再割り込み時の、バス使用権要求制御回路16
への割り込みによる要求の間隔を割り込み間隔調整タイ
マ14と、読み書き可能な割り込み間隔入力値レジスタ
12とにより変化させて、システムの構成や、処理動作
の種類によって最適な再割り込み間隔を設定する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は入出力制御装置に関し、
特に情報処理装置の割り込み制御を行う入出力制御装置
に関する。
【0002】
【従来の技術】従来の割り込み制御装置は、割り込みを
行なったが受け側の装置の都合により割り込みが受け付
けられなかった場合は次のように二通りの方法によって
再割り込みを行なう。その一つは一斉割り込み許可通知
があるまで待機しており一斉割り込み許可通知が行なわ
れた後再割り込みする方法であり、もう一つは一定時間
待って再割り込みを繰り返す方法である。
【0003】このうち、一定時間待って再割り込みする
方法において、再割り込みを行うまでの時間は、装置の
設計段階で設定するので動作中の変更は不可能であっ
た。
【0004】
【発明が解決しようとする課題】前述した従来の割り込
み制御方法では、再割り込みまでの時間間隔が固定であ
るために、割り込み先処理装置の割り込み処理の変更に
よって再割り込み受付までの処理時間に変更があった場
合に、再割り込みの要求がなかなか受け付けられず、不
必要なバス要求が発生してバスの混雑を招いたり、再割
り込みの要求を出すまでの時間が割り込み先の期待値よ
り長くなり割り込み先の処理が待たされたりすることが
あった。
【0005】また、異なるタスク処理で割り込み先の再
割り込みまでの待ち時間にバラ付きがあっても、再割り
込みまでの間隔が一定であるため、不必要なバス要求の
発生によりバスの混雑を招いたり、再割り込みの要求を
出すまでの時間が割り込み先の期待値より長くて割り込
み先の処理が待たされたりして、システム全体での処理
能力の低下を招いていた。
【0006】
【課題を解決するための手段】本発明の入出力制御装置
は、複数の装置がバスを介して入出力を行なっているデ
ータ処理システムで、バスを介して割り込みを行なう機
構を有する入出力制御装置において、前記割り込み処理
が割り込み先処理装置において受け付けられなかった場
合に再割り込みを行うまでの割り込み間隔を設定する装
置と、前記割り込み間隔を読み出す装置と、前記割り込
み間隔をもとに割り込みの間隔を調整して割り込みをす
る装置とを備えて構成される。
【0007】
【実施例】次に、本発明について図面を参照して説明す
る。
【0008】図1は本発明の一実施例の構成を示すブロ
ック図である。割り込みを行なおうとする情報処理装置
は、割り込み要求装置10の割り込み要求が発生すると
割り込み要求制御回路15で検出し、バス使用権要求制
御回路16でバスの獲得要求を出す。バス使用権調停回
路20は、バス25の状態と割り込み要求10からのバ
ス使用権要求と比較して、割り込み要求装置10にバス
使用権を渡すことが可能であれば、バスの使用権を割り
込み要求装置10に渡す。バスの使用権を得た割り込み
要求装置10は、バス25を介して割り込み先処理装置
30に割り込みをかける。
【0009】割り込み先処理装置30は内部の動作を参
照し、割り込みを受け付け可能ならば、割り込みの処理
を行う。割り込み先処理装置30が内部処理動作中で、
割り込みを受け付けられない状態であれば、割り込み要
求装置10からの割り込みを待たせる場合がある。この
ときに、一定時間待たせて再割り込みを要求させる場合
は、割り込み先処理装置30が割り込み要求装置10に
対して、割り込み処理応対時に再割り込みの指示をのせ
て返却することにより再割り込みの要求を指示する。再
割り込み要求のある割り込み応答を受け取った割り込み
要求装置10は、読み書き可能な割り込み間隔初期値レ
ジスタ12の値を参照し、その値を基に割り込み間隔調
整タイマ14で一定時間待って再び割り込み要求を割り
込み要求制御回路15に出す。これにより、割り込み制
御回路15は、バス使用権要求制御回路16を通して再
び割り込み開始する。
【0010】割り込み間隔初期値レジスタ12の値はバ
スを使用して読み書き可能にされている。このためシス
テムの構成の変更や割り込み先処理装置30の変更によ
り、再割り込みまでの時間を短く設定したい場合は、書
記設定段階でバスを通してあらかじめ割り込み間隔初期
値レジスタ12の値を小さく設定する。このことによ
り、再割り込みまで時間が短くなり、割り込み先処理装
置30は再割り込みして来るまでの待ち時間を少なくす
ることが可能である。また逆に、再割り込みまでの時間
を長くしたい場合は、割り込み間隔初期値レジスタ12
の値を大きく設定する。このことにより、再割り込みま
での時間が長くなり、受け付けられない割り込み要求が
出ることを抑え、不必要なバスの処理が少なくなる。ま
た、処理中のタスクが迅速な応答を必要としている場合
は、処理中に割り込み間隔初期値レジスタ12の値を小
さく変更することにより、再割り込みまでの時間を短く
することが可能である。
【0011】現在の割り込み間隔初期値レジスタ12の
値を読み出し可能にしておくことで、最適な割り込み間
隔の設定に使用することも可能である。
【0012】
【発明の効果】以上説明したように本発明は、読み書き
可能な割り込み間隔初期値レジスタと割り込み間隔調整
タイマを待つことにより、割り込み先処理の変更によっ
て再割り込み受付までの処理時間の変更があった場合
に、再割り込みの要求までの間隔を変更することによっ
て、不必要なバス要求の発生をふせぐとともに、割り込
み先処理装置の無駄の待ち時間を回避することができる
という効果もあると共に、異なるタスク処理でも、タス
ク毎に再割り込みまでの間隔を変更することにより、不
必要なバス要求の発生をふせぐとともに、割り込み先処
理装置の無駄な待ち時間を回避することができるという
効果もある。
【図面の簡単な説明】
【図1】本発明の一実施例の構成を示すブロック図。
【符号の説明】
10 割り込み要求装置 12 割り込み間隔初期値レジスタ 14 割り込み間隔調整タイマ 15 割り込み要求制御回路 16 バス使用権要求制御回路 20 バス使用権調停回路 30 割り込み先処理装置

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 複数の装置がバスを介して入出力を行な
    っているデータ処理システムで、バスを介して割り込み
    を行なう機構を有する入出力制御装置において、前記割
    り込み処理が割り込み先処理装置において受け付けられ
    なかった場合に再割り込みを行うまでの割り込み間隔を
    設定する装置と、前記割り込み間隔を読み出す装置と、
    前記割り込み間隔をもとに割り込みの間隔を調整して割
    り込みをする装置とを備えて成ることを特徴とする入出
    力装置。
JP3194668A 1991-08-05 1991-08-05 入出力制御装置 Pending JPH0540725A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3194668A JPH0540725A (ja) 1991-08-05 1991-08-05 入出力制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3194668A JPH0540725A (ja) 1991-08-05 1991-08-05 入出力制御装置

Publications (1)

Publication Number Publication Date
JPH0540725A true JPH0540725A (ja) 1993-02-19

Family

ID=16328324

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3194668A Pending JPH0540725A (ja) 1991-08-05 1991-08-05 入出力制御装置

Country Status (1)

Country Link
JP (1) JPH0540725A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6131137A (en) * 1997-09-08 2000-10-10 Fujitsu Limited Drive control unit and optical memory apparatus
US6151187A (en) * 1997-08-18 2000-11-21 Fujitsu Limited Disk unit, a servo track write system and a servo track write method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6151187A (en) * 1997-08-18 2000-11-21 Fujitsu Limited Disk unit, a servo track write system and a servo track write method
US6131137A (en) * 1997-09-08 2000-10-10 Fujitsu Limited Drive control unit and optical memory apparatus

Similar Documents

Publication Publication Date Title
US20050204189A1 (en) Network apparatus, method for controlling the same, and program for the same
JPH0540725A (ja) 入出力制御装置
JP2016151949A (ja) Dmaコントローラ
JPS63223860A (ja) 複数プロセツサ構成装置
JP2005032036A (ja) チャネルカードの割込間隔値自動設定装置
JPH10254721A (ja) 印刷装置、その割込要求処理方法、及び記憶媒体
JP4468754B2 (ja) 画像形成装置及びメモリ制御方法
JPH0340150A (ja) ジョブのプライオリティに応じたスワップ領域確保制御方式
JPH0675780A (ja) 割込み制御装置
JPH0749822A (ja) データ処理システムの負荷分散方法
JPH0512173A (ja) 情報処理装置
JPH0157379B2 (ja)
JP2837698B2 (ja) ダイレクト・メモリ・アクセス制御装置
JP3353368B2 (ja) バス中継装置
JP2004220309A (ja) マルチプロセッサシステム
JP2004118298A (ja) データ処理制御装置
JPH09265446A (ja) バス制御装置
JPH0895805A (ja) タスク管理装置
JP2004118299A (ja) Dmaコントローラ
JP2006350891A (ja) 通信装置
JPH05158864A (ja) Dma制御装置
JPH02310657A (ja) バス接続装置
JP2003256353A (ja) Dma制御装置及びdma制御方法
JPH0520102A (ja) 資源獲得待処理の優先順位変更方式
JPH0394360A (ja) マルチプロセッサシステムの入出力割込み制御方式