JPH0340150A - ジョブのプライオリティに応じたスワップ領域確保制御方式 - Google Patents

ジョブのプライオリティに応じたスワップ領域確保制御方式

Info

Publication number
JPH0340150A
JPH0340150A JP1175967A JP17596789A JPH0340150A JP H0340150 A JPH0340150 A JP H0340150A JP 1175967 A JP1175967 A JP 1175967A JP 17596789 A JP17596789 A JP 17596789A JP H0340150 A JPH0340150 A JP H0340150A
Authority
JP
Japan
Prior art keywords
job
swap
swapping
determining means
rank
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1175967A
Other languages
English (en)
Inventor
Etsuko Sakon
左近 悦子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1175967A priority Critical patent/JPH0340150A/ja
Publication of JPH0340150A publication Critical patent/JPH0340150A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はスワップ領域確保制御方式に関し、特に ジョ
ブのプライオリティに応じて高/中/低速のスワップデ
バイスを使いわけることにより。
スワップ・イン/アウトのスループットの向上を図るス
ワップ領域確保制御方式に関する。
[従来の技術] 従来、スワップ領域のランク付けはされておらず、プラ
イオリティの高いジョブでも低いジョブでも同じように
スワップ・イン/アウトの処理がなされていた。
[発明が解決しようとする課題] 上述した従来の方式ては、プライオリティの高いジョブ
も低いジョブも同じスワップ領域にスワップ・アウトさ
れているため スワップイン/アウトの速度はどのジョ
ブでも同じであった。プライオリティの高いジョブは、
スループットか非常に重要であるが、従来の方式ではス
ワツピングの速度はプライオリティの低いジョブと同し
であるという欠点がある。
[課題を解決するための手段] 本発明によるスワップ領域確保制御方式は。
ジョブを入力するためのジョブ入力手段と。
前記ジョブのプライオリティに対応してスワツピングラ
ンク付けされた複数のスワップデバイスと。
前記ジョブ入力手段により入力されたジョブのプライオ
リティを見て使用するスワップデバイスのスワツピング
ランクを決定するランク決定手段と 前記ジョブ入力手段により入力されたジョブのスワツピ
ング制御に必要な値および前記ランク決足手段により決
定されたスワツピングランクをスワツピング制御テーブ
ルにセットするスワツピング制御テーブル設定手段と 一定時間毎に、前記スワツピング制御テーブル中の前記
スワツピング制御に必要な値をチェックしてメモリの状
態を監視し、スワツピングの必要があれば、スワップア
ウト要求信号およびスワップイン要求信号を出力するメ
モリ監視手段と。
前記スワップアウト要求信号に応答して、前記スワツピ
ング制御テーブルを参照して、前記メモリ上にあるジョ
ブの中からスワップアウトすべきジョブを選択し、該選
択されたジョブが掃き出されるべきスワップデバイスを
決定するスワップアウトジョブ決定手段と 該スワップアウトジョブ決定手段により選択されたジョ
ブを、該スワップアウトジョブ決定手段で決定されたス
ワップデバイスに掃き出すスワップアウト手段と。
前記スワップイン要求信号に応答して、前記スワツピン
グ制御テーブルを参照して、スワップ領域 ンすべきジョブを選択し、該選択されたジョブの格納さ
れているスワップデバイスを決定するスワップインジョ
ブ決定手段と 該スワップインジョブ決定手段により選択されたジョブ
を、該スワップインジョブ決定手段で決定されたスワッ
プデバイスから前記メモリ上に移すスワップイン手段と
を有する。
[実施例] 次に9本発明について図面を参照して説明する。
第1図を参照すると1本発明の一実施例によるスワップ
領域確保制御方式が適用される情報処理装置は、ジョブ
入力手段1.ランク決定手段2スワツピング制御テーブ
ル3.スワツピング制御テーブル設定手段4.ジョブ実
行機構5.メモリ監視機構6.スワップアウトジョブ決
定手段7゜スワップアウト手段8.スワップインジョブ
決定手段9.スワップイン手段10.低速デバイス]1
、中速デバイス12.及び高速デバイス13を有する。
次に1本発明の動作について、第1図を参照して説明す
る。
システム中に6つのジョブ(001,,002゜011
.012,021,022)があり、新たにプライオリ
ティの低いジョブ055が入力された場合を例にとって
説明する。各ジョブのステータスでrrunJは実行中
、「waitjは入出力待ち、  「outjはスワッ
プアウトされている状態、  「r e a d yJ
は実行待ちを表わすものとする。
まず、ジョブ入力手段1はジョブ055を入力してくる
次に、ランク決定手段2はジョブ055のプライオリテ
ィに応じたスワツピングランクを決定する。ジョブ05
5のプライオリティは低いのでスワツピングの際には低
速デバイス13を使う様。
スワツピングランク−「低」とする。プライオリティが
高いか、中くらいか、あるいは低いかという判断は、あ
らかじめシステムパラメータ等で規定した値をもとに行
うものとする。
ランク決定手段によってランクが決定するとスワツピン
グ制御テーブル設定手段4は スワツピング制御テーブ
ル3にジョブ055の情報をセットする。それが終わる
と、ジョブ055は実行待ちキューに入り、順番がくる
と、ジョブ実行機構5により実行されることとなる。
メモリ監視機構6は、ジョブ実行機構5の動作とは独立
にある一定時間毎にメモリ状態をチェックする。メモリ
の空きが少なくなっていると、スワップアウトの要求を
あげる。
スワップアウトの要求があがると、スワップアウトジョ
ブ決定手段7は、スワツピング制御テーブル3を参照し
て、スワップアウトすべきジョブを選択する。入出力待
ちとなっている2つのジョブ011,012のうちwa
it状態が長く(現在状態経過時間が長<)、プライオ
リティの低いジョブ011を選んだとする。
かくしてスワップアウトジョブ決定手段7によってジョ
ブ011が選ばれると、スワップアウト手段8は、ジョ
ブ011をスワップデバイスに掃き出す。ジョブ011
のスワツピングランクは「中」なので、掃き出し先は中
速デバイス12となる。この時のスワップアウトの速度
は、スワツピングランクが低いものよりは速く、高のも
のよりは遅い。これはこのジョブ011をスワップイン
してくる時も同様である。
また、メモリ監視機構6がメモリをチェックした際、メ
モリにメモリ量250の空きが生じ、かつ スワップデ
バイス上にあるジョブ021と022の入出力待ちが終
了したとすると1次のような動作がおきる。
まず メモリ監視機構6は、スワップインジョブ決定手
段9に、スワップイン要求をあげる。
次に、スワップインジョブ決定手段9は、スワツピング
制御テーブル3を参照してスワップインすべきジョブを
決定する。ジョブ021と022を比較すると、空きメ
モリのメモリ量が250しかないのて ジョブ022が
選択される。
スワップインジョブ決定手段9は、さらにスワツピング
制御テーブル3を参照してジョブ022のスワツピング
ランクを調べる。ジョブ022のスワツピングランクは
「高」である。即ち、このジョブは高速デバイス13に
スワップアウトされているということになる。
最後に、スワップイン手段10は、ジョブ022を高速
デバイス13からメモリ上へと持ってくる。
言うまでもないが、このスワップイン処理は高速デバイ
ス13をアクセスするので、迅速に行なわれることとな
る。
以上1本発明の実施例について説明したか1本発明は以
上の実施例にのみ限定されず、その他各種の付加変更が
可能である。例えば、スワツピングの対象を決めるのに
、ここでは、要求メモリ量現在状態経過時間、プライオ
リティを用いているか、それ以外の決め方でも構わない
。また、スワツピングの契機も、必ずしもメモリの空き
状態とジョブのアクセス状況から判断しなくても良い。
さらに、スワツピングランクも高/中/低3種類でなけ
ればならないというわけではない。高〆低2種類でも良
いし、4種類以上でも構わない。た0 だし、スワツピングランクの数だけスワップデバイスの
種類(高速、低速等)も必要である。
[発明の効果] 以上説明したように本発明は、ジョブプライオリティに
応じて、高速、中速、低速のスワップデバイスを使い分
けることにより、迅速な処理を必要とするプライオリテ
ィの高いジョブのスワツピング時のスループットを向上
できるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例によるスワップ領域確保制御
方式か適用される情報処理装置の構成を示すブロック図
である。 1・・ジョブ入力手段、2・・・ランク決定手段、3・
・スワツピング制御テーブル、4・・・スワツピング制
御テーブル設定手段、5・・・ジョブ実行機構、6・メ
モリ監視機構、7・・・スワップアウトジョブ決定手段
、8・・・スワップアウト手段、9・・・スワップイン
ジョブ決定手段、10・・スワップイン手段。 1 ] 1・・低速デバイス。 ] ・中速デバイス 高速デバイス。 ]

Claims (1)

  1. 【特許請求の範囲】 1、ジョブを入力するためのジョブ入力手段と、前記ジ
    ョブのプライオリティに対応してスワッピングランク付
    けされた複数のスワップデバイスと、 前記ジョブ入力手段により入力されたジョブのプライオ
    リティを見て使用するスワップデバイスのスワッピング
    ランクを決定するランク決定手段と、 前記ジョブ入力手段により入力されたジョブのスワッピ
    ング制御に必要な値および前記ランク決定手段により決
    定されたスワッピングランクをスワッピング制御テーブ
    ルにセットするスワッピング制御テーブル設定手段と、 一定時間毎に、前記スワッピング制御テーブル中の前記
    スワッピング制御に必要な値をチェックしてメモリの状
    態を監視し、スワッピングの必要があれば、スワップア
    ウト要求信号およびスワップイン要求信号を出力するメ
    モリ監視手段と、前記スワップアウト要求信号に応答し
    て、前記スワッピング制御テーブルを参照して、前記メ
    モリ上にあるジョブの中からスワップアウトすべきジョ
    ブを選択し、該選択されたジョブが掃き出されるべきス
    ワップデバイスを決定するスワップアウトジョブ決定手
    段と、 該スワップアウトジョブ決定手段により選択されたジョ
    ブを、該スワップアウトジョブ決定手段で決定されたス
    ワップデバイスに掃き出すスワップアウト手段と、 前記スワップイン要求信号に応答して、前記スワッピン
    グ制御テーブルを参照して、スワップインすべきジョブ
    を選択し、該選択されたジョブの格納されているスワッ
    プデバイスを決定するスワップインジョブ決定手段と、 該スワップインジョブ決定手段により選択されたジョブ
    を、該スワップインジョブ決定手段で決定されたスワッ
    プデバイスから前記メモリ上に移すスワップイン手段と を有するジョブのプライオリティに応じたスワップ領域
    確保制御方式。
JP1175967A 1989-07-07 1989-07-07 ジョブのプライオリティに応じたスワップ領域確保制御方式 Pending JPH0340150A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1175967A JPH0340150A (ja) 1989-07-07 1989-07-07 ジョブのプライオリティに応じたスワップ領域確保制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1175967A JPH0340150A (ja) 1989-07-07 1989-07-07 ジョブのプライオリティに応じたスワップ領域確保制御方式

Publications (1)

Publication Number Publication Date
JPH0340150A true JPH0340150A (ja) 1991-02-20

Family

ID=16005387

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1175967A Pending JPH0340150A (ja) 1989-07-07 1989-07-07 ジョブのプライオリティに応じたスワップ領域確保制御方式

Country Status (1)

Country Link
JP (1) JPH0340150A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09160812A (ja) * 1995-12-05 1997-06-20 Nec Corp スワッピング装置
WO2000022498A1 (fr) * 1998-10-14 2000-04-20 Hitachi, Ltd. Procede et dispositif permettant d'arreter un travail au cours du blocage d'un systeme
JP2000215099A (ja) * 1996-01-31 2000-08-04 Toshiba Corp 情報処理装置の資源管理装置、及び情報処理システムにおける資源管理方法
JP2008065766A (ja) * 2006-09-11 2008-03-21 Nec Corp オンライン増設メモリの使用方法、プログラム及び情報処理装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09160812A (ja) * 1995-12-05 1997-06-20 Nec Corp スワッピング装置
JP2000215099A (ja) * 1996-01-31 2000-08-04 Toshiba Corp 情報処理装置の資源管理装置、及び情報処理システムにおける資源管理方法
WO2000022498A1 (fr) * 1998-10-14 2000-04-20 Hitachi, Ltd. Procede et dispositif permettant d'arreter un travail au cours du blocage d'un systeme
JP2008065766A (ja) * 2006-09-11 2008-03-21 Nec Corp オンライン増設メモリの使用方法、プログラム及び情報処理装置

Similar Documents

Publication Publication Date Title
JP2003241980A (ja) マルチプロセッサ・コンピュータ・システムのためのスレッド・ディスパッチ機構及び方法
JP2002278827A (ja) 共通メモリのメモリ管理システム
JPH10320272A (ja) 多重プロセッサを有するコンピュータ・システム及びそのためのメモリ・ページ位置制御方法
JPH0340150A (ja) ジョブのプライオリティに応じたスワップ領域確保制御方式
JPH09223102A (ja) ダイレクトメモリアクセスコントローラ
JPH0981528A (ja) マルチプロセッサシステム、それに使用される割込制御装置、および割込制御方法
JPS58222364A (ja) 端末システムにおけるデイスク装置のアクセス制御方式
JPH01305461A (ja) バス使用権制御方式
JPH05173923A (ja) 入出力データ転送処理装置
JPH0512197A (ja) バス制御方式及びそのシステム
JPH02287845A (ja) コンピュータシステム
JPH04271455A (ja) 負荷分散制御装置
JPH1063603A (ja) 周辺制御装置およびその負荷状況設定方法
JPS61136134A (ja) 待ち行列資源管理方式
JPH0644193A (ja) I/oレジスタアクセス方式
JPH07230358A (ja) 多重化ボリューム装置
JP5494925B2 (ja) 半導体集積回路、情報処理装置およびプロセッサ性能保証方法
JP2586157B2 (ja) システム制御装置
JP2553755B2 (ja) 異種補助記憶装置制御方式
JPH04124733A (ja) オペレーティング・システムのタスクレベル変更制御方式
JPH05158864A (ja) Dma制御装置
JPH0131223B2 (ja)
JPH10269140A (ja) 計算機システムの処理性能制御方式
JPH08272728A (ja) 中央処理装置の使用権配分最適化方法及び中央処理装置の使用権配分最適化システム
JPH0516613B2 (ja)