JPH05344100A - パリティ誤り検出方式 - Google Patents

パリティ誤り検出方式

Info

Publication number
JPH05344100A
JPH05344100A JP15101392A JP15101392A JPH05344100A JP H05344100 A JPH05344100 A JP H05344100A JP 15101392 A JP15101392 A JP 15101392A JP 15101392 A JP15101392 A JP 15101392A JP H05344100 A JPH05344100 A JP H05344100A
Authority
JP
Japan
Prior art keywords
parity
bit
hop
error
bits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15101392A
Other languages
English (en)
Other versions
JP2765369B2 (ja
Inventor
Toshio Ishihara
利夫 石原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP15101392A priority Critical patent/JP2765369B2/ja
Publication of JPH05344100A publication Critical patent/JPH05344100A/ja
Application granted granted Critical
Publication of JP2765369B2 publication Critical patent/JP2765369B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Radio Relay Systems (AREA)

Abstract

(57)【要約】 【目的】 ホップパリティ誤りパルスをそのまま受信端
局まで伝送できるパリティ誤り検出方式を提供する。 【構成】 通信フォーマットの1フレーム内に、Nビッ
トのパリティ情報ビットと、このパリティ情報ビットの
誤り検出のためのチェックビットを1ビット設ける。中
継局においては、受信したパリティ情報ビットPNで通
信データのパリティ誤り検出を行い、その検出結果をパ
リティ情報ビットPNをホップパリティ誤りビットとす
ると同時に、パリティ情報ビットP1〜PNにパリティ
処理を行い、その結果をチェックビットCに書込み、次
の中継局に送信する。受信端局では、伝送されてきたチ
ェックビットCでホップパリティ誤りビットP1〜PN
のパリティ誤り検出を行い、誤り判定の場合にはホップ
パリティ誤りビットP1〜PNは全て無視し、一致判定
の場合にのみ該当フレームのホップパリティ誤りビット
P1〜PNを有効として出力する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はパリティ誤り検出方式に
関し、特に中間中継局を持つディジタル無線伝送方式に
於けるホップパリティ誤り監視を行うパリティ誤り検出
方式に関するものである。
【0002】
【従来の技術】従来のホップパリティ誤り監視は、各ホ
ップにおけるパリティ誤りの発生率等を通信監視装置等
の別伝送路(例えば、SV:supervisory 、監視制御チャ
ネル)を使用して受信端局まで伝送している。なお、こ
こでホップとは中継区間のことを言う。
【0003】
【発明が解決しようとする課題】この従来の監視方法に
よるパリティ誤り検出方式では、誤りパルスを直接監視
することはできないうえ、各ホップの誤り率を伝送する
別伝送路の通信容量が小さい場合には全てのホップパリ
ティ誤りビットを伝送した場合には、伝送に時間遅れが
伴い、回線状態をそれぞれのホップ毎に監視できない等
の問題点がある。
【0004】本発明の目的は、このような従来の問題点
を除去して、各中継区間の誤りパルスを直接受信端局で
監視できる様に、ホップパリティ誤りパルスをそのまま
受信端局まで伝送できるパリティ誤り検出方式を提供す
ることにある。
【0005】
【課題を解決するための手段】上記課題を解決するため
の本発明の解決手段は、送信端局と受信端局との間をN
中継区間によって伝送するディジタル無線伝送路のパリ
ティ誤り検出方式において、通信フレーム中に、前記各
中継区間における通信データのパリティ誤り検出のた
め、少なくともNビットあるパリティ情報ビットと、こ
のパリティ情報ビットの誤り検出のためのチェックビッ
トとを有し、第M(Mは1≦M≦N−1で整数)番目の
中間中継局に、受信信号中の第M番目の前記パリティ情
報ビットで受信データのパリティ誤り検出を行い、その
結果を第M番目の前記パリティ情報ビットに多重して第
M中継区間のホップパリティ誤りビットとして次の局へ
伝送するホップパリティ生成手段と、前記受信信号を次
の第M+1番目の局に伝送する際に、送信データのパリ
ティ加算を行い、そのパリティビットを第M+1番目の
前記パリティ情報ビットに書き込み次の局へ伝送するパ
リティビット書込み手段と、前記ホップパリティ生成手
段及びパリティビット書込み手段の処理後、ホップパリ
ティ誤りビットを含むNビットの前記パリティ情報ビッ
トに対してパリティ誤り検出を行いその結果を前記チェ
ックビットに書込み次の局へ伝送するチェックビット生
成手段とを備えることを特徴とする。
【0006】さらに上記課題を解決するのに好適な手段
とするため、次の手段を上記課題を解決するための手段
に付加する。前記受信端局に、受信信号中の第N番目の
前記パリティ情報ビットで受信データのパリティ誤り検
出を行い、その結果を第N中継区間のホップパリティ誤
りビットとして出力するホップパリティ生成手段と、前
記チェックビットで前記ホップパリティ誤りビットを含
む前記パリティ情報ビットのパリティ誤り検出を行い、
誤り判定の場合には伝送されてきたNビットの前記ホッ
プパリティ誤りビットを無視し、誤りなし判定の場合に
前記ホップパリティ誤りビットを有効として各前記中継
区間のホップパリティ誤りパルスの出力を行うホップパ
リティ出力手段とを備えることを特徴とする。
【0007】
【作用】上記課題を解決する本発明の構成は図1に示す
通りであって、送信端局から受信端局に至る各中継局は
図1の様な構成を備え、さらに受信端局にも図2に示す
構成を備えている。そして通信フレームは図3に示す構
成であって、データの後にパリティ情報ビットP1〜P
Nを備え、さらにこれらのパリティ情報ビット自体のパ
リティチェック用チェックビットCを備えている。また
パリティ情報ビットの必要ビット数は、中継区間の数に
等しい数を必要とする。従って下記の実施例の様な3中
継区間で信号を伝送する場合は、パリティ情報ビットは
少なくとも3ビット必要であるが、それ以上のビット数
であっても構わない。
【0008】そして、送信端局では、送信するデータの
パリティ加算を行い、そのパリティビットをパリティ情
報ビットP1に書き込んで第一の中間中継局へ送信す
る。
【0009】第一の中間中継局では、送られてきたパリ
ティ情報ビットP1を用いて受信したデータのパリティ
加算結果とパリティチェックを行う。そして、その比較
結果を第一中継区間のホップパリティ誤りビットとして
予め定めた規則に従って上記パリティ情報ビットP1に
ホップパリティ生成手段によって選択的に多重する。こ
の第一中間中継局で受信した信号データを次の第二中間
中継局へデータを送信するため、その送信データのパリ
ティ加算を行い、パリティビットをパリティ情報ビット
P2にパリティビット書込み手段によって書込み、さら
にこれら各パリティ情報ビットP1〜PN自体のパリテ
ィ加算を行いパリティビットをチェックビット生成手段
によってチェックビットCに多重して第二中間中継局へ
送信する。第二中間中継局では受信したパリティ情報ビ
ットP2を用いて受信データのパリティチェックを行
い、その結果を上記第一中間中継局と同様に、パリティ
情報ビットP2にホップパリティ生成手段によってホッ
プパリティ誤りビットとして多重する。さらにそのパリ
ティ情報ビットのパリティ加算を行いパリティビットを
チェックビットCに多重し、送信データのパリティ加算
結果をパリティビット書込み手段によってパリティ情報
ビットP3に書き込んで受信端局に送信する。
【0010】受信端局では、図2に示すように、受信デ
ータのパリティ加算結果とパリティ情報ビットP3との
パリティ比較正誤判定を行い、その結果を最終中継区間
のホップパリティ誤りパルスとしてホップパリティ生成
手段によって出力する。また受信したホップパリティ誤
りビットP1,P2,P3のパリティ加算結果と受信し
たチェックビットCとの比較正誤判定結果により、その
ホップパリティ誤りビットP1,P2,P3を有効デー
タとして出力するか否かをホップパリティ出力手段によ
って判断する。
【0011】
【実施例】次に本発明の一実施例について以下に図面を
参照しつつ説明する。図1,2,3は本発明の一実施例
のブロック回路図を示し、図1は中間中継局を、図2は
受信端局を、図3は通信する信号のフレームフォーマッ
トを示す。
【0012】初めに中間中継局の構成について図1を用
いて説明する。この図1において、受信信号8は受信部
パリティカウンタ1と送信部パリティカウンタ2とに入
力されると共に、その受信信号8のパリティ情報ビット
がパリティ比較器3に入力されるように接続されてい
る。またこのパリティ比較器3には受信部パリティカウ
ンタ1のカウント結果も入力接続されている。そしてパ
リティ比較器3の結果は、ホップパリティ誤りビットと
して選択的に受信信号8に多重されるようにホップパリ
ティ誤りパルス多重回路4に入力されると共に、図示し
ない外部回路等へパリティ誤り判定結果出力10として
出力されている。上記受信部パリティカウンタ1とパリ
ティ比較器3とホップパリティ誤りパルス多重回路4と
はホップパリティ生成手段を構成する。ホップパリティ
誤りパルス多重回路4の出力は、送信部パリティカウン
タ2の出力と共にパリティパルス多重回路5に接続入力
されている。上記送信部パリティカウンタ2とパリティ
パルス多重回路5はパリティビット書込み手段を構成す
る。パリティパルス多重回路5の出力はパリティ情報ビ
ットカウンタ6とチェックビット多重回路7とに接続入
力され、パリティ情報ビットカウンタ6の出力はチェッ
クビット多重回路7において上記パリティパルス多重回
路5の出力である送信信号に多重されるように接続され
ている。上記パリティ情報ビットカウンタ6とチェック
ビット多重回路7とはチェックビット生成手段を構成す
る。
【0013】次に受信端局の構成について図2を用いて
説明する。この図2において、受信信号18は受信部パ
リティ情報ビットカウンタ12と受信部パリティカウン
タ11とパリティ比較器14とパリティ比較器13と分
離動作禁止機能付き分離回路15とに接続入力されてい
る。そして受信部パリティ情報ビットカウンタ12の出
力はパリティ比較器14に接続入力され、パリティ情報
ビットのカウント値と受信信号18に多重されたチェッ
クビットCと比較される。受信部パリティカウンタ11
の出力はパリティ比較器13に接続入力され上記中間中
継局のパリティ比較器3と同様の処理がなされる。この
受信部パリティカウンタ11とパリティ比較器13とは
ホップパリティ生成手段を構成する。さらにパリティ比
較器14の出力は分離回路15に接続入力されている。
この分離回路15は、パリティ比較器14の結果に基づ
き、受信信号18からホップパリティ誤りビットを分離
して連続したビット列によるパルス信号としてのホップ
パリティ誤りパルス出力17として図示しない外部回路
等に出力されている。上記受信部パリティ情報ビットカ
ウンタ12とパリティ比較器14と分離回路15とはホ
ップパリティ出力手段を構成する。
【0014】また図3の通信信号のフレームフォーマッ
トについて説明するが、このフレームには、データビッ
トD1からDkと、パリティ情報ビットP1〜PNと、
このパリティ情報ビットP1〜PNに対するパリティチ
ェック用のビットであるパリティチェックCとを包含し
ている。なお、上記パリティ情報ビットP1〜PNのビ
ット数は、中継区間と同数以上であればいかなる数であ
ってもよい。
【0015】以下上記図1の中間中継局と受信端局を用
いた本発明の実施例の動作について説明するが、一例と
して通信中継形態を、送信端局を1局、中間中継局を2
局、受信端局を1局とした3中継区間形態について説明
する。従って、パリティ情報ビット(図3でP1からP
Nまで)は少なくとも3ビット必要であるが、上記の様
に、それ以上のビットを有していても本発明の実施には
なんら支障はない。
【0016】図示しない送信端局においては、送信する
データに対して通常のパリティ加算を行い、パリティビ
ットをパリティ情報ビットP1に書き込んで第一の中間
中継局へデータ及び制御情報等と共に送信する。この送
信端局からの通信信号を受信した第一の中間中継局は、
その受信信号8を通常のパリティチェックのために受信
部パリティカウンタ1に受信データを入力してデータビ
ットの加算をする。そしてパリティ比較器3で送信端局
から送られてきたパリティ情報ビットP1と比較してパ
リティ誤りを判定する。その判定結果は、そのままパリ
ティ誤り判定結果出力10として外部に出力すると共に
次の様な処理を行う。比較結果に誤りがあった場合には
第一の値(例えば「1」)を、比較結果に誤りがなかっ
た場合には第二の値(例えば「0」)を、ホップパリテ
ィ誤りパルス多重回路4で第一中継区間のホップパリテ
ィ誤りビットとしてパリティ情報ビットP1に多重す
る。
【0017】また受信信号8は送信部パリティカウンタ
2で、この中間中継局での送信データのパリティチェッ
クのため、通常の送信部でのパリティ加算を行ない、パ
リティパルス多重回路5でそのパリティビットをパリテ
ィ情報ビットP2に書き込む。パリティ情報ビットP
1,P2を多重処理したパリティパルス多重回路5の出
力信号は、パリティ情報ビットカウンタ6でビットP1
〜P3のみに対して、送信部のパリティ加算を行ない、
チェックビット多重回路7でそのパリティ加算結果をチ
ェックビットCに書込み第二の中間中継局へと送信す
る。
【0018】第二の中間中継局においても上記第一中間
中継局と同様の処理を行うが、パリティ情報ビットの使
用ビット位置が異なる。受信信号8は通常のパリティチ
ェックのために、受信部パリティカウンタ1に入力して
受信データのパリティ加算をする。そしてパリティ比較
器3で上記第一の中間中継局から送られてきたパリティ
情報ビットP2と比較してパリティ誤りの判定をする。
その判定結果は、そのままパリティ誤り判定結果出力1
0として外部に出力すると共に、上記第一の中間中継局
と同様に、比較結果をホップパリティ誤りパルス多重回
路4で第二中継区間のホップパリティ誤りビットとして
パリティ情報ビットP2に多重する。また、受信信号8
を用いて第二中継局の送信部のデータのパリティ加算結
果はパリティ情報ビットP3に多重する。この第二中間
中継局でパリティ情報ビットP2,P3と多重処理した
パリティパルス多重回路5の出力信号は、パリティ情報
ビットカウンタ6でビットP1からP3のみに対して送
信部のパリティ加算を行い、チェックビット多重回路7
でチェックビットCを新たに多重し受信端局へと送信す
る。
【0019】次に受信端局では、受信信号18を通常の
パリティチェックのため受信部パリティカウンタ11で
受信データのパリティ加算し、パリティ比較器13でパ
リティ情報ビットP3と比較してパリティ誤りの判定を
する。その判定結果はそのままパリティ誤り判定結果出
力16として最終中継区間のホップパリティ誤りビット
P3とする。また、受信部パリティ情報ビットカウンタ
12では、受信信号18のホップパリティ誤りビットP
1,P2,P3のパリティ加算を行い、パリティ比較器
14で受信信号18のチェックビットCとパリティ比較
し、ホップパリティ誤りビットP1,P2,P3に誤り
がないか判定する。誤りありと判定した場合には、分離
動作禁止機能付き分離回路15の分離動作を禁止しホッ
プパリティ誤りパルス出力17を出力せず、誤り無しと
判定した場合には、分離回路15によってホップパリテ
ィ誤りビットP1,P2をホップパリティ誤りパルス出
力17として出力する。またこの時、ホップパリティ誤
りパルス出力17にパリティ情報ビットP3を共に出力
する様にしてもよい。
【0020】尚、上記実施例においては、3中継区間を
備える中継形態を用いて本発明を説明したが、他の中継
区間数を備えた中継形態であっても本発明を適用でき
る。
【0021】
【発明の効果】以上説明したように、本発明は各中継区
間のホップパリティ誤りビットの集合体であるパルスを
単に受信端局にそのまま送るのではなく、そのホップパ
リティ誤りビットそのもののパリティチェックをも行っ
て、チェックビットとして共に伝送するので、冗長度を
あまりとらずにその他の中継区間でのビット誤りに対し
て監視保護できるため、正確なホップパリティ誤りが時
間遅れなしに判定できる効果を有する。
【図面の簡単な説明】
【図1】本発明の一実施例に関するものであり、中間中
継局のブロック回路図である。
【図2】本発明の一実施例に関するものであり、受信端
局のブロック回路図である。
【図3】本発明の一実施例に関するものであり、通信用
のフレームフォーマットを示す図である。
【符号の説明】
1 受信部パリティカウンタ 2 送信部パリティカウンタ 3 パリティ比較器 4 ホップパリティ誤りパルス多重回路 5 パリティパルス多重回路 6 パリティ情報ビットカウンタ 7 チェックビット多重回路 8 受信信号 9 送信出力 10 パリティ誤り判定結果出力 11 受信部パリティカウンタ 12 受信部パリティ情報ビットカウンタ 13 パリティ比較器 14 パリティ情報ビットのパリティ比較器 15 分離動作禁止機能付き分離回路 16 パリティ誤り判定結果出力 17 ホップパリティ誤りパルス出力 18 受信信号 19 受信端局パリティ処理部出力 P1〜PN パリティ情報ビット C チェックビット

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】送信端局と受信端局との間をN中継区間に
    よって伝送するディジタル無線伝送路のパリティ誤り検
    出方式において、 通信フレーム中に、 前記各中継区間における通信データのパリティ誤り検出
    のため、少なくともNビットあるパリティ情報ビット
    と、このパリティ情報ビットの誤り検出のためのチェッ
    クビットとを有し、 第M(Mは1≦M≦N−1で整数)番目の中間中継局
    に、 受信信号中の第M番目の前記パリティ情報ビットで受信
    データのパリティ誤り検出を行い、その結果を第M番目
    の前記パリティ情報ビットに多重して第M中継区間のホ
    ップパリティ誤りビットとして次の局へ伝送するホップ
    パリティ生成手段と、 前記受信信号を次の第M+1番目の局に伝送する際に、
    送信データのパリティ加算を行い、そのパリティビット
    を第M+1番目の前記パリティ情報ビットに書き込み次
    の局へ伝送するパリティビット書込み手段と、 前記ホップパリティ生成手段及びパリティビット書込み
    手段の処理後、ホップパリティ誤りビットを含むNビッ
    トの前記パリティ情報ビットに対してパリティ誤り検出
    を行いその結果を前記チェックビットに書込み次の局へ
    伝送するチェックビット生成手段とを備えることを特徴
    とするパリティ誤り検出方式。
  2. 【請求項2】前記受信端局に、 受信信号中の第N番目の前記パリティ情報ビットで受信
    データのパリティ誤り検出を行い、その結果を第N中継
    区間のホップパリティ誤りビットとして出力するホップ
    パリティ生成手段と、 前記チェックビットで前記ホップパリティ誤りビットを
    含む前記パリティ情報ビットのパリティ誤り検出を行
    い、誤り判定の場合には伝送されてきたNビットの前記
    ホップパリティ誤りビットを無視し、誤りなし判定の場
    合に前記ホップパリティ誤りビットを有効として各前記
    中継区間のホップパリティ誤りパルスの出力を行うホッ
    プパリティ出力手段とを備えることを特徴とする請求項
    1記載のパリティ誤り検出方式。
JP15101392A 1992-06-11 1992-06-11 パリティ誤り検出方式 Expired - Lifetime JP2765369B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15101392A JP2765369B2 (ja) 1992-06-11 1992-06-11 パリティ誤り検出方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15101392A JP2765369B2 (ja) 1992-06-11 1992-06-11 パリティ誤り検出方式

Publications (2)

Publication Number Publication Date
JPH05344100A true JPH05344100A (ja) 1993-12-24
JP2765369B2 JP2765369B2 (ja) 1998-06-11

Family

ID=15509394

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15101392A Expired - Lifetime JP2765369B2 (ja) 1992-06-11 1992-06-11 パリティ誤り検出方式

Country Status (1)

Country Link
JP (1) JP2765369B2 (ja)

Also Published As

Publication number Publication date
JP2765369B2 (ja) 1998-06-11

Similar Documents

Publication Publication Date Title
US5446725A (en) Method of changing over path switch in optical transmission device
US7287176B2 (en) Apparatus, method and storage medium for carrying out deskew among multiple lanes for use in division transmission of large-capacity data
JPS592416B2 (ja) デイジタル相関受信機
US7020809B2 (en) System and method for utilizing spare bandwidth to provide data integrity over a bus
JPH04262630A (ja) 衛星通信方式
US4815105A (en) Selective signalling encoder/decoder for multipoint data communication networks
JPH05344100A (ja) パリティ誤り検出方式
JPS5840383B2 (ja) デ−タ伝送装置の回線制御方式
JP3120800B2 (ja) 降雨警報検出装置
JP2689857B2 (ja) 高速ディジタル専用回線の警報転送方式
JP2603165B2 (ja) 故障報知信号検出回路
US7324560B2 (en) Recovering clock and frame information from data stream
JP2006013642A (ja) 無瞬断切替システム及びそれに用いる端局装置
JPH0344229A (ja) 擬似同期防止方法
JP2591455B2 (ja) 通信装置
JP2863676B2 (ja) 巡回符号化装置
JPH08149114A (ja) データ受信装置
JPH0678376A (ja) パターン付きテレコン制御方式
JPH06224876A (ja) 通信経路監視回路
JPH06311197A (ja) 直並列変換伝送方式及び装置
JPH0454042A (ja) 送出信号管理方式
JPH1084334A (ja) データ伝送方式
JPS62183233A (ja) 誤り制御システム
JPH0563715A (ja) 従局障害監視方式
Schneider et al. A N+ 2 protection switching system for synchronous STM-1 signals and plesiochronous 140 Mbit/s signals by using two carrier technique