JPH05327168A - デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス - Google Patents

デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス

Info

Publication number
JPH05327168A
JPH05327168A JP14866692A JP14866692A JPH05327168A JP H05327168 A JPH05327168 A JP H05327168A JP 14866692 A JP14866692 A JP 14866692A JP 14866692 A JP14866692 A JP 14866692A JP H05327168 A JPH05327168 A JP H05327168A
Authority
JP
Japan
Prior art keywords
solder
package
pins
wiring board
printed wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14866692A
Other languages
English (en)
Inventor
Chizuo Ozawa
千寿夫 小沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
GRAPHICO CORP
GURAFUIKO KK
YAMAZAKI KINZOKU SANGYO KK
Original Assignee
GRAPHICO CORP
GURAFUIKO KK
YAMAZAKI KINZOKU SANGYO KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GRAPHICO CORP, GURAFUIKO KK, YAMAZAKI KINZOKU SANGYO KK filed Critical GRAPHICO CORP
Priority to JP14866692A priority Critical patent/JPH05327168A/ja
Publication of JPH05327168A publication Critical patent/JPH05327168A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3421Leaded components

Landscapes

  • Mounting Components In General For Electric Apparatus (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

(57)【要約】 【目的】フラットパッケージ型デバイスのピンをプリン
ト配線板の接続端子に半田付けする際に、その半田付け
不良の防止を図ること。 【構成】プリント配線板1にフラットパッケージ型デバ
イス2のパッケージ本体を挿通すべきパッケージ挿通孔
3を穿設し、そのパッケージ挿通孔3の内周面の上部側
には、その内周に沿って半田逃し用空間4を設ける。そ
の半田逃し用空間4に沿うプリント配線板1上には、デ
バイス2のピン5に接続すべき接続端子6を配置する。
フラットパッケージ型デバイス2は、パッケージ7にI
Cチップなどを格納し、パッケージ7から水平にピン5
を出したものである。従って、デバイス2のピン5をプ
リント配線板1の対応する接続端子6に半田付けする際
に、必要以上に半田を付け過ぎても、溶融状態の余った
半田がピン5を伝わって半田逃し用空間4に流れて硬化
するので、いわゆる半田タッチを生ずることがなくな
り、半田付け不良を効果的に防止できる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、フラットパッケージ型
のデバイスのピン(端子)をプリント配線板の接続端子
に半田付けする際に、その半田付け不良を防止する構造
に関するものである。
【0002】
【従来の技術】従来、集積回路などのデバイスのパッケ
ージとしては、パッケージの側面から水平方向にピンが
出るフラットパッケージと称するものが知られている。
このフラットパッケージ型のデバイスでは、パッケージ
をプリント配線板に設けたパッケージ挿通孔に挿通する
とともに、そのピンをパッケージ挿通孔の周縁に設けた
接続端子に半田付けして接続するのが、一般的な使い方
である。
【0003】
【発明が解決しようとする課題】ところが、フラットパ
ッケージ型のデバイスでは、パッケージのピンの太さが
0.09mm〜0.4mm程度であり、そのピンの配置
間隔も0.15mm〜0.8mm程度である。
【0004】そのため、パッケージのピンが細くその配
置間隔が狭くなると、パッケージ側のピンとプリント配
線板側の接続端子との半田付けの際に、半田の付けすぎ
などに起因し、余分な半田がパッケージの側面を伝わっ
て隣接するピンに流れ込みやすい。その結果、隣接する
ピン間または接続端子間が電気的に接続されるいわゆる
半田タッチを起こし、半田付け不良が起き易いという問
題が生じていた。
【0005】そこで、本発明では、フラットパッケージ
型デバイスのピンをプリント配線板の接続端子に半田付
けする際に、上記のような半田付け不良の防止を図るこ
とを目的とする。
【0006】
【課題を解決するための手段】かかる目的を達成するた
めに、本発明は、以下のように構成した。
【0007】第1発明は、プリント配線板の所定位置に
フラットパッケージ型デバイスのパッケージを挿通すべ
きパッケージ挿通孔を穿設し、当該パッケージ挿通孔の
内周面の上部側にはその内周に沿って半田逃し用空間を
設けるとともに、当該半田逃し用空間に沿うプリント配
線板上には、前記パッケージのピンに接続すべき接続端
子を配置してなる。
【0008】第2発明は、電子素子を集積回路化したチ
ップを格納したパッケージの側面に半田逃し用溝を形成
し、当該半田逃し用溝内には前記チップと電気的に接続
する複数のピンを所定間隔おいて設けてなる。
【0009】
【作用】第1発明では、プリント配線板の接続端子にあ
らかじめ半田を塗布または印刷しておき、半田付け時
に、その接続端子とパッケージ側の対応するピンを接触
させてその接触部を加熱させて半田付けする。ところ
が、接続端子に必要以上に半田を付けすぎたような場合
には、半田付けの際に、溶融状態の余った半田がピンを
伝わって半田逃し用空間内に流れ込んで、下方に垂れ下
がった状態で硬化する。従って、半田の使用量などにむ
らがあっても、隣接するピン間または接続端子間でいわ
ゆる半田タッチを生ずることがなくなり、半田付け不良
を効果的に防止できる。特に、パッケージ側のピンが細
くまたその配置間隔が狭い場合や、半田付けが手作業の
場合に有効である。
【0010】第2発明では、パッケージの側面に半田逃
し用溝を形成しその半田逃し用溝内にピンを設けたの
で、そのピンをプリント配線板の対応する接続端子に半
田付けする際に、必要以上に半田を付け過ぎても、余っ
た溶融状態の半田がピンを伝わって半田逃し用溝に流れ
込んで下方に垂れ下がった状態で硬化する。そのため、
第1発明と同様に、半田の使用量にむらがあっても、隣
接するピン間または接続端子間でいわゆる半田タッチを
生ずることがなくなり、半田付け不良を効果的に防止で
きる。
【0011】
【実施例】次に、第1発明の実施例について、図1〜図
3を参照して説明する。
【0012】第1発明の実施例は、プリント配線板1の
所定位置にフラットパッケージ型デバイス2のパッケー
ジ7を挿通すべき四角形のパッケージ挿通孔3を穿設
し、そのパッケージ挿通孔3の内周面の上部側には、そ
の内周に沿って半田逃し用空間4を設ける。この半田逃
し用空間4は、上部の入り口が広く下方にいくに従って
狭くなるようにテーパ状に形成する(図4参照)。そし
て、その半田逃し用空間4に沿うプリント配線板1上に
は、フラットパッケージ型デバイス2のピン5に接続す
べき所定幅の接続端子6を配置する。プリント配線板1
上には、実現すべき電子回路に応じた導体パターン(図
示せず)を作成し、そのうちの必要な導体パターンを接
続端子6に接続する。
【0013】フラットパッケージ型デバイス2は、プラ
スチックやセラミックなどの材質からなる薄い直方体の
パッケージ7にICチップなどを格納し、パッケージ7
の各側面には、水平方向に複数のピン5を等間隔に取り
付けたものである。
【0014】以上のような構成からなる実施例の使用例
について、以下に図面を参照して説明する。
【0015】まず、プリント配線板1の接続端子6にあ
らかじめ粘着性のあるクリーム半田などを塗布または印
刷しておく。半田付けの際には、半田を塗布または印刷
した接続端子6にパッケージ7側の対応するピン5をの
せて接触させ、その接触部を熱風などにより加熱する。
すると、半田がいったん溶解したのち硬化し、図4で示
すような状態になってピン5と接続端子6とは半田8に
より半田付けされる。
【0016】ところで、接続端子6に過剰な量の半田を
塗布または印刷した場合には、半田が溶解したときに、
溶融状態の余った半田8がピン5を伝わって半田逃し用
空間4内に流れ込み、その半田逃し用空間4内で下方に
垂れ下がった状態で硬化する(図5参照)。従って、半
田の使用量などにむらがあっても、隣接するピン5間ま
たは接続端子6間でいわゆる半田タッチを生ずることが
なくなり、半田付け不良を効果的に防止できる。特に、
パッケージ7側のピン5の太さが細くその配置間隔が狭
い場合や、半田付けが手作業の場合に有効である。
【0017】なお、上記のように半田逃し用空間4をテ
ーパ状に形成したので、パッケージ7をパッケージ挿通
孔3に挿通する際に、その挿通が容易である。
【0018】次に、第1発明の他の実施例について、図
6を参照して説明する。この実施例は、プリント配線板
10の半田逃し用空間11の形状について、その断面を
図示のように階段状にしたものである。このプリント配
線板10の他の構成は、図1〜図3で示したプリント配
線板1と同様であるので、同一符号を付してその重複し
た説明は省略する。半田逃し用空間11を上記のように
形成すると、半田逃し用空間4に比べて空間の容積を大
きくできる。
【0019】さらに、第2発明の実施例について、以下
に図面を参照して説明する。
【0020】この実施例のデバイス20は、図7に示す
ように、プラスチックやセラミックなどの材質からなる
薄い直方体のパッケージ21に、電子素子を集積回路化
したICチップなどの所定のチップを格納し、パッケー
ジ21の各側面には、断面が凹状の半田逃し用溝23を
形成する。さらに、半田逃し用溝23内には、上述のチ
ップと電気的に接続する複数のピン22を所定間隔おい
て設ける。
【0021】このようなデバイス20を半田付けするプ
リント配線板24は、図8に示すように、その所定位置
にパッケージ21を挿通すべき四角形のパッケージ挿通
孔25を穿設する。そして、そのパッケージ挿通孔25
の周囲のプリント配線板24上には、パッケージ21の
ピン22に接続すべき所定幅の接続端子26を配置す
る。
【0022】以上のような構成からなる第2発明の実施
例の使用例について、以下に図面を参照して説明する。
【0023】まず、プリント配線板24の接続端子26
にあらかじめ粘着性のあるクリーム半田などを塗布また
は印刷しておく。半田付けの際には、半田を塗布または
印刷した接続端子26にパッケージ21側の対応するピ
ン22をのせて接触させ、その接触部を熱風などにより
加熱すると、半田がいったん溶解したのち硬化し、図9
で示すような状態になってピン22と接続端子26とは
半田付けされる。
【0024】ところで、接続端子26に半田を塗布また
は印刷しすぎたような場合には、溶融状態の余った半田
がピン22を伝わって半田逃し用溝23内に流れ込み、
その半田逃し用溝23内で下方に垂れ下がった状態で硬
化する。従って、半田の使用量などにむらがあっても、
隣接するピン22間または接続端子26間でいわゆる半
田タッチを生ずることがなくなり、半田付け不良を効果
的に防止できる。特に、パッケージ21側のピン22の
太さが細く配置間隔が狭い場合や、半田付けが手作業の
場合に有効である。
【0025】
【発明の効果】以上のように第1発明では、パッケージ
挿通孔の内周面の上部側にはその内周に沿って半田逃し
用空間を設けたので、パッケージのピンをプリント配線
板の対応する接続端子に半田付けする際に、必要以上に
半田を付け過ぎても、溶融状態の余った半田がピンを伝
わって半田逃し用溝内に流れて硬化する。従って、半田
の使用量などにむらがあっても、隣接するピン間または
接続端子間でいわゆる半田タッチを生ずることがなくな
り、半田付け不良を効果的に防止できる。特に、パッケ
ージ側のピンの太さが細く配置間隔が狭い場合や、半田
付けが手作業の場合に有効である。
【0026】第2発明では、パッケージの側面に半田逃
し用溝を形成しその半田逃し用溝内にピンを設けたの
で、そのピンをプリント配線板の対応する接続端子に半
田付けする際に、必要以上に半田を付け過ぎても、溶融
状態の余った半田がピンを伝わって半田逃し用溝に流れ
込んで下方に垂れ下がった状態で硬化する。そのため、
第1発明と同様に、半田の使用量にむらがあっても、隣
接するピン間または接続端子間でいわゆる半田タッチを
生ずることがなくなり、半田付け不良を効果的に防止で
きる。
【図面の簡単な説明】
【図1】第1発明の実施例のプリント配線板、フラット
パッケージ型デバイスを示す斜視図である。
【図2】図1のプリント配線板の要部の断面図である。
【図3】そのプリント配線板の要部の平面図である。
【図4】フラットパッケージ型デバイスのプリント配線
板に対する半田付けの一例を示す断面図である。
【図5】(A)は半田を付けすぎた場合の説明をするた
めの断面図、(B)はその平面図である。
【図6】プリント配線板の他の実施例を示す断面図であ
る。
【図7】第2発明の実施例であるフラットパッケージ型
デバイスの正面図である。
【図8】そのフラットパッケージ型デバイスを取り付け
るべきプリント配線板の断面図である。
【図9】フラットパッケージ型デバイスのプリント配線
板に対する半田付けの一例を示す断面図である。
【符号の説明】
1,10,24 プリント配線板 2 フラットパッケージ型デバイス 3,25 パッケージ挿通孔 4,11 半田逃し用空間 5,22 ピン 6,26 接続端子 7,21 パッケージ 20 デバイス 23 半田逃し用溝

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】プリント配線板の所定位置にフラットパッ
    ケージ型デバイスのパッケージを挿通すべきパッケージ
    挿通孔を穿設し、当該パッケージ挿通孔の内周面の上部
    側にはその内周に沿って半田逃し用空間を設けるととも
    に、当該半田逃し用空間に沿うプリント配線板上には、
    前記パッケージのピンに接続すべき接続端子を配置して
    なるデバイスの半田付け不良防止構造を有するプリント
    配線板。
  2. 【請求項2】電子素子を集積回路化したチップを格納し
    たパッケージの側面に半田逃し用溝を形成し、当該半田
    逃し用溝内には前記チップと電気的に接続する複数のピ
    ンを所定間隔おいて設けてなる半田付け不良防止構造を
    有するデバイス。
JP14866692A 1992-05-15 1992-05-15 デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス Pending JPH05327168A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14866692A JPH05327168A (ja) 1992-05-15 1992-05-15 デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14866692A JPH05327168A (ja) 1992-05-15 1992-05-15 デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス

Publications (1)

Publication Number Publication Date
JPH05327168A true JPH05327168A (ja) 1993-12-10

Family

ID=15457907

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14866692A Pending JPH05327168A (ja) 1992-05-15 1992-05-15 デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス

Country Status (1)

Country Link
JP (1) JPH05327168A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018506860A (ja) * 2015-02-15 2018-03-08 華為技術有限公司Huawei Technologies Co.,Ltd. パワーアンプに係る電力管の接続構造およびパワーアンプ
CN114096142A (zh) * 2021-12-07 2022-02-25 华东光电集成器件研究所 一种to-247ac封装形式元器件的批量自动贴片托盘

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02232986A (ja) * 1989-03-07 1990-09-14 Sony Corp 基板及びその製造法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02232986A (ja) * 1989-03-07 1990-09-14 Sony Corp 基板及びその製造法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018506860A (ja) * 2015-02-15 2018-03-08 華為技術有限公司Huawei Technologies Co.,Ltd. パワーアンプに係る電力管の接続構造およびパワーアンプ
US10426036B2 (en) 2015-02-15 2019-09-24 Huawei Technologies Co., Ltd. Power tube connection structure of power amplifier and power amplifier
CN114096142A (zh) * 2021-12-07 2022-02-25 华东光电集成器件研究所 一种to-247ac封装形式元器件的批量自动贴片托盘

Similar Documents

Publication Publication Date Title
JPH05327168A (ja) デバイスの半田付け不良防止構造を有するプリント配線板および半田付け不良防止構造を有するデバイス
JPH0631137U (ja) 多連電子部品
JPH01143389A (ja) ハイブリッド集積回路装置
JP3671436B2 (ja) 角形チップ部品
JPS62163392A (ja) 電子部品の半田付け方法
JPS63124496A (ja) 多端子部品の取付方法
JPH05121868A (ja) プリント基板に対する電子部品の半田付け実装方法
JP2697987B2 (ja) 接続用端子付き電子部品およびその実装方法
JPH05343579A (ja) 半導体実装基板
JPH08102596A (ja) 面実装部品の実装方法
JPH0611531Y2 (ja) 回路基板装置
JP2528436B2 (ja) 回路基板装置の製造方法
JPH03171644A (ja) 電子回路装置
JPH02172292A (ja) 電子部品のはんだ付け接合方法
JPH06314873A (ja) プリント配線板
JPS6345016Y2 (ja)
JP2527326Y2 (ja) 回路基板装置
JPH01189148A (ja) 電気素子用素子キャリア
JPS63198301A (ja) チツプ部品
JPH11251730A (ja) 部品の半田付け方法
JPH03194994A (ja) 表面装着用icパッケージの半田接続方法
JPH05343841A (ja) 表面実装型icの実装方法
JPH09162530A (ja) フロー半田付け対応基板
JPH025497A (ja) 部品実装構造
JPH06155954A (ja) メタルマスク

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19960409