JPH0526909A - オフセツト自動調整回路 - Google Patents
オフセツト自動調整回路Info
- Publication number
- JPH0526909A JPH0526909A JP18614491A JP18614491A JPH0526909A JP H0526909 A JPH0526909 A JP H0526909A JP 18614491 A JP18614491 A JP 18614491A JP 18614491 A JP18614491 A JP 18614491A JP H0526909 A JPH0526909 A JP H0526909A
- Authority
- JP
- Japan
- Prior art keywords
- offset
- sampling
- circuit
- signal
- input signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Measurement Of Current Or Voltage (AREA)
Abstract
(57)【要約】
【目的】 A/D変換回路のオフセットを自動的に調整
する。 【構成】 入力信号をサンプリングするサンプリング回
路、サンプリングされた入力信号に含まれるサンプリン
グ周波数成分を除去するローパスフィルタ、ローパスフ
ィルタの出力をA/D変換するA/D変換回路を備え、
A/D変換されたデジタル信号の1周期分を積分しかつ
1周期のサンプリングレートで割算することによりオフ
セット誤差を求め、得られたオフセット誤差に基づいて
入力信号を補正するように構成している。
する。 【構成】 入力信号をサンプリングするサンプリング回
路、サンプリングされた入力信号に含まれるサンプリン
グ周波数成分を除去するローパスフィルタ、ローパスフ
ィルタの出力をA/D変換するA/D変換回路を備え、
A/D変換されたデジタル信号の1周期分を積分しかつ
1周期のサンプリングレートで割算することによりオフ
セット誤差を求め、得られたオフセット誤差に基づいて
入力信号を補正するように構成している。
Description
【0001】
【産業上の利用分野】この発明はA/D変換回路等にお
けるオフセットを自動的に調整するオフセット自動調整
回路に関する。
けるオフセットを自動的に調整するオフセット自動調整
回路に関する。
【0002】
【従来の技術】図5は従来のA/D変換回路におけるオ
フセット調整手段を示すブロック図である。図におい
て、アナログ入力1Aはオペレーショナルアンプ1によっ
て増幅されA/D変換回路3に入力される。A/D変換
されたデジタル信号は中央演算装置5に入力され所定の
演算を行なうようになされている。
フセット調整手段を示すブロック図である。図におい
て、アナログ入力1Aはオペレーショナルアンプ1によっ
て増幅されA/D変換回路3に入力される。A/D変換
されたデジタル信号は中央演算装置5に入力され所定の
演算を行なうようになされている。
【0003】上記の回路においては、オペレーショナル
アンプ1とA/D変換回路3においてオフセット誤差が
生じるおそれがある。したがってそれぞれに可変抵抗2
及び4を設けてオフセット調整を行なうようになされて
いる。
アンプ1とA/D変換回路3においてオフセット誤差が
生じるおそれがある。したがってそれぞれに可変抵抗2
及び4を設けてオフセット調整を行なうようになされて
いる。
【0004】
【発明が解決しようとする課題】従来のオフセット調整
回路では可変抵抗2及び4を人手により調整する必要が
ありその作業は繁雑である。また一度調整しても経時変
化で誤差が生じる場合がある。
回路では可変抵抗2及び4を人手により調整する必要が
ありその作業は繁雑である。また一度調整しても経時変
化で誤差が生じる場合がある。
【0005】
【課題を解決するための手段】この発明のオフセット自
動調整回路は、正弦波の入力信号を1周期についてn回
のサンプリングレートでサンプリング回路によりサンプ
リングし、サンプリングされた入力信号に含まれるサン
プリング周波数成分をローパスフィルタにより除去し、
サンプリングされた入力信号をA/D変換回路によりA
/D変換し、A/D変換されたデジタル信号の1周期分
のn個のデジタル信号の値を積分し、その積分値をnで
割ることによりオフセットによる誤差を求めるととも
に、前記誤差を用いて入力信号の値を中央処理装置で補
償するように構成している。
動調整回路は、正弦波の入力信号を1周期についてn回
のサンプリングレートでサンプリング回路によりサンプ
リングし、サンプリングされた入力信号に含まれるサン
プリング周波数成分をローパスフィルタにより除去し、
サンプリングされた入力信号をA/D変換回路によりA
/D変換し、A/D変換されたデジタル信号の1周期分
のn個のデジタル信号の値を積分し、その積分値をnで
割ることによりオフセットによる誤差を求めるととも
に、前記誤差を用いて入力信号の値を中央処理装置で補
償するように構成している。
【0006】
【作用】1周期の正弦波の入力信号を積分した結果の出
力が零でないときはオフセット誤差が生じているのであ
り、その値を中央処理装置の入力値から減算又は入力値
に加算することによりオフセット誤差が補正される。
力が零でないときはオフセット誤差が生じているのであ
り、その値を中央処理装置の入力値から減算又は入力値
に加算することによりオフセット誤差が補正される。
【0007】
【実施例】図1はこの発明のA/D変換回路のブロック
ダイヤグラムを示す。図において、正弦波の入力信号1A
(図3にその波形を示す)はオペレーションアンプ1で
増幅されてサンプリング回路6に入力される。サンプリ
ング回路6においては、1周期にn回のサンプリングレ
ートでサンプリングされる。サンプリングされた信号6A
の波形は図4に示すように正負の電圧のパルス列からな
る。サンプリングされた信号6Aはローパスフィルタ7
(図1においてはLPFと略記する)によって高周波数成
分が除去され、A/D変換回路3に入力される。
ダイヤグラムを示す。図において、正弦波の入力信号1A
(図3にその波形を示す)はオペレーションアンプ1で
増幅されてサンプリング回路6に入力される。サンプリ
ング回路6においては、1周期にn回のサンプリングレ
ートでサンプリングされる。サンプリングされた信号6A
の波形は図4に示すように正負の電圧のパルス列からな
る。サンプリングされた信号6Aはローパスフィルタ7
(図1においてはLPFと略記する)によって高周波数成
分が除去され、A/D変換回路3に入力される。
【0008】A/D変換回路3においては、図4に示す
パルス信号がA/D変換され、デジタル値として中央処
理装置5に入力される。図2は中央処理装置の動作を示
すフローチャートである。中央処理装置5においては、
ステップ5Aにおいて信号値が入力されると、正弦波の較
正用信号の1周期分のサンプル数であるn個のパルス信
号のディジタル値(符号を含む)を積分する(ステップ
5B,5C)。次に積分された値を1周期のサンプル数nで
割算する(ステップ5D)。その結果得られる値がオフセ
ット誤差の値を表わしている(ステップ5E)。得られた
オフセット誤差に基づいて、中央処理装置5において入
力信号を補正する(ステップ5F)。
パルス信号がA/D変換され、デジタル値として中央処
理装置5に入力される。図2は中央処理装置の動作を示
すフローチャートである。中央処理装置5においては、
ステップ5Aにおいて信号値が入力されると、正弦波の較
正用信号の1周期分のサンプル数であるn個のパルス信
号のディジタル値(符号を含む)を積分する(ステップ
5B,5C)。次に積分された値を1周期のサンプル数nで
割算する(ステップ5D)。その結果得られる値がオフセ
ット誤差の値を表わしている(ステップ5E)。得られた
オフセット誤差に基づいて、中央処理装置5において入
力信号を補正する(ステップ5F)。
【0009】中央処理装置5においては、入力信号の値
に対して上記のオフセット誤差をその誤差の極性にした
がって加算又は減算して補償を行ない、オペレーショナ
ルアンプ1とA/D変換回路3のオフセット誤差を実質
的に零にすることができる。図2に示すオフセット誤差
の演算及び調整は自動的にかつ定期的(例えば1分毎
に)に行なわれるのが好ましい。
に対して上記のオフセット誤差をその誤差の極性にした
がって加算又は減算して補償を行ない、オペレーショナ
ルアンプ1とA/D変換回路3のオフセット誤差を実質
的に零にすることができる。図2に示すオフセット誤差
の演算及び調整は自動的にかつ定期的(例えば1分毎
に)に行なわれるのが好ましい。
【0010】
【発明の効果】この発明によればオペレーショナルアン
プ1及びA/D変換回路3にオフセット誤差があって
も、その誤差は中央処理装置5において補償されるので
人手によるオフセットの調節は不要である。又オフセッ
ト誤差の調整を定期的に行なうことによりA/D変換回
路3のオフセット誤差が経時変化する場合でも常に適正
に補償される。
プ1及びA/D変換回路3にオフセット誤差があって
も、その誤差は中央処理装置5において補償されるので
人手によるオフセットの調節は不要である。又オフセッ
ト誤差の調整を定期的に行なうことによりA/D変換回
路3のオフセット誤差が経時変化する場合でも常に適正
に補償される。
【図1】この発明の実施例ブロックダイヤグラム。
【図2】この実施例の動作を示すフローチャート。
【図3】入力信号の波形図。
【図4】サンプリングされた入力信号の波形図。
【図5】従来のA/D変換回路のブロックダイヤグラ
ム。
ム。
1A 入力信号 3 A/D変換回路 5 中央処理装置 6 サンプリング回路 7 ローパスフィルタ
Claims (1)
- 【特許請求の範囲】 【請求項1】 入力信号を処理するべき回路システムの
オフセットを自動調整する回路システムにおいて、 入力端子に与えられる較正用の正弦波信号を1周期につ
いてn回のサンプリングレートでサンプリングするサン
プリング回路、 サンプリング回路の出力信号が入力され同出力信号に含
まれるサンプリング周波数成分を除去するローパスフィ
ルタ、 サンプリング回路の出力端からローパスフィルタを通し
て与えられた信号をA/D変換するA/D変換回路、及
びA/D変換されたデジタル信号が入力され、1周期分
のn個のデジタル信号の値を積分し、その積分値をnで
割ることによりオフセットによる誤差を求めるととも
に、前記誤差をその極性にしたがって前記の入力信号に
加え又は減じて入力信号の値を補償する中央処理装置、 を有するオフセット自動調整回路
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18614491A JPH0526909A (ja) | 1991-07-25 | 1991-07-25 | オフセツト自動調整回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18614491A JPH0526909A (ja) | 1991-07-25 | 1991-07-25 | オフセツト自動調整回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0526909A true JPH0526909A (ja) | 1993-02-05 |
Family
ID=16183153
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18614491A Pending JPH0526909A (ja) | 1991-07-25 | 1991-07-25 | オフセツト自動調整回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0526909A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6977970B2 (en) | 2000-01-10 | 2005-12-20 | Samsung Electronics Co., Ltd. | Data reproducing apparatus and method for improving detection performance by adjusting decision levels used in data detector |
JP2007322145A (ja) * | 2006-05-30 | 2007-12-13 | Hioki Ee Corp | 交流信号測定器、およびそのオフセット調整方法 |
WO2015151254A1 (ja) * | 2014-04-03 | 2015-10-08 | 理化工業株式会社 | 交流信号測定装置 |
-
1991
- 1991-07-25 JP JP18614491A patent/JPH0526909A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6977970B2 (en) | 2000-01-10 | 2005-12-20 | Samsung Electronics Co., Ltd. | Data reproducing apparatus and method for improving detection performance by adjusting decision levels used in data detector |
JP2007322145A (ja) * | 2006-05-30 | 2007-12-13 | Hioki Ee Corp | 交流信号測定器、およびそのオフセット調整方法 |
WO2015151254A1 (ja) * | 2014-04-03 | 2015-10-08 | 理化工業株式会社 | 交流信号測定装置 |
JPWO2015151254A1 (ja) * | 2014-04-03 | 2017-04-13 | 理化工業株式会社 | 交流信号測定装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU595990B2 (en) | Analogue to digital converter | |
JP2543177B2 (ja) | クランプ装置と自動利得制御装置 | |
JPH0526909A (ja) | オフセツト自動調整回路 | |
JP3706187B2 (ja) | ビデオ無線周波又は中間周波信号のa/d変換用回路 | |
JPS6313520A (ja) | Ad変換回路 | |
JPS60197016A (ja) | アナログ・デジタル変換回路装置 | |
JPH0526372B2 (ja) | ||
JPH0249075B2 (ja) | ||
JPS61208386A (ja) | ビデオ信号のアナログ−デイジタル変換装置 | |
JP3114541B2 (ja) | アナログ・デイジタル変換回路の精度調整方式 | |
JP3230227B2 (ja) | A/dコンバータ | |
JPS58147232A (ja) | デイジタル・オ−デイオデイスクプレ−ヤ | |
JPH0395411A (ja) | 平均値測定装置 | |
JP3807863B2 (ja) | A/d変換装置 | |
JPH0156385B2 (ja) | ||
JPS6029023A (ja) | ディジタル・アナログ変換回路 | |
JPH0323778A (ja) | 映像信号クランプ回路 | |
JPS61218234A (ja) | デ−タ復調装置 | |
JPH06152409A (ja) | オフセット補償回路 | |
KR960005849Y1 (ko) | 피씨비 자동조정기 중간주파수(if) 신호 입력회로 | |
SU1515357A1 (ru) | Амплитудный селектор | |
JPH02213783A (ja) | 自動零点調整回路 | |
JPS58212220A (ja) | アナログ/デイジタル変換器のオフセツト電圧補正方法 | |
JPH10282240A (ja) | 波形成形回路 | |
JPH03143178A (ja) | 画像信号処理装置 |