JPH0483476A - 映像信号クランプ回路 - Google Patents

映像信号クランプ回路

Info

Publication number
JPH0483476A
JPH0483476A JP2198778A JP19877890A JPH0483476A JP H0483476 A JPH0483476 A JP H0483476A JP 2198778 A JP2198778 A JP 2198778A JP 19877890 A JP19877890 A JP 19877890A JP H0483476 A JPH0483476 A JP H0483476A
Authority
JP
Japan
Prior art keywords
video signal
signal
frequency noise
low frequency
timing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2198778A
Other languages
English (en)
Inventor
Kazuhiro Onuma
一広 大沼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2198778A priority Critical patent/JPH0483476A/ja
Publication of JPH0483476A publication Critical patent/JPH0483476A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概 要〕 映像信号のクランプ回路に関し、 小型で、低周波雑音成分の除去能力の高い映像信号クラ
ンプ回路を提供することを目的とし、映像信号の中の水
平同期信号に同期したタイミング信号を発生するタイミ
ング発生手段と、タイミング発生手段で発生したタイミ
ング信号で、映像信号中の水平同期信号のレベルを検出
し低周波雑音成分を取り出す水平同期信号電位検出手段
と、水平同期信号電位検出手段で検出した低周波雑音成
分を反転する反転手段と、映像信号中の該低周波雑音成
分が、タイミング発生手段、水平同期信号電位検出手段
および反転手段を通過することにより生じる遅延と同じ
遅延時間を発生させる信号処理手段と、反転手段より出
力する低周波雑音成分と信号処理手段より出力する映像
信号を入力とし、その差分を出力する雑音除去手段とを
備え構成する。
〔産業上の利用分野〕
本発明は、映像信号のクランプ回路に関する。
ディジタル通信技術の進展により、広帯域を必要とする
映像信号の伝送にもディジタル伝送か行われるようにな
ってきている。
第4図は映像信号のディジタル伝送を説明する図であり
、映像信号に重畳された低周波雑音成分をクランプ回路
60で除去したのち、A/D変換回路6エでディジタル
信号に変換し、光ケーブル、同軸ケーブル等の伝送路に
送出し、受信側ではD/A変換回路62でディジタル信
号をアナログ信号に変換して受像機に入力する。
第5図は映像信号を説明する図であり、第4図の入力映
像信号の1フイ一ルド分を拡大したものである。
第5図の(a)は低周波雑音成分(図中束として示す)
のない映像信号を示し、lフィールド(TV画面の1画
面分)の前後には垂直同期信号Pvがあり、その間に2
63ライン分の映像信号が挿入され、それぞれの1ライ
ンの映像信号と映像信号の間には水平同期信号Phが挿
入されている。
(b)は低周波雑音成分の重畳した映像信号を示し低周
波雑音成分の上に(a)の映像信号が加わった形となっ
ている。
第5図(b)に示すような低周波雑音成分の重畳した映
像信号をA/D変換してディジタル伝送し、受信側でD
/A変換して受像機に入力すると、低周波雑音成分によ
り映像の彩度が極端に異なってしまい、元の映像を再現
できないことになる。
従って、映像信号をA/D変換する前に、クランプ回路
により・クランプし、低周波雑音成分を除去している。
かかるクランプ回路は小型で、低周波雑音成分の除去能
力の高い回路が要求されている。
〔従来の技術〕
第6図は従来例を説明するブロック図を示す。
第6図の従来例は、入力映像信号から低周波雑音成分を
取り出す低域濾波器(図中LPFと示す)13と、 低域濾波器13で取り出した低周波雑音成分を反転する
反転増幅器31と、 低周波雑音成分が低域濾波器13と反転増幅器31を通
過することにより生ずる遅延と同じ遅延時間を発生させ
る位相調整回路41と、反転増幅器31の出力と、位相
調整回路4Iの出力を入力とする差動増幅器51から構
成している。
図中の■〜■はそれぞれの点における信号の波形を示す
■は低周波雑音成分が重畳した映像信号である。
■は低域濾波器13により映像信号の中から取り出した
低周波雑音成分である。
■は反転増幅器31により■を反転させた低周波雑音成
分である。
■は位相調整回路41により■の映像信号を遅延させ、
■の低周波雑音成分と位相を合わせた映像信号である。
■は■の低周波雑音成分と■の映像信号を差動増幅器5
1に入力し、差分をとることにより低周波雑音成分を除
去した出力映像信号である。
〔発明が解決しようとする課題〕
上述の従来例では、それぞれの回路をアナログのアクテ
ィブ回路で構成しており、周波数の高い映像信号の処理
を行うので回路規模が大きくなる。
また、映像信号は第5図に示すように複雑な波形をして
いるので、その中から正確に低周波雑音成分のみを取り
出して、もとの映像信号の中に含まれている低周波雑音
成分を精度良く打ち消すことが困難である。
本発明は、小型で、低周波雑音成分の除去能力の高い映
像信号クランプ回路を提供することを目的とする。
〔課題を解決するための手段〕
第1図は本発明の詳細な説明するブロック図を示す。
第1図に示す本発明の原理ブロック図中の10は、映像
信号の中の水平同期信号に同期したタイミング信号を発
生するタイミング発生手段であり、20はタイミング発
生手段lOで発生したタイミング信号で、映像信号中の
水平同期信号のレベルを検出し、低周波雑音成分を取り
出す水平同期信号電位検出手段であり、30は水平同期
信号電位検出手段20で検出した低周波雑音成分を反転
する反転手段である。
また、40は映像信号中の該低周波雑音成分か、タイミ
ング発生手段10、水平同期信号電位検出手段20およ
び反転手段30を通過することにより生じる遅延と同じ
遅延時間を発生させる信号処理手段であり、50は反転
手段30より出力する低周波雑音成分と信号処理手段4
0より出力する映像信号を入力とする雑音除去手段であ
り、水平同期信号電位検出手段20で検出した低周波雑
音成分により、映像信号中の低周波雑音成分を打ち消す
ことにより本課題を解決するための手段とする。
〔作 用〕
入力映像信号より水平同期信号を検出し、水平同期信号
に同期した同期したタイミング信号を発生させ、そのタ
イミングで映像信号中の水平同期信号の電位を検出する
水平同期信号には映像信号は含まれていないので、水平
同期信号の電位の変動は低周波雑音成分を示す。
水平同期信号電位検出手段20で検出した低周波雑音成
分を反転させ、雑音除去手段50の一方の端子に入力し
、他方の端子には、低周波雑音成分の位相に合わせた映
像信号を入力し、低周波雑音成分を相殺することにより
、高い精度で低周波雑音成分を除去することが可能とな
る。
〔実施例〕
以下本発明の要旨を第2図、第3図に示す実施例により
具体的に説明する。
第2図は本発明の詳細な説明するブロック図、第3図は
本発明の実施例の動作を説明する図をそれぞれ示す。な
お、全図を通じて同一符号は同一対象物を示す。
第2図に示す本発明の実施例は、水平同期信号の電位検
出をディジタル回路で行う例であり、第1図で説明した
タイミング発生手段10として、水平同期信号分離回路
11とタイミング信号発生回路12、 水平同期信号電位検出手段20として、A/D変換回路
21と、D/A変換回路22、反転手段30として反転
増幅器31、 信号処理手段40として、位相調整回路41、雑音除去
手段50として、差動増幅器51から構成した例である
上述の回路において、入力した映像信号より、水平同期
信号分離回路11で水平同期信号を分離し、タイミング
信号発生回路12で水平同期信号に同期したクロック(
以下f、CLKと称する)を発生する。
映像信号はA/D変換回路21において、f。
CLKでサンプリングされるが、f、CLKは映像信号
中の水平同期信号のレベル(シンクチップ)のみをサン
プリングするタイミングになっている。
したがって、f、CLKによりサンプリングされA/D
変換回路21でA/D変換され、D/A変換回路22で
D/A変換された出力は、入力された映像信号の低周波
雑音成分のみを正確に取り出したものとなる。
D/A変換回路22の出力は反転増幅器31で反転した
後差動増幅器51の一方の端子に入力する。
他方の端子には、低周波雑音成分が水平同期信号分離回
路11、タイミング信号発生回路12、A/D変換回路
21、D/A変換回路22および反転増幅器31を通過
することにより生ずる遅延と同じ時間遅延させる位相調
整回路41の出力の映像信号を入力することにより、高
い精度で低周波雑音成分を打ち消し映像信号のみを出力
することができる。
第3図の(a)はサンプリングのタイミングを示す図で
あり、f、CLKで映像信号をサンプリングすることに
より、映像信号中の水平同期信号のシンクチップを正し
く取り出すことができ、(b)は(alの信号をデサン
プリングした状況を示し、正確に低周波雑音成分(サグ
)のみを取り出すことかできることを示している。
また、映像信号中に含まれる低周波雑音成分(サグ)以
外の容量性の結合によるフィールドスロープの歪、トラ
ンス結合による歪等も精度よくキャンセルすることがで
きる。
ここで使用するA/D変換回路21.D/A変換回路2
2の量子化のビット数は、低周波雑音成分の改善要求レ
ベルにより、6ビツト、8ビツトまたは16ビツト等を
選択して使用する。
また、本クランプ回路を今後使用されるHDTV、高品
位TV等の高速映像信号に対しても使用可能であるのは
勿論である。
〔発明の効果〕
以上のような本発明によれば、クランプ回路をディジタ
ル回路で構成することにより、小型で低周波雑音成分除
去性能の高い映像信号クランプ回路を提供することがで
きる。
【図面の簡単な説明】
第1図は本発明の詳細な説明するブロック図、第2図よ
本発明の詳細な説明するブロック図、第3図ま本発明の
実施例の動作を説明する図、第4図ま映像信号のディジ
タル伝送を説明する図、第5図は映像信号を説明する図
、 第6図は従来例を説明するブロック図、をそれぞれ示す
。 図において、 10はタイミング発生手段、 11は水平同期信号分離回路、 12はタイミング信号発生回路、 13はLPF。 20は水平同期信号電位検出手段、 21.61はA/D変換回路、 22.62はD/A変換回路、 30反転手段、 31よ反転増幅器、 40は信号処理手段、 41は位相調整回路、 50は雑音除去手段、 51は差動増幅器、 60はクランプ回路、 をそれぞれ示す。 本発明の詳細な説明するブロック図 第1回 く 入力映像信号 本発明の詳細な説明するブロック図 ν鎖厭ど

Claims (3)

    【特許請求の範囲】
  1. (1)映像信号のクランプ回路であって、 映像信号の中の水平同期信号に同期したタイミング信号
    を発生するタイミング発生手段(10)と、 前記タイミング発生手段(10)で発生したタイミング
    信号で、映像信号中の水平同期信号のレベルを検出し、
    低周波雑音成分を取り出す水平同期信号電位検出手段(
    20)と、前記水平同期信号電位検出手段(20)で検
    出した低周波雑音成分を反転する反転手段(30)と、 映像信号中の該低周波雑音成分が、前記タイミング発生
    手段(10)、前記水平同期信号電位検出手段(20)
    および前記反転手段(30)を通過することにより生じ
    る遅延と同じ遅延時間を発生させる信号処理手段(40
    )と、 前記反転手段(30)より出力する低周波雑音成分と前
    記信号処理手段(40)より出力する映像信号を入力と
    し、その差分を出力する雑音除去手段(50)とを備え
    たことを特徴とする映像信号クランプ回路。
  2. (2)前記タイミング発生手段(10)で発生したタイ
    ミングパルスで、映像信号中の水平同期信号のレベル検
    出を行うディジタル水平同期信号電位検出回路(20)
    を備えたことを特徴とする前記(1)項記載の映像信号
    クランプ回路。
  3. (3)前記タイミング発生手段(10)で発生したタイ
    ミングパルスで、映像信号中の水平同期信号のみをサン
    プリングし、ディジタル信号に変換するA/D変換回路
    (21)と、 前記A/D変換回路(21)の出力信号をD/A変換し
    て低周波雑音成分のみを取り出すD/A変換回路(22
    )を備えたことを特徴とする前記(1)項記載の映像信
    号クランプ回路。
JP2198778A 1990-07-25 1990-07-25 映像信号クランプ回路 Pending JPH0483476A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2198778A JPH0483476A (ja) 1990-07-25 1990-07-25 映像信号クランプ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2198778A JPH0483476A (ja) 1990-07-25 1990-07-25 映像信号クランプ回路

Publications (1)

Publication Number Publication Date
JPH0483476A true JPH0483476A (ja) 1992-03-17

Family

ID=16396765

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2198778A Pending JPH0483476A (ja) 1990-07-25 1990-07-25 映像信号クランプ回路

Country Status (1)

Country Link
JP (1) JPH0483476A (ja)

Similar Documents

Publication Publication Date Title
JPH0483476A (ja) 映像信号クランプ回路
US5398060A (en) Multiplexed noise suppression signal recovery for multiphase readout of charge device arrays
JPH02121478A (ja) カラービデオ信号処理方法および装置
JPH07131677A (ja) ビデオ信号のサグ補正回路
JP2590881B2 (ja) 波形歪検出方式及び受信装置
US7440476B1 (en) Method and apparatus for video capture
US5835154A (en) Circuit arrangement for deriving pulses of horizontal and vertical frequency
KR100249233B1 (ko) 에이치디티브이의 동기신호 복구장치
JP2570734B2 (ja) 波形歪検出方式及び受信装置
JPH07264176A (ja) フレーム番号付加方式と信号伝送装置
JP3316519B2 (ja) ディジタル同期分離回路
JP2576237B2 (ja) 波形歪除去装置
JPS6233415Y2 (ja)
US20060129318A1 (en) Symbol position detection device and symbol position detection method
JPH09233460A (ja) カメラシステム
JPH0698199A (ja) 映像信号クランプ回路
JPS63203080A (ja) 監視装置
JPH05167886A (ja) 映像信号補償回路
JPH05207325A (ja) 画像信号の水平同期信号発生回路
JPH0440755A (ja) ゴースト除去装置
JPS6093895A (ja) テレビジヨン用カラ−バ−スト信号位相同期発振回路
JPH03297279A (ja) テレビジョン信号送信装置及びその受信装置
KR19980041656A (ko) 고선명 티브이(hdtv) 모니터 영상신호의 3치 정극성 신호 제거회로
JPH04192765A (ja) デジタル化ゴースト除去装置
JPH0693788B2 (ja) 3値同期遅延検出回路