JPH0446557A - スイッチング電源 - Google Patents
スイッチング電源Info
- Publication number
- JPH0446557A JPH0446557A JP15495590A JP15495590A JPH0446557A JP H0446557 A JPH0446557 A JP H0446557A JP 15495590 A JP15495590 A JP 15495590A JP 15495590 A JP15495590 A JP 15495590A JP H0446557 A JPH0446557 A JP H0446557A
- Authority
- JP
- Japan
- Prior art keywords
- output
- inverter
- pulses
- circuit
- abnormality
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005856 abnormality Effects 0.000 claims abstract description 23
- 238000009499 grossing Methods 0.000 claims description 5
- 239000003990 capacitor Substances 0.000 abstract description 2
- 230000002159 abnormal effect Effects 0.000 abstract 2
- 230000003111 delayed effect Effects 0.000 abstract 1
- 230000000630 rising effect Effects 0.000 abstract 1
- 238000001514 detection method Methods 0.000 description 12
- 238000010586 diagram Methods 0.000 description 6
- 230000006641 stabilisation Effects 0.000 description 6
- 238000011105 stabilization Methods 0.000 description 6
- 230000007704 transition Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003079 width control Methods 0.000 description 1
Landscapes
- Control Of Voltage And Current In General (AREA)
- Dc-Dc Converters (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本発明はスイッチング電源に関し、特にスイッング電源
のスイッング制御部のオンオフ制御方式従来のスイッチ
ング電源の構成を第3図に示す。
のスイッング制御部のオンオフ制御方式従来のスイッチ
ング電源の構成を第3図に示す。
直流入力電圧はメインスイッチング回路1へ入力され、
スイッチング素子によりオンオフ制御されて交流電圧に
変換される。この交流電圧はトランス2によりy?圧若
しくは降圧されて整流平滑回路3へ印加される。この整
流平滑回路3において、交流電圧は直流電圧となって出
力される。
スイッチング素子によりオンオフ制御されて交流電圧に
変換される。この交流電圧はトランス2によりy?圧若
しくは降圧されて整流平滑回路3へ印加される。この整
流平滑回路3において、交流電圧は直流電圧となって出
力される。
この直流出力は安定化制御回路4にて常時モニタされて
おり、この直流出力電圧が一定になるようにメインスイ
ッチング回路1のスイッチング素子のオン期間を制御す
るオンパルスBかこの安定化制御回路4にて生成される
。
おり、この直流出力電圧が一定になるようにメインスイ
ッチング回路1のスイッチング素子のオン期間を制御す
るオンパルスBかこの安定化制御回路4にて生成される
。
すなわち、直流出力電圧のレベルに応じてオンパルスの
幅が制御されパルス幅制御によるスイッチング駆動がな
されて出力安定化が図られている。
幅が制御されパルス幅制御によるスイッチング駆動がな
されて出力安定化が図られている。
一般に、このスイッチング素子としてはトランジスタが
用いられるか、例えばバイポーラトランジスタであれば
、オンからオフへのターンオフ時間が無視できず、高速
性に欠けるので、安定化制御回路4はオンパルスBの後
縁タイミングに同期してオフパルスCを生成し、ターン
オフ特性を改善している。
用いられるか、例えばバイポーラトランジスタであれば
、オンからオフへのターンオフ時間が無視できず、高速
性に欠けるので、安定化制御回路4はオンパルスBの後
縁タイミングに同期してオフパルスCを生成し、ターン
オフ特性を改善している。
また、MOSトランジスタであれば、そのゲート浮遊容
量が大であるので、この浮遊容量によるターンオフ特性
の低下を当該オフパルスにより改善しているのである。
量が大であるので、この浮遊容量によるターンオフ特性
の低下を当該オフパルスにより改善しているのである。
異常検出回路5は直流出力電圧をこれまたモニタしてお
り、出力異常を検出すると、異常検出信号Aを発生する
。この異常検出信号Aの発生タイミングにより、安定化
制御回路4のオンパルスBの発生を直ちに中断するよう
にして、回路全体の動作を停止するように構成されてい
る。
り、出力異常を検出すると、異常検出信号Aを発生する
。この異常検出信号Aの発生タイミングにより、安定化
制御回路4のオンパルスBの発生を直ちに中断するよう
にして、回路全体の動作を停止するように構成されてい
る。
第4図(A)〜(C)は第3図の回路の各部信号A−C
の波形を夫々対応じて示したものである。
の波形を夫々対応じて示したものである。
オンパルスBは(B)、(C)に示す如く一定周期のオ
フパルスCの前縁を後縁とし、パルス幅制御されたパル
スである。
フパルスCの前縁を後縁とし、パルス幅制御されたパル
スである。
時刻11において異常が検出されると、異常検出信号が
(A)に示す如く低レベルから高レベルに遷移する。こ
のレベル遷移に応答して、安定化制御回路4からのオン
パルスは(B)の如く直ちに中断されて、高レベルから
低レベルになる。
(A)に示す如く低レベルから高レベルに遷移する。こ
のレベル遷移に応答して、安定化制御回路4からのオン
パルスは(B)の如く直ちに中断されて、高レベルから
低レベルになる。
しかしながら、オフパルスは通常の一定周期で発生され
るので、時刻t1からオフパルスの発生時刻t2までの
間は、スイッチング用トランジスタの駆動端子電圧はフ
ローティング状態となって不安定であり、よってその間
スイッチング電源の動作が完全に停止しないという欠点
がある。
るので、時刻t1からオフパルスの発生時刻t2までの
間は、スイッチング用トランジスタの駆動端子電圧はフ
ローティング状態となって不安定であり、よってその間
スイッチング電源の動作が完全に停止しないという欠点
がある。
発明の目的
本発明の目的は、出力異常検出タイミングからオフパル
スの発生までの不安定期期間を除去して、出力異常時に
直ちに回路動作を停止するようにしたスイッチング電源
を提供することである。
スの発生までの不安定期期間を除去して、出力異常時に
直ちに回路動作を停止するようにしたスイッチング電源
を提供することである。
発明の構成
本発明によるスイッチング電源は、直流入力電圧をスイ
ッチング制御して交流電圧に変換する直流交流変換手段
と、この交流電圧を整流平滑して直流出力を発生する手
段と、この直流出力に応じて前記直流交流変換手段にお
けるスイッチングのためのオン及びオフパルスを発生す
る手段と、前記直流出力の異常に応答して前記オンパル
スの発生を停止制御する手段と、前記直流出力の異常に
応答して前記オフパルスを発生制御する手段とを含むこ
とを特徴とする。
ッチング制御して交流電圧に変換する直流交流変換手段
と、この交流電圧を整流平滑して直流出力を発生する手
段と、この直流出力に応じて前記直流交流変換手段にお
けるスイッチングのためのオン及びオフパルスを発生す
る手段と、前記直流出力の異常に応答して前記オンパル
スの発生を停止制御する手段と、前記直流出力の異常に
応答して前記オフパルスを発生制御する手段とを含むこ
とを特徴とする。
実施例
以下、図面を用いて本発明の詳細な説明する。
第1図は本発明の実施例のブロック図であり、第3図と
同等分分は同一符号により示す。本実施例では、異常検
出回路5による出力異常の検出タイミングに応答して、
強制的にオフパルスを発ノ1するオフパルス発生回路6
を追加したものである。
同等分分は同一符号により示す。本実施例では、異常検
出回路5による出力異常の検出タイミングに応答して、
強制的にオフパルスを発ノ1するオフパルス発生回路6
を追加したものである。
このオフパルス発生回路6の詳細を説明すると、異常検
出信号を人力とするインバータ61と、このインバータ
出力をプルアップする抵抗62と、インバータ61の出
力を反転する他のインバータ63と、インバータ61の
出力を遅延する抵抗64、コンデンサ65からなる時定
数回路と、インバータ63の出力りと時定数回路の出力
Eとを2人力とするナントゲート66と、このゲート出
力Fを反転する別のインバータ67とらなる。
出信号を人力とするインバータ61と、このインバータ
出力をプルアップする抵抗62と、インバータ61の出
力を反転する他のインバータ63と、インバータ61の
出力を遅延する抵抗64、コンデンサ65からなる時定
数回路と、インバータ63の出力りと時定数回路の出力
Eとを2人力とするナントゲート66と、このゲート出
力Fを反転する別のインバータ67とらなる。
そして、このインバータ67の出力すなわち強制オフパ
ルス出力は、安定化制御回路4からの通常の一定周期の
オフパルスCと共にオアゲート7へ人力されている。こ
のオアゲート7の出力Gがメインスイッチング回路1の
スイッチング用トランジスタのオフパルスとなるのであ
る。
ルス出力は、安定化制御回路4からの通常の一定周期の
オフパルスCと共にオアゲート7へ人力されている。こ
のオアゲート7の出力Gがメインスイッチング回路1の
スイッチング用トランジスタのオフパルスとなるのであ
る。
他の構成は第3図の従来例と同一であり、その説明は省
略する。
略する。
第2図は第1図の回路の動作を説明する各部信号波形図
であり、(A)〜(G)は各部信号A〜Gの波形を夫々
対応じて示している。時刻tiに異常が発生すると、異
常検出信号が(A)の如く低レベルから高レベルになる
。従って、この信号Aのインバータ61による反転信号
が時定数回路により(E)の様な波形となる。
であり、(A)〜(G)は各部信号A〜Gの波形を夫々
対応じて示している。時刻tiに異常が発生すると、異
常検出信号が(A)の如く低レベルから高レベルになる
。従って、この信号Aのインバータ61による反転信号
が時定数回路により(E)の様な波形となる。
よって、2人力ナンドゲートの入力は(D)と(E)の
波形となるから、このゲートのスレッシュホールドレベ
ルVTの作用により、ゲート出力が(F)の如く得られ
る。その結果、インバータ67の出力には異常検出タイ
ミングt1と同時に立上り、先の時定数回路の時定数に
より定まる時間後に立下る強制オフパルスが生成される
。
波形となるから、このゲートのスレッシュホールドレベ
ルVTの作用により、ゲート出力が(F)の如く得られ
る。その結果、インバータ67の出力には異常検出タイ
ミングt1と同時に立上り、先の時定数回路の時定数に
より定まる時間後に立下る強制オフパルスが生成される
。
そこで、この強制オフパルスをオアゲート7を介してメ
インスイッチング回路1内のトランジスタのオフパルス
Gとして使用すれば、異常検出時刻tlと同時にオフパ
ルスが生成されて、トランジスタは強制的にオフとなり
、前述の問題点は解消される。
インスイッチング回路1内のトランジスタのオフパルス
Gとして使用すれば、異常検出時刻tlと同時にオフパ
ルスが生成されて、トランジスタは強制的にオフとなり
、前述の問題点は解消される。
尚、第1図に示した回路構成は単に一例を示すにすぎず
、種々の変型が可能であることは勿論である。
、種々の変型が可能であることは勿論である。
発明の効果
本発明によれば、スイッチング電源の異當時に、直ちに
強制的にオフパルスを発生する構成としたので、スイッ
チング電源の回路動作を確実に停止可能となるという効
果がある。
強制的にオフパルスを発生する構成としたので、スイッ
チング電源の回路動作を確実に停止可能となるという効
果がある。
第1図は本発明の実施例のブロック図、第2図は実施例
の動作を示す信号波形図、第3図は従来技術を示すブロ
ック図、第4図は従来のブロックの動作を示す信号波形
図である。 主要部分の符号の説明 1・・・・・・メインスイッチング回路2・・・・・ト
ランス 3・・・・・・整流平滑回路 4・・・・・・安定化制御回路 5・・・・・・異常検出回路
の動作を示す信号波形図、第3図は従来技術を示すブロ
ック図、第4図は従来のブロックの動作を示す信号波形
図である。 主要部分の符号の説明 1・・・・・・メインスイッチング回路2・・・・・ト
ランス 3・・・・・・整流平滑回路 4・・・・・・安定化制御回路 5・・・・・・異常検出回路
Claims (1)
- (1)直流入力電圧をスイッチング制御して交流電圧に
変換する直流交流変換手段と、この交流電圧を整流平滑
して直流出力を発生する手段と、この直流出力に応じて
前記直流交流変換手段におけるスイッチングのためのオ
ン及びオフパルスを発生する手段と、前記直流出力の異
常に応答して前記オンパルスの発生を停止制御する手段
と、前記直流出力の異常に応答して前記オフパルスを強
制的に発生する手段とを含むことを特徴とするスイッチ
ング電源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15495590A JP2674864B2 (ja) | 1990-06-13 | 1990-06-13 | スイッチング電源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15495590A JP2674864B2 (ja) | 1990-06-13 | 1990-06-13 | スイッチング電源 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0446557A true JPH0446557A (ja) | 1992-02-17 |
JP2674864B2 JP2674864B2 (ja) | 1997-11-12 |
Family
ID=15595564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15495590A Expired - Fee Related JP2674864B2 (ja) | 1990-06-13 | 1990-06-13 | スイッチング電源 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2674864B2 (ja) |
-
1990
- 1990-06-13 JP JP15495590A patent/JP2674864B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2674864B2 (ja) | 1997-11-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920011042A (ko) | 직류평활커패시터의 전하방전제어회로가 마련된 인버터장치 및 그의 제어방법 | |
US6775158B2 (en) | Pulse width modulation controller and method | |
US6434020B1 (en) | Apparatus and method of operating two switches connecting respectively a load to power source terminals in response to a switch control signal | |
TWI657656B (zh) | 馬達驅動電路 | |
US6208541B1 (en) | PWM inverter apparatus | |
JPH0446557A (ja) | スイッチング電源 | |
JPH07213062A (ja) | Pwmサイクロコンバータのゲート信号生成方法 | |
JPH0731163A (ja) | インバータの制御方法および制御回路 | |
JP3151599B2 (ja) | スイッチング電源装置 | |
JP4419312B2 (ja) | 半導体電力変換器 | |
JPS63305755A (ja) | スイッチング電源制御回路 | |
JP3657486B2 (ja) | スイッチ素子駆動回路 | |
JP2513509Y2 (ja) | インバ―タの出力電圧検出回路 | |
JPS6161508B2 (ja) | ||
JPH1056781A (ja) | インバータ回路 | |
JPH0422670B2 (ja) | ||
JP2929826B2 (ja) | Gtoサイリスタゲート駆動回路 | |
JPS60137126A (ja) | ゲ−トタ−ンオフ・サイリスタのパルストランス方式オンゲ−ト制御装置 | |
JP2004194473A (ja) | 電源装置 | |
JPH025676Y2 (ja) | ||
JPH08308246A (ja) | 中性点クランプ形インバータのpwm制御回路 | |
JPH0549263A (ja) | 電源装置 | |
KR890005516Y1 (ko) | 펄스폭 변조 초퍼 회로의 인터럽트 발생회로 | |
JPH0262049B2 (ja) | ||
JP2739221B2 (ja) | 放電加工機の放電電流供給装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |