JPH0418728B2 - - Google Patents

Info

Publication number
JPH0418728B2
JPH0418728B2 JP60268548A JP26854885A JPH0418728B2 JP H0418728 B2 JPH0418728 B2 JP H0418728B2 JP 60268548 A JP60268548 A JP 60268548A JP 26854885 A JP26854885 A JP 26854885A JP H0418728 B2 JPH0418728 B2 JP H0418728B2
Authority
JP
Japan
Prior art keywords
signal
circuit
comb
delay
filter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60268548A
Other languages
English (en)
Other versions
JPS62128232A (ja
Inventor
Hideki Nara
Koji Ishida
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP60268548A priority Critical patent/JPS62128232A/ja
Publication of JPS62128232A publication Critical patent/JPS62128232A/ja
Publication of JPH0418728B2 publication Critical patent/JPH0418728B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Stereophonic System (AREA)
  • Stereo-Broadcasting Methods (AREA)

Description

【発明の詳細な説明】 技術分野 本発明は擬似ステレオ伝送(記録・再生を含
む)装置に関するものである。
背景技術 従来の擬似ステレオ伝送装置の例を第3図及び
第4図を参照しつつ説明する。
第3図の回路は、マイクの出力アンプ等(図示
せず)からの左側チヤンネル信号(以下左信号と
称する)Lと右側チヤンネル信号(以下右信号と
称する)Rとから擬似ステレオ信号(以下エンコ
ード信号と称する)を得るエンコーダであり、左
信号Lは遅延回路1を経て時間τだけ遅延され、
後述するクシ形フイルタの低減特性を補う為のハ
イパスフイルタ(以下HPFと称する)2によつ
て低域周波数成分(以下低域成分と称する)が除
去される。HPF2の出力信号は反転回路3を経
て波形が逆となつて加算回路4の第1の入力端に
供給される。また、左信号Lは直接に加算回路4
の第2の入力端に供給される。一方、右信号R
は、遅延回路5を経て時間τだけ遅延され加算回
路4の第3の入力端に供給される。また、右信号
Rは直接に加算回路4の第4の入力端に供給され
る。加算回路4の出力は上記エンコード信号とな
る。遅延回路1、HPF2、反転回路3及び加算
回路4は減算型のクシ形フイルタ6を形成する。
その出力信号の周波数レスポンスを第5図Aに示
す。遅延回路5及び加算回路4は加算型のクシ形
フイルタ7を形成する。クシ形フイルタ7の周波
数レスポンスを第5図Bに示す。これらのクシ形
フイルタ6及び7の出力は加算回路4にて合成さ
れて、加算回路4の出力である上記エンコード信
号の周波数レスポンスは第5図Cに示される如く
左信号L成分と右信号R成分とが互いに混在した
ものとなつている。このエンコード信号によつ
て、例えば記録手段のキヤリア信号を変調し、被
変調信号を情報記録媒体に記録することにより左
右両信号をいわゆるモノラル録音にて記録するこ
とが可能となる。また、上記キヤリア信号をステ
レオ放送等の伝送手段の情報キヤリア信号として
用いることが可能である。
第4図は、復調されたエンコード信号から左右
両信号を分離するデコーダを示す。キヤリア信号
から分離されたエンコード信号は加算回路8、遅
延回路9及び減算回路10に供給される。遅延回
路9は、上記エンコード信号を時間τだけ遅延さ
せて加算回路及びHPF11に供給する。加算回
路8及び遅延回路9は加算型のクシ形フイルタ1
2を形成し、加算回路8の出力信号は右信号Ra
となる。右信号Raの周波数レスポンスを第6図
Aに示す。HPF11の出力信号と上記エンコー
ド信号は減算回路10に供給される。遅延回路
9、HPF11及び減算回路10は減算型のクシ
形フイルタ13を形成し、減算回路10の出力は
左信号Laとなる。この左信号Laの周波数レスポ
ンスを第6図Bに示す。
従来の擬似ステレオ伝送装置はこのように構成
されているのであるが、左右両信号が重畳された
エンコード信号からデコーダにより分離された右
信号Raは相当の左信号La成分を含み、また、左
信号Laも相当の右信号Ra成分を含むので、左右
両信号の分離度が低いという不具合があつた。
発明の概要 よつて、本発明の目的とするところは、左右両
信号の分離度を向上せしめた擬似ステレオ伝送装
置を提供することである。
上記目的を達成するために本発明の擬似ステレ
オ伝送装置においては、左信号の各周波数成分を
所定周波数幅毎に交互に減衰させて擬似左信号を
得るクシ形フイルタ回路と、右信号の各周波数成
分を上記周波数幅毎にかつ上記擬似左信号では減
衰されない周波数帯を減衰させて擬似右信号を得
るクシ形フイルタと、左右両信号の低域周波数成
分と両擬似信号とを重畳してエンコード信号を得
る回路とからなるエンコーダと、前記エンコード
信号からクシ形フイルタにより擬似左信号及び擬
似右信号を分離するデコーダとを備えたシステム
構成としている。
実施例 以下、本発明の実施例について第1図及び第2
図を参照しつつ説明する。
第1図に示された回路は本発明のエンコーダで
あり、左信号Lは信号をτ時間遅延させる遅延回
路20、減算回路21及び加算回路22に供給さ
れる。遅延回路20の出力は減算回路21に入力
される。遅延回路20及び減算回路21は減算型
のクシ形フイルタ23を形成する。減算回路21
の出力信号はこの出力信号をτ/2時間遅延させ
る遅延回路24及び加算回路25に供給され、遅
延回路24の出力信号は加算回路25に供給され
る。遅延回路24及び加算回路25は加算型のク
シ形フイルタ26を形成する。加算回路25の出
力信号は擬似左信号として加算回路27に供給さ
れる。一方、右信号Rは加算回路22、信号をτ
時間遅延させる遅延回路28及び減算回路29に
供給する。遅延回路28の出力信号は減算回路2
9に供給され、遅延回路28及び減算回路29は
減算型のクシ形フイルタ30を形成する。減算回
路29の出力信号はこの信号をτ/2時間遅延さ
せる遅延回路31及び減算回路32に供給され、
遅延回路31の出力信号は減算回路32に供給さ
れる。遅延回路31及び減算回路32は減算型の
クシ形フイルタ33を形成する。減算回路32の
出力信号は擬似右信号として加算回路27に供給
される。加算回路22の出力信号はローパスフイ
ルタ(以下LPFと称する)34を経て高域成分
が除去されて加算回路27に供給される。加算回
路27の出力は左右両信号の低域周波数成分と両
擬似信号とが重畳されたエンコード信号となる。
次に、この回路の動作について説明する。ま
ず、クシ形フイルタ23及び30の周波数レスポ
ンスを第7図Aに示し、クシ形フイルタ26及び
33の周波数レスポンスをそれぞれ第7図B及び
第7図Cに示す。左信号Lはクシ形フイルタ23
及び26を経て加算回路27に供給されるが、ク
シ形フイルタ23と26とを直列接続して得られ
る周波数レスポンスは第7図Dの如き特性とな
る。また、右信号Rはクシ形フイルタ30及び3
3を経て加算回路27に供給されるが、クシ形フ
イルタ30と33とを直列接続して得られる周波
数レスポンスは第7図Eの如き特性となる。さら
に左右両信号の低域成分がLPF34から加算回
路27に供給されるので、上記エンコード信号の
各周波数成分は第7図Fの如き特性となり、左信
号成分の周波数帯では右信号成分のレベルが十分
に減衰され、右信号成分の周波数帯では左信号成
分のレベルが十分に減衰されている。このエンコ
ード信号は、前述の記録手段もしくは伝送手段に
供給される。
第2図に示された回路は、本発明のデコーダで
あり、キヤリア信号等から復調されたエンコード
信号は、信号をτ時間遅延させる遅延回路40、
減算回路41及びLPF42に供給される。遅延
回路40の出力信号は減算回路41に供給され
る。遅延回路40及び減算回路41は減算型のク
シ形フイルタ43をするが、その周波数レスポン
スは上述のクシ形フイルタ23に等しい。減算回
路41の出力信号は、この信号をτ/2時間遅延
する遅延回路44、加算回路45及び減算回路4
6に供給される。遅延回路44の出力信号は加算
回路45及び減算回路46に供給される。遅延回
路44及び加算回路45は加算型のクシ形フイル
タ47を形成し、遅延回路44及び減算回路46
は減算型のクシ形フイルタ48を形成する。クシ
形フイルタ47及び48の周波数レスポンスはそ
れぞれクシ形フイルタ26及び33の各周波数レ
スポンスに等しい。加算回路45及びLPF42
の各出力信号は加算回路49により合成されて左
信号Lbが得られる。また、減算回路46及び
LPF42の各出力信号は加算回路50により合
成されて右信号Rbが得られる。
次に、この回路の動作を説明する。クシ型フイ
ルタ43と47との直列回路の周波数レスポンス
は第7図Dの如くであり、第8図Aの如き周波数
特性のエンコード信号は該直列回路を経てほぼ左
信号成分のみとなり、これにLPF42の左右両
信号の低域成分出力が加算回路49により付加さ
れると第8図Bの如き周波数レスポンスの左信号
Lbが得られる。
同様に、クシ形フイルタ43と48との直列回
路の周波数レスポンスは第7図Eの如くであり、
これによりエンコード信号から右信号成分を分離
しこれにLPF42の低域成分出力を付加せしめ
て第8図Cの如き周波数レスポンスの右信号Rb
を得るのである。
このようにして得られた左信号Lb及び右信号
Rbの各周波数成分は、所定周波数幅毎に交互に
減衰されており、低域成分を除けば、ほぼ左信号
Lbには右信号成分は含まれず、また、右信号Rb
には左信号成分は含まれないので、左右信号の分
離度が向上しステレオ効果が著しく向上するので
ある。
発明の効果 以上説明したように本発明の擬似ステレオ伝送
装置においては、クシ形フイルタによつて所定周
波数幅毎に交互に減衰されかつ互いに減衰周波数
帯が異なる信号同士を重畳してエンコード信号を
得る構成としているので、このエンコード信号か
ら分離される一方の信号成分に含まれる他方の信
号成分は十分に減衰されているから、信号の分離
度が向上してステレオ効果が向上すると共に所定
の周波数毎に交互に一方の信号成分のみが強調さ
れるので特有の音場が形成され独特のステレオ感
が楽しめるので好ましい。
【図面の簡単な説明】
第1図及び第2図は、本発明の実施例を示すブ
ロツク図、第3図及び第4図は、従来例を示すブ
ロツク図、第5図A〜C及び第6図A〜Bは、従
来例の動作を説明するための波形図、第7図A〜
F及び第8図A〜Cは、実施例の動作を説明する
ための波形図である。 主要部分の符号の説明、1,5,9,20,2
8,40……遅延時間τの遅延回路、24,3
1,44……遅延時間τ/2の遅延回路、23,
30,40……遅延時間τの減算型クシ形フイル
タ、26,47……遅延時間τ/2の加算型クシ
形フイルタ、33,48……遅延時間τ/2の減
算型クシ形フイルタ。

Claims (1)

  1. 【特許請求の範囲】 1 所定値τの信号遅延時間を有する減算型の第
    1のクシ形フイルタとτ/2の遅延時間を有する
    加算型の第2のクシ形フイルタとの直列接続から
    なりかつ第1の入力信号が供給される第1の信号
    処理回路と、τの遅延時間を有する減算型の第3
    のクシ形フイルタとτ/2の遅延時間を有する減
    算型の第4のクシ形フイルタとの直列接続からな
    りかつ第2の入力信号が供給される第2の信号処
    理回路と、第1及び第2の入力信号の低域周波数
    成分のみを通過させる第1のローパスフイルタ
    と、第1及び第2の信号処理回路の各出力信号と
    第1のローパスフイルタの出力信号とを加算して
    エンコード信号を得る第1の加算回路とを備える
    エンコーダと; 前記エンコード信号を伝送する伝送手段と; 伝送された前記エンコード信号を受信しかつτ
    の遅延時間を有する減算型の第5のクシ形フイル
    タと、第5のクシ形フイルタ出力信号が供給され
    かつ互いに並列接続されたτ/2の遅延時間を有
    する加算型の第6のクシ形フイルタ及びτ/2の
    遅延時間を有する減算型の第7のクシ形フイルタ
    と、前記エンコード信号の低域周波数成分のみを
    通過させる第2のローパスフイルタと、第6及び
    第7のクシ形フイルタ各々の出力信号に第2のロ
    ーパスフイルタの出力信号を加算する第2の加算
    回路とを備えるデコーダと; からなることを特徴とする擬似ステレレオ伝送装
    置。 2 第1、第3及び第5のクシ形フイルタはτの
    遅延を有する遅延回路と該遅延回路の入力信号及
    び出力信号を入力とする減算回路とからなり、第
    2及び第6のクシ形フイルタはτ/2の遅延を有
    する遅延回路と該遅延回路の入力信号及び出力信
    号を入力とする加算回路とからなり、第4及び第
    7のクシ形フイルタはτ/2の遅延を有する遅延
    回路と該遅延回路の入力信号及び出力信号を入力
    するとする減算回路とからなることを特徴とする
    特許請求の範囲第1項記載の擬似ステレオ装置。
JP60268548A 1985-11-28 1985-11-28 擬似ステレオ伝送装置 Granted JPS62128232A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60268548A JPS62128232A (ja) 1985-11-28 1985-11-28 擬似ステレオ伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60268548A JPS62128232A (ja) 1985-11-28 1985-11-28 擬似ステレオ伝送装置

Publications (2)

Publication Number Publication Date
JPS62128232A JPS62128232A (ja) 1987-06-10
JPH0418728B2 true JPH0418728B2 (ja) 1992-03-27

Family

ID=17460060

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60268548A Granted JPS62128232A (ja) 1985-11-28 1985-11-28 擬似ステレオ伝送装置

Country Status (1)

Country Link
JP (1) JPS62128232A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2012330241B2 (en) * 2011-10-28 2016-03-03 Ihi Corporation Method of recovering carbon dioxide and recovery apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2012330241B2 (en) * 2011-10-28 2016-03-03 Ihi Corporation Method of recovering carbon dioxide and recovery apparatus

Also Published As

Publication number Publication date
JPS62128232A (ja) 1987-06-10

Similar Documents

Publication Publication Date Title
US4807217A (en) Multi-channel stereo reproducing apparatus
JPH0136317B2 (ja)
US3761628A (en) Stereo-quadraphonic matrix system with matrix or discrete sound reproduction capability
JP3381219B2 (ja) ステレオ信号処理装置
JPH0136318B2 (ja)
JPH0156591B2 (ja)
JPS62145504A (ja) 音場拡大装置
JPH0241951B2 (ja)
JPH05191885A (ja) 音響信号イコライザ回路
WO1999035886A1 (fr) Dispositif pseudo-stereophonique
JPH0418728B2 (ja)
JP2944424B2 (ja) 音響再生回路
US4115666A (en) Discrete 4-channel stereo recording and/or reproducing system compatible with matrix systems
JPS5923160B2 (ja) 多チヤンネル円盤レコ−ドの録音,再生系におけるfm波信号同士の干渉によつて復調信号中に生じる干渉歪の除去方式
JPS58190198A (ja) 擬似ステレオ方式
JPH08205297A (ja) サラウンド信号処理装置
JP3311701B2 (ja) 疑似ステレオ化装置
JPS59215009A (ja) スイツチングノイズ除去回路
US3940559A (en) Compatible four channel recording and reproducing system
JPH1198600A (ja) ステレオ音声信号の再生回路
JPS6378690A (ja) 映像信号処理装置
JPS5919520Y2 (ja) 残響付加装置
JPS6146700A (ja) 疑似ステレオ再生回路
JPS5835440B2 (ja) 信号変換回路
JPS6161289B2 (ja)