JPH04184394A - 記憶素子に対するデータの展開方式 - Google Patents

記憶素子に対するデータの展開方式

Info

Publication number
JPH04184394A
JPH04184394A JP2313220A JP31322090A JPH04184394A JP H04184394 A JPH04184394 A JP H04184394A JP 2313220 A JP2313220 A JP 2313220A JP 31322090 A JP31322090 A JP 31322090A JP H04184394 A JPH04184394 A JP H04184394A
Authority
JP
Japan
Prior art keywords
data
read
memory
semiconductor memory
group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2313220A
Other languages
English (en)
Other versions
JP2900593B2 (ja
Inventor
Masahiro Hayashi
昌宏 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2313220A priority Critical patent/JP2900593B2/ja
Publication of JPH04184394A publication Critical patent/JPH04184394A/ja
Application granted granted Critical
Publication of JP2900593B2 publication Critical patent/JP2900593B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔目 次〕 概要 産業上の利用分野 従来の技術と発明が解決しようとする課題課題を解決す
るための手段 作用 実施例 発明の効果 〔概要〕 読み出し専用メモリ(CG)に格納された文字データを
、半導体メモリ (画像メモリ) (MEM)に転送し
て、外部に表示、印刷する情報処理装置に関し、中央処
理装置(CPU)が文字データの展開には直接関わらず
、各種の文字サイズの文字データを任意のスキップ幅で
展開することができる回路を提供することを目的とし、 バイトバウンダリでデータを格納している読出専用メモ
リ部(CG)と、バイトバウンダリで読み書き可能な半
導体メモリ部(MEM)と、該読出専用メモリ部(CG
)と、半導体メモリ部(MEM)と間のデータ転送を、
複数バイトを単位として、特定のビット数をグループと
する任意のグループ位置間で、シフトするデータシフト
部と、該データシフト部を制御する制御部(ACM)と
、上記半導体メモリ部に展開したいスキップ幅を外部よ
り設定して保持するスキップ幅レジスタと、上記読出専
用メモリ部(CG)の読み出し開始位置を設定して、順
次更新して出力する読出専用メモリアドレスカウンタ(
CG C0UNTER)と、上記半導体メモリ部(ME
M)への展開位置を設定して、順次更新して出力する半
導体メ−1= IJ番地更新手段(ME?I CO[I
NTER,A口[IER)とを設けて、上記読出専用メ
モリ部(CG)の任意の上記複数バイトバウンダリに格
納されているデータをラスタ走査し、上記データシフト
部で、上記半導体メモリ(MEM)の上記複数バイトバ
ウンダリの任意の位置に、上記グループ単位でシフトし
、且つ、該ラスタ走査の主ラスタ毎に、外部から上記ス
キップ幅レジスタに指定された番地だけスキップして生
成されたアドレスに、順次格納するように構成する。
〔産業上の利用分野〕
本発明は、読出専用メモリ部(CG)に格納された文字
データを、半導体メモリ部(MEN)に転送することに
より外部に表示、印刷する情報処理装置に関する。
通常、情報処理装置のデイスプレィ部、プリンタ部は、
文字データを画像用メモリ(印字用メモリ)に格納して
おり、そのデータを外部からスキャンすることによって
デイスプレィ上の輝点、または用紙上のドツトとして文
字データを表示する。
ある、任意の文字データを表示、印刷したい場合は、あ
らかじめ読出専用メモリ部(以下、キャラクタジェネレ
ータ:CGと略記する)に格納されている各種文字フォ
ントデータのなかから、表示したい文字の格納されてい
るアドレスを取り出し画像、印刷用メモリ(以下、単に
画像メモリ(MUM)と略記する)に転送することによ
って行われる。
上記CGに各種サイズの異なる文字データが格納されて
いる場合、該文字データは連続して格納されているので
、その文字のサイズに合わせて、文字データをある番地
だけスキップさせてデータを画像メモリに転送する必要
がある。
このとき、画像メモリ(Ml!M)へのデータ転送に時
間がかかってしまうと、表示、印刷の処理速度が遅くな
り、システムのターンアラウンド時間が大きくなってし
まう。
そのために、画5像メモリ(MEM)ヘスキップさせな
がらデータ転送を行う場合でもなるだけ、短時間で行う
必要がある。
〔従来の技術と発明が解決しようとする課題〕第4図は
、従来の文字データの展開方式を説明する図である。
従来のデータ転送方式では、CG 1に各種文字サイズ
の文字データが格納されていたとき、文字データを画像
メモリ2に転送する場合には、中央処理装置(以下、C
PUという)が、−旦、CG 1をアクセスし、CPU
内部でバッファリングし、必要に応じてビットシフト等
の操作を行い、次にCPUが画像メモリ2のアドレスを
算出し、画像メモリ2に書きこむといった方法がとられ
る。
この方法によると、CG 1にどんなに異なる格納方式
で文字データが格納されている場合でも、汎用的に画像
メモリ2に文字データを展開す番ことができるが、転送
する文字データが多くなるのに比例してCPUの負担は
多くなる。
具体的に説明すると、今、第4図(a)に示したように
CG 1に文字データが格納されているときに、画像メ
モリ2にデータを展開する場合を考える。
このときデータ列roo00.、.11111.、、、
 Jは、3バイト単位に、データ列r AAAAA、、
、、DDDDD Jは2バイト単位に展開したい場合(
例えば、縦×横が24ドッ、ト構成の文字と、16 ド
ツト構成の文字の場合)ハ、CPUがCG 1をアクセ
スして、前者の場合は3バイト転送したら、次は1ラス
タ分アドレスをスキップして次の3バイトを転送、後者
の場合は、2バイト転送したら次は1ラスタ分アドレス
をスキップして次の2バイトを転送するといった方法を
とる。
従って、文字データを展開するときには、1文字毎に常
にCP[Iの介入が必要であり、画面全体の書換の処理
を行うと、CPUが文字の展開に忙殺されるため、シス
テム全体の処理速度の低下を招くという問題があった。
本発明は上記従来の欠点に鑑み、cpuが文字データの
展開には直接関わらずに、各種文字サイズの文字データ
を任意のスキップ幅にて展開することができる回路を提
供することを目的とするものである。
〔課題を解決するための手段〕
第1図は本発明の原理説明図であり、(a)は構成例を
示し、(b)はCGに格納されている文字データの例を
示し、(c)は展開光の画像メモリの展開例を示し、(
d)はシフタの内部構成を示している。
上記の問題点は下記の如くに構成したデータ展開方式に
よって解決される。
(1)バイトバウンダリでデータを格納している読出専
用メモリ部(CG) 1と、バイトバウンダリで読み書
き可能な半導体メモリ部(MEM) 2と、該読出専用
メモリ部(CG) 1と、半導体メモリ部(MEM)2
と間のデータ転送を、複数バイトを単位として、特定の
ビット数をグループとする任意のグループ位置間で、シ
フトするデータシフト部3と、該データシフト部3を制
御する制御部(ACM) 4と、上記半導体メモリ部(
MEM) 2に展開したいスキップ幅を外部より設定し
て保持するスキップ幅レジスタ5と、上記読出専用メモ
リ部(CG) 1の読み出し開始位置を設定して、順次
更新する読出専用メモリアドレスカウンタ(CG C0
UNTII!R) 8と、上記半導体メモリ部(MEM
) 2への展開位置を設定して、順次更新する半導体メ
モリ番地更新手段(MEM C0UNTER,ADDI
!R) 6.7とを設けて、上記読出専用メモリ部(C
G> 1の任意の上記複数バイトバウンダリに格納され
ているデータをラスタ走査し、上記データシフト部3で
、上記半導体メモリ(MEM) 2の上記複数バイトバ
ウンダリの任意の位置に、上記グループ単位でシフトし
、且つ、該ラスタ走査の主ラスタ毎に、外部から上記ス
キップ幅レジスタ5に指定された番地だけスキップして
生成されたアドレスに、順次格納するように構成する。
(2)上記読出専用メモリ(CG) 1のデータをシフ
トして、上記読み書き可能な半導体メモリ(MEM)2
の任意の位置に展開する手段3,4.5.6.7.8と
して、 上記読出専用メモリ部(CG) 1と、上記読み書き可
能な半導体メモリ(MEM) 2のアドレスを、複数バ
イト単位に、1バイトをグループとしてグループ分けを
行い、更に、各バイトを、シフトビット数を単位として
複数個に分割し、 該分割された最小グループを単位として、(半導体メモ
リの最小グループ番号)−(読出専用メモリ部の最小グ
ループ番号)を算出してシフト数とする手段を設け、該
手段で算出されたシフト数だけ、読み出し専用メモリ(
CG) 1のデータをシフトし、且つ、上記ラスタ走査
の主ラスタ毎に外部から指定された番地だけスキップし
て、該半導体メモリ(MEM) 2上の展開位置を決定
するように構成する。
〔作用〕
即ち、本発明によれば、各種文字サイズのデータが格納
されているCG 1と、データが展開されるべき画像メ
モリ(MEM) 2と、上記CG 1と画像メモリ(M
EM) 2間のデータバスを制御するシフト回路(SH
IFTER) 3と、該展開光の画像メモリ(MEM)
 2のアドレスを出力するメモリアドレスカウンタ(M
EM C0UNTER) 6と、上記シフタ(SHIF
TER) 3.並びに、該メモリアドレスカウンタ(M
EM C0UNTER) 6を制御する演算部(ACM
) 4と、上記CG 1のアドレスを出力する読出専用
メモリアドレスカウンタ(CG C0UNTER) 8
と、スキップ幅と現在のメモリ幅を加算することによっ
て次に展開したいメモリアドレスを算出するための加算
器(ADDER) 7と、該展開したいスキップ幅を保
持している外部より設定可能なレジスタ(SKIP [
DTH) 5とを備えており、該展開したい文字データ
の文字サイズと、CG l内の格納番地、ならびに展開
光の画像メモリ(MEM)の展開番地が与えられた場合
、第1図(a)のCGカウンタ(CG C0UNTER
、以下略)8には、CGl内の文字データの格納番地が
プリセットされ、MENカウンタ(MEM C0UNT
ER1以下略)6には画像メモリ(MEM) 6の展開
番地力1プリセットされる。
該CGカウンタ8. MEMカウンタ6のカウントアツ
プ用のクロックは、展開する文字データの文字サイズ、
例えば、32ドツト、24  ドツト、16  ドツト
等によってきまる。
又、シフタ(S[FTHR) 3はCG 1から文字デ
ータを一旦ラッチし、必要に応じてビットシフトを行う
回路であり、ビットシフトを何回行うかは、CGl内の
格納番地、並びに展開光画像メモリ(MEM)2の番地
、並びに文字サイズによってきまる。
今、第1図(b)のように、CG 1に文字データが格
納されており、第1図(c)のように画像メモリ(ME
M) 2に展開させたい場合を考える。
上図(c)の展開は3バイト構成の文字(24ドツトの
文字)の場合である。又、CG 1のデータバス。
並びに、画像メモリ(MEM) 2のデータバスは4バ
イト(32ビツト)構成であるとする。ただし、データ
バス幅、ならびに、格納形式等は本発明を説明するため
に用いる一例である。
又、展開光の画像メモリ(MEM) 2のスキップ幅を
Aとし、展開光の先頭アドレスをN番地とする。
そして、CG 10文字データの格納アドレスを仮に0
番地とする。
展開に先立って、第1図(a)のCGカウンタ8には、
上記CG格格納アドレス0地地、又、MENカウンタ6
には、上記展開先アドレスN番地がプリセットされてい
る。
先ず、始めに、CGカウンタ8はCG 1の先頭アドレ
スを出力し、CG !より最初のデータ4バイトをデー
タバスに出力する。出方されたデータはシフタ(SHI
FTER) 3内の、第1図(d)に示した32ビツト
レジスタ(LATCH) 30に一旦ラッチされる。
もし、上記展開光の先頭の番地Nが、32ビツトバウン
ダリでアドレスを計算したときに余りがないときには、
該ラッチされたデータはそのままシフトされずにシフト
レジスバ5HIFT REG) 31を通過する。
そして、ゲート回路(GATE) 32によって、32
ビツトデータバスの内、例えば、下位の24ビツトのみ
ゲートが開き、画像メモリ(MEM) 3側のデータバ
スに至る0番地Nが32ビツト (4バイト)バウンダ
リで計算して、バイト単位の余りがあったときには、そ
れに応じてシフトレジスバ5HIFT REG) 31
でデータはシフトされる。
例えば、余りが1であったときには、データは1ハイド
分(8ビツト分)シフトされ、余りが3であったときに
は3ハイド分(24ドツト分)シフトされる。又、ゲー
ト回路(GATE) 32においては、いずれも24ド
ツト分だけゲートが開くが、32ドツト中のどの24ド
ツトが開くかは、番地Nの4バイトバウンダリに対する
バイト単位の剰余に応じてきまる。
こうして、ある文字データの最初の1ラスタ目のデータ
3ハイド分がそろって、シフタ3より出力され画像メモ
リ(MEM) 2に書き込まれる。
次に、MEMカウンタ6には、展開単位に応したクロッ
ク数、例えば、本例のように、■ラスタのデータが3バ
イトの場合には、3個のクロックパルスが入力され、又
、同時に、該MEMカウンタ6には、次のラスタの展開
光N十A番地を示す(具体的には、加算器(ADDER
) 7の結果を設定する)ようなりロックパルスが入力
され、該展開光のアドレスが設定される。
このとき、番地N+Aの値の4バイトバウンダリに対す
るる剰余によって、前述のようなシフト操作、並びに、
ゲート32の条件等が算出され、以下これを繰り返すこ
とにより、あ名文字が展開される。
このとき、スキップ幅Aは画像メモリ(MEM) 2の
横幅に応じて、スキップ幅レジスタ(SKIF WID
TH) 5に任意の値を設定することができ、結果とし
て、任意のスキップ幅の画像メモリ(MUM) 2に文
字データを展開することができる。
次に、制御部(ACM) 4の作用について説明する。
第2図は本発明の作用、動作を説明する図であり、(a
)はCGメモリアドレスのグループ分けの例を示し、(
b)は画像メモリアドレスのグループ分けの例を示し、
(C1)はCGメモリ内のデータの配列の例を示し、(
C2) 、 (C3)は画像メモリ内のデータの配列の
例を示している。
先ず、展開したい文字データの格納しであるCG1と、
展開光の画像メモリ(MEM) 2のアドレスを4バイ
ト単位(32ビット単位)に、第2図(a)のような0
から3までのグループ分けを行う。
このときのグループ分けは、CG 1、画像メモリ(M
EM) 2のアドレスの下位2ビツト値により容易に行
うことができる。更に、各1ハイドを4ビツトずつに分
け、各グループを2つずつにわけて、上記O〜3までの
グループを、0から7のグループ分けを行う。
今、CGメモリlと画像メモリ(MEM) 2のデータ
バスを、それぞれ、32ビツト構成にしたとき、データ
バスDoからD3ピントのバスは、グループ0に、D4
〜D7のデータバスはグループ1につながることになり
、同様にして、024〜D27のデータバスはグループ
6.028〜031のデータバスはグループ7につなが
ることになる。(第2図(a)参照) ここで、CGメモリ lから画像メモリ(ME?I) 
2への文字データの展開を考えると、CGメモリ 1の
データバスと、画像メモリ(MEM) 2のデータバス
がシフタ3を介して接続されているとき、該シフタ3内
でデータをどう交換すればよいかを考える。
実際に、CGデータを画像メモリ(MEM) 2に展開
する場合、ビットマツプデイスプレィの場合は、文字デ
ータの先頭データの位置と展開光の画像データの先頭位
置の関係は全くの任意である。
仮に、バイトバウンダリ (バイト単位の区切り)でC
Gデータが格納されている場合でも、CGメモリ1内の
グループ0,2.4.6のどこに文字データの先頭があ
るかは任意であり、また画像メモリ(MEM) 2の先
頭もグループ0.2.4.6のどこにでも展開しうるよ
うにしなければならない。
若し、シフタ(Sl(IFTER) 3なしで、CGメ
モリ 1と画像メモリ(MEM) 2を、32ビツトデ
ータバスで接続してしまうと、CGデータのグループ0
は、常に、画像メモリ(MEM) 2のグループOに、
CGテータのグループ1は画像メモリ(MEM) 2の
グループ1という具合に展開される。仮に、CGデータ
が24ドツトの文字であった場合、文字の第1ラスタの
3ハイド分がグループ0から5に格納されており、且つ
、画像メモリ(MEM) 2も先頭がグループ0からは
じまっていた場合、第1ラスタは、CGメモリ1のグル
ープOは画像メモリ(MEM) 2のグループ0へ、C
Gメモリlのグループlは画像メモリ(MEM) 2の
グループ1というように展開してもよい。
(第2図(cl) 、 (G2)図参照)然し、第2ラ
スタ目のデータはグループ6.7.0.1.2.3に格
納しである場合、そのまま、画像メモリ(MEM) 2
に展開してしまうと、第2ラスタの文字データは、第1
ラスタとは、ずれた位置に展開され文字を形成しなくな
る。
そこで、第2ラスタの文字データを展開する場合には、
CG 1のグループ6は画像メモリ(MEM) 2のグ
ループ0に、CG Iのグループ7は画像メモリ(MU
M) 2のグループ1といった具合に文字データのバス
をシフトさせる必要があり、このシフトは第3ラスタ以
陳の展開にも必要である。(第2図(G3)閲参照) このため、CGメモリ 1と画像メモリ(HEM) 2
間のデータバスには、データバスを交換するシフタ(S
)IrFTER)が必要となってくるが、データバスを
何ビットシフトさせるかは、現在展開したい文字データ
の格納されている文字データの、CGメモリエ内のグル
ープ番号と、展開光の画像メモリ(MEM) 2のグル
ープ番号によってきまる。
該データバスのシフトの方向を、DOはD4へ、Dlは
D5へ・・・口27ば口31へ、028はDoへといっ
た具合に向きをきめ、シフトさせるようにシフトレジス
タを組むことは容易である。
後は、このシフタ(SHrFTER) 3に入力するシ
フトクロック(CLK)を決めれば、該CLKのパルス
に応じて、CG l側データは、例えば、4ビット単位
でシフトされる。
ここで、シフトの単位を4ビット単位としたのは、CG
データの格納はバイトバウンダリで行われているのが普
通であり、又、画像メモリ側の展開も特殊な場合を除い
て、高々、4ビット単位のバウンダリで行われることが
多いからである。若し、画像メモリ(MEM) 2の展
開が8ビツトバウンダリで行われるならば、上記シフタ
(S)IIFTER) 3は8ビット単位のシフト構造
となる。
シフトさせるビットの数は、展開したいCGデータのグ
ループ番号と、展開光の画像メモリのグループ番号によ
ってきまる。その関係は、32ビツト(4バイト)バウ
ンダリの場合、8を法とする剰余系で考えて、又、24
ビツト (3バイト)バウンダリの場合は、6を法とす
るっ剰余系で考えて、シフト数=(画像メモリのグルー
プ番号)−(CGデータのグループ番号) である。
例えば、CGメモリ 1のグループ0がら始まる文字デ
ータを画像メモリ(MEM) 2のグループ2がら展開
したい場合にはシフト数は上式から、2−0=2より「
2×4ビツト」シフトさせればよい。
又、CGメモリ1のグループ5がら始まる文字データを
画像メモリ(MUM)のグループ3がら展開したい場合
にはシフト数は、3 (+8) −5= 6となり、シ
フトさせるビットは「6×4ビツトJとなる。
ここで、「×4jの“4”はシフトの単位が4ビツトで
あることを示している。
上記のような、シフタ(SHIFTER) 3.及び、
該シフ タ(Sf(IFTER) 3を制御する制御部
(AC?り 4を構成することにより、CPUの処理に
関係なく、任意の位置にある文字データを、展開光の任
意の位置に展開することができる効果がある。
〔実施例〕
以下本発明の実施例を図面によって詳述する。
前述の第1図が、本発明の詳細な説明する図であり、第
2図は本発明の作用、動作を説明する図であり、第3図
は本発明の一実施例を示した図であって、(a)はシッ
クの構成例を示し、(b)は制御部(AC?l)の構成
例を示している。
本発明は、例えば、4ビツトバウンダリで格納されてい
るCG 10文字データを、同じく4ビツトバウンダリ
で展開される画像メモリ(MEM) 2に展開するのに
、文字データが格納されているCG1と、展開光の画像
メモリ(MEN) 2のアドレスを、例えば、4バイト
(32ビツト)を単位として、文字データのバウンダリ
である4ビット単位にグループ分けし、該グループ分け
されたCG 1の任意のグループから、展開したい画像
メモリ(ME?l) 2の任意のグループにシフトする
シフタ(SHIFTER:以下、略)3と、該シフタ3
でのシフト数を算出する制御部(ACM) 4と、1ラ
スタ分の文字データを展開したとき、次の1ラスタ分の
文字データを展開する位置を決定する為のスキップ数A
を外部から設定する手段5と、ti CG 1からの読
み出し番地を設定し、順次更新して出力する手段(CG
 C0UNTER) 8と、該読み出した文字データを
展開する番地を設定し、順次更新して出力する手段(M
EM C0UNTER,ADDER,5KIP WID
Ttl) 6.7.8とを設けて、CG1の任意のグル
ープから文字データを読み出し、画像メモリ(MEM)
 2の任意のグループに、該文字データをシフトして展
開する手段が、本発明を実施するのに必要な手段である
。尚、全図を通して同じ符号は同じ対象物を示している
以下、第1図、第2図を参照しながら、第3図によって
、本発明の記憶素子(画像メモリ)に対するデータ展開
方式を説明する。
第3図(a)はシフタの構成例を示しており、DO〜D
31は、上記4ビット単位にグループ分けされた各アド
レスのデータの各ビットを示している。
前述のように、文字データはCG l内に、4ビツトバ
ウンダリで格納されているのが普通であり、画像メモリ
(MEM) 2側も、4ビツトバウンダリで展開される
のが普通であることから、該シフタ3も、本図に示した
ように構成することで、CG l側のデータバスに出力
された文字データの任意のグループの各ビットが、画像
メモリ(MEM) 2側のデータバスの任意のグループ
の各ビットに、4ビット単位でシフトすることができる
前述のシフタ3に入力するクロック(CLK)を生成さ
せるための制御部(ACM) 4は以下のようにして実
現できる。
第3図(b)が、該制御部(ACM) 4の構成例であ
る。
本図において、ADD 41.42は加算器であり、又
、N 44は論理を反転させる素子である。上記の加算
器(ADD) 、及び、反転素子(N)は、標準的な素
子で構成される。
CG−G信号は、CG 1のアドレスを出力する外部の
カウンタ(前述のCGカウンタ8)からの出力であり、
現在どのグループのCG 1データを展開しようとして
いるかを保持した信号である。 (上記、グループ0〜
7の場合は、高々、3ビツトで構成される。、) 同じく、VRAM−Gは、画像メモリ(MEM) 2の
アドレスを出力する外部のカウンタ (前述のMEMカ
ウンタ6)からの出力であり、現在どのグループの画像
メモリ(MEM) 2にデータを展開しようとしている
かを保持した信号である。 (上記、グループ0〜7の
場合は、高々、3ビツトで構成される。)ランダムロジ
ックで、前述の減算を行わせるために、先ず、上記CG
−G信号を反転素子(N) 44で反転させ、その値に
“1°を加算器(ADD) 41で足して、該CG−G
信号の2の補数をつくる。この値に、加算器(ADD)
 42テ、VRAM−Gを加えルコとニヨッテ、上記 (VRAM−G)−(CG−G) (但し、8を法とす
る剰余系)の計算を行ったことになる。
こうして得られた、値“SFT”が、上記シック3に与
えられるシフトクロック(CLK)数となる。
該シフトクロック(CLK)数(SFT信号)を得て、
その値に応じたパルスを発生させるシフトクロック発生
器(PULSE) 43は容易に実現することができる
このようにして、生成した、上記シフトクロック(CL
K)数(SFT信号)を、上記シフタ3に与えることに
より、CG l側のバスに出力されたデータを、画像メ
モリ(MEM) 2側のバスの書き込み位置にシフトで
きるので、後は、第1図(a)に示した加算器(ADD
ER) 7が定める位置(具体的には、前述の作用欄で
説明した、各ラスタの先頭位置)に、該画像メモリ(M
EM) 2側のバスのデータを、該画像メモリ(MEM
) 2に書き込むことで、CG 1から読み出されたデ
ータ、例えば、前述の文字データを、画像メモリ(ME
M) 1の任意の位置に展開することができる。
このように、本発明は、例えば、4ビツトバウンダリで
格納されているCG 1の文字データを、同じく4ビツ
トバウンダリで展開・される画像メモリ(MEM) 2
に展開するのに、文字データが格納されているCG 1
と、展開光の画像メモリ(MEM) 2のアドレスを、
例えば、4バイト(32ビツト)を単位として、4ビッ
ト単位にグループ分けし、該グループ分けされたCG 
1の任意のグループから、展開したい画像メモリ(ME
M) 2の任意のグループにシフトするシフタ3と、該
シフタ3でのシフト数を算出する制御部(ACM) 4
と、1ラスタ分の文字データを展開したとき、次のlラ
スタ分の文字データを展開する位置を決定する為のスキ
ップ数を外部から設定する手段5と、該CG 1からの
読み出し番地を設定し、順次更新して出力する手段(C
G C0UNTER) 8と、該読み出した文字データ
を展開する番地を設定し、順次更新して出力する手段(
肝M C0UNTER,ADDER,5KIP WID
TH) 6.7.8とを設けて、CG 1の任意のグル
ープから読み出した文字データを、画像メモリ(MIl
’M) 2の任意のグループにシフトして展開するよう
にした所に特徴がある。
〔発明の効果〕
本発明によれば、CPUの介入なしに、各種文字サイズ
の文字データを画像メモリに自動的に、任意のスキップ
幅にて展開することができ、装置全体の処理速度を損ね
ることなく表示、印刷処理の速度を早くする効果を奏す
る。
【図面の簡単な説明】
第1図は本発明の原理説明図。 第2図は本発明の作用、動作を説明する図。 第3図は本発明の一実施例を示した図。 第4図は従来の文字データの展開方式を説明する図。 である。 図面において、 1は読取専用メモリ部(CG)、又は、CGメモリ。 2は半導体メモリ、又は、画像メモリ(MEM) 。 3はシフタ(SFIIFTER)、  4は制御部(A
CM)。 41.42は加算器(ADD) 。 43はシフトクロック発生器(PULSE) 。 5はスキップ幅レジスタ(SKIP IIIDTH)。 6は/モリアドレスカウ7 タ(MEM C0IINT
ER) 、又は、MEMカウンタ。 7は加算器(ADDER) 。 8は読取専用メモリアドレスカウンタ(CG C0II
NTER)、又は、CGカウンタ。 をそれぞれ示す。 第 1 図(その1) 0番地  1番地  2番地  3番地  4番地  
5番地  6番地第 1 図(その2) 第 2 図 (その2) 第 3 図 (そのl) 第 3 図 (その2)

Claims (2)

    【特許請求の範囲】
  1. (1)バイトバウンダリでデータを格納している読出専
    用メモリ部(1)と、バイトバウンダリで読み書き可能
    な半導体メモリ部(2)と、該読出専用メモリ部(1)
    と、半導体メモリ部(2)と間のデータ転送を、複数バ
    イトを単位として、特定のビット数をグループとする任
    意のグループ位置間で、シフトするデータシフト部(3
    )と、該データシフト部(3)を制御する制御部(4)
    と、上記半導体メモリ部(2)に展開したいスキップ幅
    を外部より設定して保持するスキップ幅レジスタ(5)
    と、上記読出専用メモリ部(1)の読み出し開始位置を
    設定して、順次更新して出力する読出専用メモリアドレ
    スカウンタ(CGCOUNTER)(8)と、上記半導
    体メモリ部(2)への展開位置を設定して、順次更新し
    て出力する半導体メモリ番地更新手段(MEMCOUN
    TER、ADDER)(6、7)とを設けて、上記読出
    専用メモリ部(1)の任意の上記複数バイトバウンダリ
    に格納されているデータをラスタ走査し、上記データシ
    フト部(3)で、上記半導体メモリ(2)の上記複数バ
    イトバウンダリの任意の位置に、上記グループ単位でシ
    フトし、且つ、該ラスタ走査の主ラスタ毎に、外部から
    上記スキップ幅レジスタ(5)に指定された番地だけス
    キップして生成されたアドレスに、順次格納することを
    特徴とする記憶素子に対するデータの展開方式。
  2. (2)上記読出専用メモリ部(1)のデータをシフトし
    て、上記読み書き可能な半導体メモリ(2)の任意の位
    置に展開する手段(3、4、5、6、7、8)として、
    上記読出専用メモリ部(1)と、上記読み書き可能な半
    導体メモリ(2)のアドレスを、複数バイト単位に、1
    バイトをグループとしてグループ分けを行い、更に、各
    バイトを、シフトビット数を単位として複数個に分割し
    、 該分割された最小グループを単位として、 (半導体メモリの最小グループ番号) (読出専用メモリ部の最小グループ番号) を算出してシフト数とする手段を設け、 該手段で算出されたシフト数だけ、読み出し専用メモリ
    (1)のデータをシフトし、且つ、上記ラスタ走査の主
    ラスタ毎に外部から指定された番地だけスキップして、
    該半導体メモリ(2)上の展開位置を決定することを特
    徴とする請求項1に記載の記憶素子に対するデータの展
    開方式。
JP2313220A 1990-11-19 1990-11-19 記憶素子に対するデータの展開方式 Expired - Fee Related JP2900593B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2313220A JP2900593B2 (ja) 1990-11-19 1990-11-19 記憶素子に対するデータの展開方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2313220A JP2900593B2 (ja) 1990-11-19 1990-11-19 記憶素子に対するデータの展開方式

Publications (2)

Publication Number Publication Date
JPH04184394A true JPH04184394A (ja) 1992-07-01
JP2900593B2 JP2900593B2 (ja) 1999-06-02

Family

ID=18038558

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2313220A Expired - Fee Related JP2900593B2 (ja) 1990-11-19 1990-11-19 記憶素子に対するデータの展開方式

Country Status (1)

Country Link
JP (1) JP2900593B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5582347A (en) * 1978-12-18 1980-06-21 Fujitsu Ltd Output control system of data processing system
JPS63304293A (ja) * 1987-06-05 1988-12-12 株式会社日立製作所 表示メモリ制御回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5582347A (en) * 1978-12-18 1980-06-21 Fujitsu Ltd Output control system of data processing system
JPS63304293A (ja) * 1987-06-05 1988-12-12 株式会社日立製作所 表示メモリ制御回路

Also Published As

Publication number Publication date
JP2900593B2 (ja) 1999-06-02

Similar Documents

Publication Publication Date Title
JPS6026395A (ja) デイスプレイ装置
US5870085A (en) Generating text strings
US6529208B1 (en) Method and apparatus for updating a window identification buffer in a data processing system
JPH04184394A (ja) 記憶素子に対するデータの展開方式
US6249273B1 (en) Method of and device for displaying characters with a border
JPS6052437B2 (ja) 文字表示装置
JP2898000B2 (ja) 文字データ展開処理装置
JP2770516B2 (ja) 図形描画方式
JP2867482B2 (ja) 画像処理装置
JPH0816627A (ja) 接続情報比較装置
JPS58107591A (ja) 重ね文字パタ−ン発生方式
KR940001844Y1 (ko) 화상 회전 장치
JP2824708B2 (ja) 図形描画装置
JPH0443275B2 (ja)
JPS59197083A (ja) Crt表示装置
JPS63262687A (ja) ウインドウ制御方法
JPH0546152A (ja) 文字パターン拡大方法及び装置
JPH0516451A (ja) プリンタ
JPS58107592A (ja) 文字パタ−ン発生装置
JPH0592620A (ja) データ縮小出力方式
JPS6327882A (ja) 出力装置
JPH08339334A (ja) 文字描画システム
JPS62271011A (ja) Lcdメモリのプリンタメモリへのマツピング方式
JPH02190981A (ja) ベクトルパターン発生装置
JPS5852230B2 (ja) ディスプレイ装置の画面制御方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees