JPS62271011A - Lcdメモリのプリンタメモリへのマツピング方式 - Google Patents

Lcdメモリのプリンタメモリへのマツピング方式

Info

Publication number
JPS62271011A
JPS62271011A JP61115469A JP11546986A JPS62271011A JP S62271011 A JPS62271011 A JP S62271011A JP 61115469 A JP61115469 A JP 61115469A JP 11546986 A JP11546986 A JP 11546986A JP S62271011 A JPS62271011 A JP S62271011A
Authority
JP
Japan
Prior art keywords
memory
lcd
procedure
printer
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61115469A
Other languages
English (en)
Inventor
Yoshito Iori
伊織 巧人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alps Alpine Co Ltd
Original Assignee
Alps Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alps Electric Co Ltd filed Critical Alps Electric Co Ltd
Priority to JP61115469A priority Critical patent/JPS62271011A/ja
Publication of JPS62271011A publication Critical patent/JPS62271011A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Record Information Processing For Printing (AREA)
  • Dot-Matrix Printers And Others (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 〔産業上の利用分野〕 本発明は、LCDメモリのプリンタメモリへのマツピン
グ方式に関し、特にLCDの表示内容を任意の整数倍に
拡大した後にプリンタに出力するためのLCDメモリの
プリンタメモリへのマツピング方式に関する。
〔従来の技術〕
従来は、LCDメモリの内容を任意の整数倍に拡大した
後にプリンタに出力することは行われていなかった。
〔発明が解決しようとする問題点〕
このように、従来はLCDメモリの内容を任意の整数倍
に拡大してプリンタに出力することは行われていなかっ
たので、LCDの表示内容を任意の整数倍に拡大したハ
ードコピーをとることが困難であるという問題点があっ
た。
本発明の目的は、上述の点に鑑み、LCDメモリの内容
をプリンタメモリに任意の整数倍の拡大率で直接マツピ
ングすることにより、LCDの表示内容を高速でプリン
トアウトすることができるようにしたLCDメモリのプ
リンタメモリへのマフピング方式を提供することにある
〔問題点を解決するための手段〕
本発明のLCDメモリのプリンタメモリへのマツピング
方式は、LCDメモリのブロックの最下位バイトのアド
レスおよび最上位バイトのアドレスを設定する第1の手
順と、この第1の手順で設定された前記最上位バイトの
最上位ビットを取り出す第2の手順と、この第2の手順
で取り出されたビットをプリンタメモリの最下位ビット
から挿入する第3の手順と、この第3の手順を縦倍率だ
け繰り返す第4の手順と、前記第1の手順ないし第4の
手順で前記プリンタメモリに挿入されたデータを横倍率
−1だけ順次隣接するプリンタメモリ領域に複写する第
5の手順と、前記第1の手順ないし第5の手順を必要回
数だけ繰り返す第6の手順とを含む。
〔作用〕
本発明のLCDメモリのプリンタメモリへのマフピング
方式では、LCDメモリのブロックの最下位バイトのア
ドレスおよび最上位バイトのアドレスが設定され、設定
された最上位バイトの最上位ビットが取り出され、取り
出されたビットがプリンタメモリの最下位ビットから挿
入され、これが縦倍率だけ繰り返され、プリンタメモリ
に挿入されたデータが横倍率=1だけ順次隣接するプリ
ンタメモリ領域に複写され、これが必要回数だけ繰り返
されることによって、LCDメモリの内容がプリンタメ
モリに任意の整数倍の拡大率でマツピングされる。
〔実施例〕
次に、本発明について図面を参照しながら説明する。
第2図は、本発明のLCDメモリのプリンタメモリへの
マツピング方式が適用されるシステムを示すハードウェ
ア構成図である。このシステムは、中央処理装置(CP
U)21と、液晶表示装置(LCD)22と、プリンタ
23と、LCDメモリ24と、プリンタメモリ25とを
含んで構成されている。
LCDメモリ24の画面との対応は、第3図に示すよう
に横方向にn (LCDの横サイズ(ハイド数))、縦
方向にm (LCDの縦サイズ(ビット数))となって
おり、メモリの並びは第4図に示すように下位アドレス
が0で、上位アドレスがmn−1となっている。また、
1バイトの構成は、第5図に示すようにビットb0〜b
、となっている。
プリンタメモリ25のピンとの対応は、24ピンの場合
は、第6図に示すようになっている。また、メモリの並
びは、第7図に示すように下位アドレスが0で、上位ア
ドレスがnとなっている。また、各ハイドの構成は、第
8図に示すように、ドツト対応にビットb0〜b、とな
っている。
第1図は、本発明の一実施例に係るLCDメモリのプリ
ンタメモリへのマツピング方式を示すフローチャートで
ある。本実施例のLCDメモリのプリンタメモリへのマ
ツピング方式における処理は、縦横倍率設定ステップ1
01と、LCDメモリ最下位アドレス設定ステップ10
2と、ポインタ更新ステップ103と、プリンタメモリ
最下位アドレス設定ステップ104 と、ポインタ更新
ステップ105と、1バイト読取りステップ106 と
、最上位ビット取出しステップ107 と、左回転ステ
ップ108と、縦倍率繰返し判定ステップ109と、ポ
インタ更新ステップ110と、横倍率判定ステップ11
1 と、ポインタ更新ステップ112と、コピーステッ
プ113と、横倍率−1繰返し判定ステップ114 と
、ポインタ更新ステップ115 と、8ビット繰返し判
定ステップ116と、ポインタ更新ステップ117 と
、8ビット繰返し判定ステップ118と、ポインタ更新
ステップ119と、横サイズ繰返し判定ステップ120
と、印字ステップ121 と、ポインタ更新ステップ1
22と、縦サイズ繰返し判定ステップ123とからなる
なお、第1図中、SAI、SA2およびSA3はLCD
メモリ24上のアドレスを示すアドレスボインクを、D
AI、DA2およびDA3はプリンタメモリ25上のア
ドレスを示すポインタを、nはLCDの横サイズ(バイ
ト数)を、mはLCDの縦サイズ(ビット数)をそれぞ
れ示す。
次に、このように構成された本実施例のLCDメモリの
プリンタメモリへのマフピング方式の動作について説明
する。
まず、縦および横の倍率を設定しくステップ101)、
次にアドレスポインタSAIにLCDメモリの最下位ア
ドレスを設定する(ステップ102)。続いて、アドレ
スポインタSAIの内容をアドレスポインタSA2に設
定し、アドレスポインタDAIにプリンタメモリ25の
最下位アドレスを設定する(ステップ104 )。
次に、アドレスポインタSA2に70を加算して得られ
る最上位アドレスをアドレスポインタSA3に格納する
とともに、アドレスポインタDA1の内容をアドレスポ
インタDA2に設定する(ステップ105)。続いて、
アドレスポインタSA3でアドレスされる1バイトを読
み取り(ステップ106 ”) 、読取りデータをlビ
ット左シフトして最上位ビットを取り出す(ステップ1
07 )。アドレスポインタDA2〜DA2+2で示さ
れる3バイトを取り出したビットを含めて左回転する(
ステップ10B ) 、縦倍重分繰り返したかどうかを
判定しくステップ109 > 、yり返していない場合
にはステップ10Bに戻り、繰り返した場合にはアドレ
スポインタDA2の内容をアドレスポインタDA3に設
定する(ステップ110)。
次に、横倍率が1かどうかを判定しくステップ111 
) 、1の場合はステップ115に飛び、1以外の場合
にはアドレスポインタDA3を3だけインクリメントし
た後に(ステップ112 ) 、アドレスポインタDA
2でアドレスされるバイトから3ハイドをアドレスポイ
ンタDA3でアドレスされるバイトから3ハイドにコピ
ーする(ステップ113)。続いて、横倍率−1だけ繰
り返したかどうかを判定しくステップ1.14 ) 、
mり返していない場合にはステップ112に戻り、繰り
返した場合にはアドレスポインタDA2に横倍率の3倍
を加算した後に(ステップ115 ) 、8回繰り返し
たかどうかを判定する(ステップ116 > 、+ 繰
り返していない場合にはステップ107に戻り、繰り返
した場合にはアドレスポインタDAIの内容をアドレス
ポインタDA2に設定するとともにアドレスポインタS
A3をnだけディクリメントして(ステップ117 )
 、8回繰り返したかどうかを判定する(ステップ11
8)。8回繰り返していない場合にはステップ106に
戻り、繰り返した場合にはアドレスポインタSA2を1
だけインクリメントするとともにアドレスポインタDA
1を8×3×横倍率だけインクリメントした後に(ステ
ップ119 ) 、n回繰り返したかどうかを判定する
(ステップ120)an回繰り返していない場合にはス
テップ105に戻り、n回繰り返した場合にはプリンタ
メモリ25のデータを印字する(ステップ121)。こ
の後、アドレスポインタSAIを8nだけインクリメン
トした後に(ステップ122 ) 、m/8回繰り返し
たかどうかを゛判定しくステップ123°)、繰り返し
ていない場合にはステップ103に戻り、繰り返した場
合には処理を終了する。
次に、本実施例のLCDメモリのプリンタメモリへのマ
フピング方式の動作を具体例を用いてさらに詳細に説明
する。本例では、横32ドツト、縦16ドツトのLCD
メモリ24の内容を24ピンのプリンタメモリ25に横
倍率および横倍率を3倍とするモードでマツピングする
場合について説明する。
この場合には、LCDメモリ24と画面との対応は第9
図に示すようになるので、 fil  メモリO〜31を3×3の倍率でプリンタメ
モリ25にマツピングした後にこれを印字する。
(2)  次に、メモリ32〜63を同様に処理する。
なお、11)の場合はアドレスポインタSAIがOの場
合に相当し、(2)の場合は32の場合に相当する。
次に、(11の場合について詳細に説明する。(2)の
場合も手順は全く同様である。
まず、LCDメモリ24のメモリ0〜31を第1O図に
示すように4つのブロックに分け、それぞれのブロック
を順番にプリンタメモリ25にマツピングしていく。3
×3の拡大モードの場合のマノピング終了後のイメージ
は、第11図に示すようになる。
手順(1)ニブロックの最下位バイト(メモリ0)をア
ドレスポインタSA2とする。次に、ブロックの最上位
バイト(メモリ2日)をアドレスポインタSA3とする
。アドレスポインタSA3の値はSA2+7n (いま
の場合n=4)で求められる。
手順(2)ニアドレスポインタSA3で示されるバイト
の最上位ピントを、第12[gに示すように左シフトに
よって取り出す。
手順(3)二手順(2)で取り出されたビットを、第1
3図に示すようにプリンタメモリ25に左回転命令を使
用して挿入する。
手1頓(4):手1頓(3)の処理を縦倍率だけ繰り返
す。
例えば、取り出したビットの値が1であれば、実行後の
プリンタメモリ25の状態は第14図に示すようになる
手+111(51:手1頓(4)で作成したデータを、
第15図に示すように横倍率−1の分だけ隣りのメモリ
にコピーする。
手順(6)−手順(2)〜手順(5)までを8回(1バ
イト分)繰り返す。例えば、アドレスポインタSA3で
アドレスされるLCDメモリ24のデータが、く101
01010) aであれば、プリンタメモリ25の状態
は第16図に示すようになる。
〔発明の効果〕
以上説明したように、本発明によれば、LCDメモリの
データをプリンタメモリに怪意の倍率で高速にマツピン
グすることができるという効果が得られる。
【図面の簡単な説明】
第1図は、本発明の一実施例に係るLCDメモリのプリ
ンタメモリへのマツピング方式の処理を示すフローチャ
ート、 第2図は、第1図に示したLCDメモリのプリンタメモ
リへのマツピング方式が適用されるシステムを示すハー
ドウェア構成図、 第3図は、LCDメモリの画面との対応を示す図、 第4回は、LCDメモリのメモリ並びを示す図、第5図
は、LCDメモリにおける1バイトの構成を示す図、 第6図は、プリンタメモリのピンとの対応を示す図、 第7図は、プリンタメモリのメモリ並びを示す図・ 第8図は、プリンタメモリの1バイトの構成を示す図、 第9図は、LCDメモリの画面との対応の具体的な一例
を示す図、 第10図は、第9図に示したLCDメモリのブロック分
けを説明するための図、 第11図は、第10図に示した各ブロックのプリンタメ
モリへの拡大マツピングしたときの対応図、第12図は
、左シフト動作を説明するための図、第13図は、左回
転命令を説明するための図、第14図は、左回転命令の
縦倍率の繰返しを説明するための図、 第15図は、プリンタメモリの横倍率〜1分の複写を説
明するための図、 第16図は、縦倍率および横倍率を1バイト分繰り返し
たときのプリンタメモリの状態を説明するための図であ
る。 図において、 21・・・CPU。 22・・・LCD。 23・・ ・プリンタ、 24・ ・ ・LCDメモリ、 25・・・プリンタメモリ、 101  ・・縦横倍率設定ステップ、102  ・・
LCDメモリ最下位アドレス設定ステップ・ 103  ・・ポインタ更新ステップ、104  ・・
プリンタメモリ最下位アドレス設定ステップ、 105  ・・ポインタ更新ステップ、106  ・ 
・1バイトJ売取りステップ、107  ・・最上位ビ
ット取出しステップ、10B  ・・左回転ステップ、 109  ・・縦倍率繰返し判定ステップ、110  
・・ポインタ更新ステップ、111  ・・横倍率判定
ステップ、 112  ・・ポインタ更新ステップ、113  ・・
コピーステップ、・ 114  ・・横倍率−1繰返し判定ステップ、115
  ・・ポインタ更新ステップ、116  ・・8ピン
ト繰返し判定ステップ、117  ・・ポインタ更新ス
テップ、118  ・・8ビット繰返し判定ステップ、
119  ・・ポインタ更新ステップ、120  ・・
横サイズ繰返し判定ステップ、121  ・・印字ステ
ップ、 122  ・・ポインタ更新ステップ、123  ・・
縦サイズ繰返し判定ステップである。 第2図 第4図 第5図 第7図    第8図 第9図 第12図 第13図 最下位ビット 最上位ビット 第14図    第15図

Claims (1)

  1. 【特許請求の範囲】 LCDメモリのブロックの最下位バイトのアドレスおよ
    び最上位バイトのアドレスを設定する第1の手順と、 この第1の手順で設定された前記最上位バイトの最上位
    ビットを取り出す第2の手順と、 この第2の手順で取り出されたビットをプリンタメモリ
    の最下位ビットから挿入する第3の手順と、 この第3の手順を縦倍率だけ繰り返す第4の手順と、 前記第1の手順ないし第4の手順で前記プリンタメモリ
    に挿入されたデータを横倍率−1だけ順次隣接するプリ
    ンタメモリ領域に複写する第5の手順と、 前記第1の手順ないし第5の手順を必要回数だけ繰り返
    す第6の手順と、 を含むことを特徴とするLCDメモリのプリンタメモリ
    へのマッピング方式。
JP61115469A 1986-05-19 1986-05-19 Lcdメモリのプリンタメモリへのマツピング方式 Pending JPS62271011A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61115469A JPS62271011A (ja) 1986-05-19 1986-05-19 Lcdメモリのプリンタメモリへのマツピング方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61115469A JPS62271011A (ja) 1986-05-19 1986-05-19 Lcdメモリのプリンタメモリへのマツピング方式

Publications (1)

Publication Number Publication Date
JPS62271011A true JPS62271011A (ja) 1987-11-25

Family

ID=14663309

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61115469A Pending JPS62271011A (ja) 1986-05-19 1986-05-19 Lcdメモリのプリンタメモリへのマツピング方式

Country Status (1)

Country Link
JP (1) JPS62271011A (ja)

Similar Documents

Publication Publication Date Title
JPS61254980A (ja) 文字フオント転送制御方式
JPS62271011A (ja) Lcdメモリのプリンタメモリへのマツピング方式
JPS58159578A (ja) 表示装置
JPS594706B2 (ja) 印字パタ−ン発生装置
JPS5816189B2 (ja) 文字パタ−ン発生方式
JPS60144789A (ja) 文字図形表示制御装置
KR100195199B1 (ko) 메타얼라인 모드 데스티네이션 어드레스 발생회로 및 이를 이용한 그래픽 콘트롤러
KR900007282B1 (ko) 도트 매트릭스 프린터(dot matrix printer)의 글자 3배 확대방법
JP3074378B2 (ja) 表示制御方法及び装置
JP2612402B2 (ja) 表示制御方法
JPS6031178A (ja) 表示制御装置
JPH0863595A (ja) 画像の回転処理方法およびその装置
JPH0546152A (ja) 文字パターン拡大方法及び装置
JPS61172187A (ja) Crt表示装置
JPS58154885A (ja) 文字パタ−ン発生装置
JPS61279888A (ja) 文字発生装置
JPS61173951A (ja) 印字制御装置
JPH0195063A (ja) 出力データ回転方式
JPS6228874A (ja) デ−タ転送方式
JPS5969866A (ja) 2次元画像デ−タ高速処理装置
JPH0245198B2 (ja) Kanjihyojiseigyohoshiki
JPH0740292B2 (ja) イメージデータファイリング方法
JPS6327882A (ja) 出力装置
JPS63113598A (ja) 文字デ−タの拡大表示方式
JPS62218991A (ja) 画像表示装置の語句パタ−ン発生器