JPH04155280A - 半導体集積回路 - Google Patents
半導体集積回路Info
- Publication number
- JPH04155280A JPH04155280A JP2280389A JP28038990A JPH04155280A JP H04155280 A JPH04155280 A JP H04155280A JP 2280389 A JP2280389 A JP 2280389A JP 28038990 A JP28038990 A JP 28038990A JP H04155280 A JPH04155280 A JP H04155280A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- input terminal
- transistor
- connection point
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims description 9
- 230000014759 maintenance of location Effects 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 5
Landscapes
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体集積回路に間する。
従来、入力端子の状態によって回路の動作を切り替える
ことができる半導体集積回路のテスト回路では、第3図
で示されるように、入力端子P3が開放状態にあるとき
はデフォルトの状態になるようにプルアップ用の抵抗R
3により入力バッファG3の入力は°°Hパになってい
る。
ことができる半導体集積回路のテスト回路では、第3図
で示されるように、入力端子P3が開放状態にあるとき
はデフォルトの状態になるようにプルアップ用の抵抗R
3により入力バッファG3の入力は°°Hパになってい
る。
回路の状態をデフォルトのものと切替えるには入力端子
P3をロウ レベルにすることによってカバッファG3
の入力は“L”になり、回路の動作を切り替えることが
できる。
P3をロウ レベルにすることによってカバッファG3
の入力は“L”になり、回路の動作を切り替えることが
できる。
従来の入力端子の状態によって、回路の動作状態を切り
換えることができる半導体集積回路は、デフォルトと違
う回路状態に切換えるには、入力端子を常にロウ レベ
ルに保つ必要がある。従来のこの@積回路では入力端子
P3をロウ・レベルに保った時、プルア・ノブ抵抗R3
を通して、定常的に電流が流れるために消費を流を増大
させることになるという欠点があった。
換えることができる半導体集積回路は、デフォルトと違
う回路状態に切換えるには、入力端子を常にロウ レベ
ルに保つ必要がある。従来のこの@積回路では入力端子
P3をロウ・レベルに保った時、プルア・ノブ抵抗R3
を通して、定常的に電流が流れるために消費を流を増大
させることになるという欠点があった。
本発明の目的は消費@、流を低減させた半導体集積回路
を提供することにある。
を提供することにある。
本発明の半導体集積回路は、入力端子の状態によって回
路の機能を切換える事が出来る半導体集積回路において
、入力端子と内部回路との間に保持回路を有し、保持回
路の初期状態を決定させる為の制御信号を入力とするト
ランジスタを有している。
路の機能を切換える事が出来る半導体集積回路において
、入力端子と内部回路との間に保持回路を有し、保持回
路の初期状態を決定させる為の制御信号を入力とするト
ランジスタを有している。
次に、本発明について図面を参照して説明する。
第1図は本発明の第1の実施例の回路図である。Plは
入力端子、G1は入力バッファ、T1はプルアップ用ト
ランジスタ、T2は初期化用トランジスタ、接続点Sl
lにはここには図示していないがICチップ上の内部回
路が接続されている。R1にはリセット信号SRが入力
される。
入力端子、G1は入力バッファ、T1はプルアップ用ト
ランジスタ、T2は初期化用トランジスタ、接続点Sl
lにはここには図示していないがICチップ上の内部回
路が接続されている。R1にはリセット信号SRが入力
される。
入力端子P1が開放されている場合、リセット信号SR
によりトランジスタT2が導通し接続点Nの値が“H”
になり接続点S1には“L”が出力される。
によりトランジスタT2が導通し接続点Nの値が“H”
になり接続点S1には“L”が出力される。
ここで入力端子P1を“L”にすれば接続点S1は“H
”に切換わり、内部回路を切換える事ができる。この時
トランジスタT1は遮断状態にある為に、定常的な電流
は流れない。
”に切換わり、内部回路を切換える事ができる。この時
トランジスタT1は遮断状態にある為に、定常的な電流
は流れない。
第2図は本発明の第2の実施例の回路図である。入力端
子P2が開放されている場合にはリセット信号SRによ
りNORゲートの出力が“L”レベルになり、保持回路
の働きで出力点S2は“L”の腋まである。動作を切換
える時には入力回路P2に“L”レベルを与える事によ
り、出力点S2を“H”レベルにする事ができる。
子P2が開放されている場合にはリセット信号SRによ
りNORゲートの出力が“L”レベルになり、保持回路
の働きで出力点S2は“L”の腋まである。動作を切換
える時には入力回路P2に“L”レベルを与える事によ
り、出力点S2を“H”レベルにする事ができる。
以上説明したように本発明は、デフォルトの動作をさせ
る場合のテスト端子の状態として開放状態を許し、かつ
、デフォルト以外の状態にする場合に定常的な電流が流
れない為に低消費電力で動作させることができる。
る場合のテスト端子の状態として開放状態を許し、かつ
、デフォルト以外の状態にする場合に定常的な電流が流
れない為に低消費電力で動作させることができる。
第1図は本発明の第1実施例を示す回路図、第2図は第
2の実施例を示す回路図、第3図は従来例を示す図であ
る。 Pl・・・入力端子、T1.T2・・・トランジスタ、
G1・・・入力バッファ、Sl・・・内部回路への接続
点、R1,R2・・・リセット端子、R2・・・入力端
子、T2・・・トランジスタ、G2・・・入力バッファ
、S2・・・内部回路への接続点、SR・・・リセット
信号。
2の実施例を示す回路図、第3図は従来例を示す図であ
る。 Pl・・・入力端子、T1.T2・・・トランジスタ、
G1・・・入力バッファ、Sl・・・内部回路への接続
点、R1,R2・・・リセット端子、R2・・・入力端
子、T2・・・トランジスタ、G2・・・入力バッファ
、S2・・・内部回路への接続点、SR・・・リセット
信号。
Claims (1)
- テスト端子の状態によって回路の機能を切り替えるこ
とができる半導体集積回路において、前記テスト端子と
内部回路への接続点との間に保持回路を有し、該保持回
路の初期状態を決定する為の手段を有する半導体集積回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2280389A JPH04155280A (ja) | 1990-10-18 | 1990-10-18 | 半導体集積回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2280389A JPH04155280A (ja) | 1990-10-18 | 1990-10-18 | 半導体集積回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04155280A true JPH04155280A (ja) | 1992-05-28 |
Family
ID=17624346
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2280389A Pending JPH04155280A (ja) | 1990-10-18 | 1990-10-18 | 半導体集積回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04155280A (ja) |
-
1990
- 1990-10-18 JP JP2280389A patent/JPH04155280A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH01233756A (ja) | Mos型集積回路 | |
EP0685847B1 (en) | Low dissipation initialization circuit, particularly for memory registers | |
JPH0346268A (ja) | 半導体装置のcmos型入力バッファ回路 | |
US5952850A (en) | Input/output circuit and a method for controlling an input/output signal | |
JPH04155280A (ja) | 半導体集積回路 | |
JPH07191065A (ja) | 集積コンパレータ回路 | |
JPH04253418A (ja) | 半導体装置 | |
JPH06260884A (ja) | 半導体集積回路 | |
JPH05119127A (ja) | 半導体集積回路 | |
JPH05259880A (ja) | 入出力バッファ回路 | |
JPH05259879A (ja) | 入出力バッファ | |
KR940005690B1 (ko) | 전류미러 센스증폭기 | |
JP2894900B2 (ja) | 半導体装置 | |
JPH0360052A (ja) | 半導体集積回路装置 | |
JPH0653810A (ja) | 半導体集積回路 | |
JPS6342483A (ja) | 半導体装置のテスト回路 | |
JPH02119423A (ja) | 入力バッファ回路 | |
JPH05114297A (ja) | 出力バツフア回路装置 | |
JP2587514Y2 (ja) | 半導体集積回路 | |
KR19990065630A (ko) | 바이패스 회로 | |
JPH01170878A (ja) | 出力回路 | |
JP2002009597A (ja) | キー入力回路 | |
JPH05167407A (ja) | 半導体装置 | |
JPH0563548A (ja) | 論理回路 | |
JPH04249782A (ja) | 半導体集積回路の試験回路 |