JPH04144341A - Hdlcフレーム送信および受信制御方式 - Google Patents

Hdlcフレーム送信および受信制御方式

Info

Publication number
JPH04144341A
JPH04144341A JP2266777A JP26677790A JPH04144341A JP H04144341 A JPH04144341 A JP H04144341A JP 2266777 A JP2266777 A JP 2266777A JP 26677790 A JP26677790 A JP 26677790A JP H04144341 A JPH04144341 A JP H04144341A
Authority
JP
Japan
Prior art keywords
reception
transmission
frame
hdlc
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2266777A
Other languages
English (en)
Other versions
JP2985268B2 (ja
Inventor
Yuko Ninomiya
二宮 優子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2266777A priority Critical patent/JP2985268B2/ja
Publication of JPH04144341A publication Critical patent/JPH04144341A/ja
Application granted granted Critical
Publication of JP2985268B2 publication Critical patent/JP2985268B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、HD L C()ligh−1evel D
ata LinkControl  procedur
e:ハイレベルデータリンク 制御手用頁) フ レー
ム制御方式に関し、特に)IDLCフレームの送信およ
び受信制御方式に関する。
〔従来の技術〕
データを確実に伝送するための伝送制御手順には、端末
の性能などによってベーシック手順、HDLC,無手順
などがある。HD L Cは、○SI基本参照モデルの
データリンク層にあたる部分の標準方式の1つであり、
信頼性の高い高速伝送か可能であり、コンピュータ同志
をつなくコンピュータ・ネットワークに適した伝送制御
方式である。このHD L Cでは、全ての情報をフレ
ーム単位で伝送し、1つのフレームが、開始フラグ、ア
ドレス部、制御部、情報部、Fe2(フレーム検査シー
ゲンス)、終了フラグから構成され、監視フレーム、非
番号フレーム、情報フレームの3種類のフレーl\かあ
る。
従来用いられているI−(D L Cフレーム制御回路
のブロック図を第5図に示ず。口重、]はHDLCコン
1〜ローラ3を制御するプロセッサ、2はコマン1〜を
格納するコマンド・チーフル20、ステータスを格納す
るステータス・テーブル25、送信データを格納する送
信バッファ23,24、および受信データを格納する受
信バッファ28.29から構成されるメモリ、3はHD
LCフレームを送受信するHDLCコントローラである
次に、その動作について説明する。
プロセッサコは、HD L Cフレームを送信するとき
、メモリ2上の送信バッファ、23.24にアドレス部
、制御部、および情報部のデータを書き込む。そして、
メモリ2上のコマンド・チーフル20に送信データ・サ
イズ、および送信バッファ・アドレスから構成される送
信コマンド21bを書き込むことにより、HD L、 
Cコントローラ3にデータ送信を要求する。HDLCコ
ントローラ3はプロセッサ1から送信コマンドを受は付
けたとき、メモリ2上の送信バッファ23.24に格納
されたデータに開始フラグ、Fe2.終了フラグを付加
しなHDLCフレームを送信する。
また、HDLCコン1ヘローラ3はHDLCフレームを
送信しなとき、メモリ2上の受信バッファに開始フラグ
、Fe2.終了フラグを除いたデータをメモリ2上の受
信バッファに格納する。そしてメモリ2上のステータス
・テーブル25に受信データ・サイズ、および受信バッ
ファ・アドレスから構成される受信ステータス26を書
き込むことにより、プロセッサ1にデータ受信を報告す
る。
また、受信の場合、第6図に示すように、コマンドテー
ブル20がコマンド22を格納し、ステータス・テーブ
ル25が受信ステータス27bを格納している点が相違
している。
次に、受信の動作について説明する。
HD L Cコントローラ3は、HDLCフレームを受
信したとき、メモリ2上の受信バッファ28.29にア
ドレス部、制御部、情報部を格納する。そして、メモリ
2上のステータス・テーブル25に受信データ・サイズ
、および受信バッファ・アドレスから構成される受信ス
テータス27bを書き込むことにより、プロセッサ1に
データ受信を報告する。
このプロセッサ]は、HDLCフレームを送信するとき
、メモリ2上の送信バッファ23.24にアドレス部、
制御部、情報部を格納する。そして、メモリ2上のコマ
ンド・テーブル2oに送信データ・サイズ、および送信
バッファ・アドレスから構成される送信コマンド22を
書き込むことにより、HDLCコン1〜ローラ3にデー
タ送信を要求する。
HD L Cコントローラ3は送信コマンドを受は付け
たとき、メモリ2上の送信バッファ23,24に格納さ
れたデータをアドレス部、制御部、情報部とするHDL
Cフレームを送信する。
〔発明が解決しようとする課題〕
上述した従来のHDLCフレーl\送信制御方式の場合
、プロセッサ1は送信バッファ22.23に送信データ
を格納し、コマンド・テーブル20に送信データ・サイ
ズ、および送信バッファ・アドレスからなる送信コマン
ド21bを書き込むことにより、HDLCコントローラ
3にデータ送信を要求するため、どのようなフレームを
送信するときでも送信バッファ・アドレスを書き込まな
ければならなず、そのなめ処理時間がかかるという欠点
がある。
また、従来のHDLCフレーム受信制御方式の場合、1
−T D l、 Dコン1ヘローラ3は、受信バッファ
26.27に受信データを格納し、ステータス・テーブ
ル24の受信ステータス中に受信バッファ・アドレスを
格納するので、プロセッサ1は受信ステータス25中の
受信バッファ・アドレスを読み出してから、その受信バ
ッファ・アドレスで示される受信バッファ26.27に
格納されている受信データを読み出さなければならなら
いため、処理か遅くなるという欠点がある。
本発明の目的は、このような欠点を除き、メモリ上のコ
マンド・テーブルに発行する送信コマンド中またはステ
ータス・テーブルに報告する受信ステータス中に送受信
データを格納することにより、送信コマンドまたは受信
ステータスがらデータを読出して高速に処理をできるよ
うにしたHDLC送信および受信制御方式を提供するこ
とにある。
〔課題を解決するための手段〕
本発明の第1の構成は、送信データ部、送信データ数、
送信バッファ・アドレスから構成されるコマンド・テー
ブルおよび前記送信データ部以外の送信データを格納す
る送信バッファとを含むメモリ部と、HDLCフレーム
を送受信するHDLCコントローラとを有するHDLC
フレーノ、制御装置のHD L Cフレーム送信制御方
式において、前記HDLCコンI・ローラが、前記コマ
ンド・デープル中の前記送信データ部と前記送信バッフ
ァとに分離して格納された送信データを1つのHD■−
7Cフレームとして送信するようにしたことを特徴とす
る。
本発明の第2の構成は、受信データ・フィールド、受信
データ・サイズ、受信バッファ・アドレスから構成され
る受信ステータスを格納するステータス・チーフルと、
前記受信データを格納する受信バッファとを含むメモリ
部と、HD L Cフレームを送受信するHDLCコン
トローラとを有すルI−I D L Cフレーム制御装
置のHDLCフレーム受信制御方式において、前記HD
LCコントローラが受信したH D L Cフレームを
前記ステータス・テーブル中の前記受信データ・フィー
ル1−および前記受信バッファ・アドレスで示される前
記受信バッファとに分離して格納するようにしたことを
特徴とする。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例をの送信制御を説明するブロ
ック図である。図中、]はHDLCコントローラ3を制
御するプロセッサ、2は送信コマンド21を格納するコ
マンド・テーブル2o、ステータス26を格納するステ
ータス・テーブル25、送信データを格納する送信バッ
ファ23゜24、および受信データを格納する受信バッ
ファ28.29から構成されるメモリ、3はHD L 
Cフレームを送受信するH D L Cコントローラで
ある。
プロセッサ1は、監視フレームや情報部を含まない非番
号制フレームを送信するとき、メモリ2上のコマンド・
テーブル2oにアドレス部、情報部、および送信データ
・サイズから構成される送信コマンド(#1)21を書
き込むことにより、HD L Cコントローラ3にデー
タ送信を要求する。また、プロセッサ1か情報部を含む
非番号制フレーl\や情報フレームを送信するとき、メ
モリ2上の送信バッファ23.24にアドレス部、制御
部、および情報部を書き込み、メモリ2上のコマンド・
テーブル20に送信データ・サイズ、および送信バッフ
ァ・アドレスから構成される送信コマンド(#2)2]
を書き込むことにより、トIDLCコントーラ3にデー
タ送信を要求する。
HD L Cコントローラ3は、プロセッサ]がら送信
コマンド(#1)を受は付けたとき、メモリ2上のコマ
ンド・テーブル20に格納されたデータをアドレス部、
および制御部とする監視フレームや情報部を含まない非
番号制フレームを送信する。また、HD L Cコント
ローラ3は、プロセッサ1から送信コマンド(#2)を
受は付けたとき、メモリ2上の送信バッファ23.24
に格納されたデータをアドレス部、制御部、および情報
部とする情報部を含む非番号制フレーl\や情報フレー
ムを送信する。
]0 HD L Cコントローラ3は、監視、非番号制および
情報フレームを受信したとき、メモリ2上の受信バッフ
ァ28.29にアドレス部、制御部、および情報部を格
納する。そして、メモリ2上のステータス・テーブル2
5に受信データ・サイズ、および受信バッファ・アドレ
スから構成される受信ステータス26を書き込むことに
より、プロセッサ]にデータ受信を報告する。
この実施例ではフレームの種類によって送信データを格
納するテーブルを区別している。
第2図は本発明の第2の実施例を説明するブロック図で
あり、この実施例ではフレーム構成によって送信データ
を格納するテーブルを区別している。
本実施例も、プロセッサ1は、監視フレームや情報部を
含まない非番号制フレームを送信するとき、メモリ2上
のコマンド・テーブル20にアドレス部、制御部、およ
び送信データ・サイズから構成される送信コマンド(#
1)21aを書き込むことにより、HDLCコントロー
ラ3にデータ送信を要求する。また、プロセッサ1は情
報部を含む非番号制フレーl\や情報フレームを送信す
るとき、メモリ2上の送信バッファ23.24に情報部
を書き込み、メモリ2上のコマンド・テーブル20にア
ドレス部、制御部、送信データ・サイズ、送信バッファ
・アドレスから構成される送信コマンド(#2)21a
を書き込むことにより、HDLCコントローラ3にデー
タ送信を要求する。
HDLCコントローラ3は、プロセッサ1がら送信コマ
ンド(#1)を受は付けたとき、メモリ2上のコマンド
・テーブル20に格納されたデータをアドレス部、およ
び制御部とする監視フレームや情報部を含まない非番号
制フレームを送信する。また、HDLCコントローラ3
は、プロセッサ1から送信コマンド(#2)を受は付け
たとき、メモリ2上のコマンI・・テーブル20に格納
されたデータをアl−レス部、および制御部とし、メモ
リ2上の送信バッファ22.23に格納されたデータを
情報部とする情報部を含む非番号制フレームや情報フレ
ームを送信する。
第3図は本発明の第3の実施例の受信制御を説明するシ
ステムのブロック図である。本実施例の第1図との相違
は、コマンド・テーブル20が送信コマンド22を格納
し、ステータス・テーブル25が受信ステータス27を
格納している点にある。
次にその動作について説明する。
HI) L Cコントローラ3は、監視フレームや情報
部を含まない非番号制フレームを受信したとき、メモリ
2上のステータス・テーブル25にアドレス部、制御部
、および受信データ・サイズから構成される受信ステー
タス27を書き込むことにより、プロセッサ1にデータ
受信を報告する。
このHD L Cコントローラ3は、情報部を含む非番
号制フレームや情報フレームを受信したとき、メモリ2
上の受信バッファ28.29にアドレス部、制御部、お
よび情報部を格納し、メモリ2上のステータス・テーブ
ル25に受信データサイス、および受信バッファ・アド
レスから構成される受信ステータス27を書き込むこと
により、プロセッサ1にデータ受信を報告する。
プロセッサ1は、監視、非番号側、情報フレームを送信
するとき、メモリ2上の送信バッファ23.24にアド
レス部、制御部、情報部を格納し、メモリ2上のコマン
ド・テーブル20に送信データ・サイズ、および送信バ
ッファ・アドレスから構成される送信コマンド22を書
き込むことにより、HDLCコントローラ3にデータ送
信を要求する。
HDLCコントローラ3は送信コマンドを受は付けたと
き、メモリ2上の送信バッファ2324に格納されたデ
ータをアドレス部、制御部、情報部とする監視、非番号
制、情報フレーl\を送信する。
このように本実施例ではフレームの種類によって受信デ
ータを分離して格納している。
第4図は本発明の第4の実施例を説明するブロック図で
あり、フレームの構成によって受信データを分離して格
納する場合を示している。
本実施例も、HDLCコントローラ3は、監視フレーム
や情報部を含まない非番号制フレームを受信したとき、
メモリ2上のステータス・テーブル25にアドレス部、
制御部、および受信データ・サイズから構成される受信
ステータス27aを書込むことにより、プロセッサ1に
データ受信を報告する。このHDLCコントローラ3は
、情報部を含む非番号制フレームや情報フレームを受信
したとき、メモリ2上の受信バッファ28,2つに情報
部を格納し、メモリ2上のステータス・テーブル25に
アドレス部、制御部、受信データ・サイズ、および受信
バッファ・アドレスがら構成される受信ステータス27
aを書き込むことにより、プロセッサ]にデータ受信を
報告する。
〔発明の効果〕
以上説明したように本発明は、監視フレームや情報部を
含まない非番号制フレームを送信するとき、プロセッサ
はメモリ上のコマンド・テーブルに書き込む送信コマン
ド中にアドレス部および制御部を書き込むことにより、
HDLCコントローラにデータ送信を要求することかで
きるため、プロセッサは送信コマンド中に送信バッファ
・アドレスを書き込む必要がなく、送信データを読出す
ことができ、高速に処理ができるという効果かある。
また、本発明では、監視フレームや情報部を含まない非
番号制フレー18を受信したとき、HDLCコントロー
ラかメモリ上のステータス・テーブルの受信ステータス
中に受信データを格納するので、受信ステータス中に受
信バッファ・アドレスを書き込む必要かなく、プロセッ
サは受信ステータス中で受信データを読み出すことかで
きるなめ、高速に処理を行うことができるという効果か
ある。
【図面の簡単な説明】
第1図、第2図は本発明の第1.第2の実施例の送信制
御方式を説明するブロック図、第3図。 第4図は本発明の第3.第4の実施例の受信制御方式を
説明するブロック図、第5図、第6図は従来例のHDL
Cフレームの送信および受信制御方式を説明するブロッ
ク図である。 1・・・プロセッサ、2・・メモリ、3・・・HDLC
コントローラ、20・・・コマンドテーブル、21゜2
1 a、2 ]、]b、22−=送信コマンド23.2
4・・送信バッファ、25・・・ステータステーブル、
26.27.27a、27b・・−受信ステータス、2
8.29・・・受信バッファ。

Claims (1)

  1. 【特許請求の範囲】 1、送信データ部、送信データ数、送信バッファ・アド
    レスから構成されるコマンド・テーブルおよび前記送信
    データ部以外の送信データを格納する送信バッファとを
    含むメモリ部と、HDLCフレームを送受信するHDL
    Cコントローラとを有するHDLCフレーム制御装置の
    HDLCフレーム送信制御方式において、前記HDLC
    コントローラが、前記コマンド・テーブル中の前記送信
    データ部と前記送信バッファとに分離して格納された送
    信データを1つのHDLCフレームとして送信するよう
    にしたことを特徴とするHDLCフレーム送信制御方式
    。 2、受信データ・フィールド、受信データ・サイズ、受
    信バッファ・アドレスから構成される受信ステータスを
    格納するステータス・テーブルと、前記受信データを格
    納する受信バッファとを含むメモリ部と、HDLCフレ
    ームを送受信するHDLCコントローラとを有するHD
    LCフレーム制御装置のHDLCフレーム受信制御方式
    において、前記HDLCコントローラが受信したHDL
    Cフレームを前記ステータス・テーブル中の前記受信デ
    ータ・フィールドおよび前記受信バッファ・アドレスで
    示される前記受信バッファとに分離して格納するように
    したことを特徴とするHDLCフレーム受信制御方式。
JP2266777A 1990-10-04 1990-10-04 Hdlcフレーム送信および受信制御方式 Expired - Lifetime JP2985268B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2266777A JP2985268B2 (ja) 1990-10-04 1990-10-04 Hdlcフレーム送信および受信制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2266777A JP2985268B2 (ja) 1990-10-04 1990-10-04 Hdlcフレーム送信および受信制御方式

Publications (2)

Publication Number Publication Date
JPH04144341A true JPH04144341A (ja) 1992-05-18
JP2985268B2 JP2985268B2 (ja) 1999-11-29

Family

ID=17435551

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2266777A Expired - Lifetime JP2985268B2 (ja) 1990-10-04 1990-10-04 Hdlcフレーム送信および受信制御方式

Country Status (1)

Country Link
JP (1) JP2985268B2 (ja)

Also Published As

Publication number Publication date
JP2985268B2 (ja) 1999-11-29

Similar Documents

Publication Publication Date Title
US20060277325A1 (en) Efficient data transmission system and method via direct memory access controller
JPH04367023A (ja) 二重化ディスク制御装置
US6654853B1 (en) Method of secondary to secondary data transfer with mirroring
KR20080101636A (ko) 모바일 폰의 두 개의 상이한 프로세서들 간의 파일시스템들을 브릿징하기 위한 시스템 및 방법
JPH04144341A (ja) Hdlcフレーム送信および受信制御方式
JPS63192150A (ja) デ−タ転送緩衝装置
JP2817535B2 (ja) Hdlcフレーム受信制御方式
JPH0426255A (ja) Hdlcフレーム送信制御方式
JPH07334281A (ja) Scsi接続装置
JP2853607B2 (ja) ジョブ間通信システム
JPS61294506A (ja) プログラマブル・コントロ−ラにおける高速pio伝送方法
JPS61233857A (ja) デ−タ転送装置
JPS6294042A (ja) 通信制御装置
KR0126597Y1 (ko) 고속 시스템버스용 데이타 전송장치
JPS63192152A (ja) デ−タ伝送方式
JPH04346123A (ja) データ転送装置
JPS6339237A (ja) 回線トレ−ス制御方式
JPH0438555A (ja) プロセッサ間通信方式
JPS63231658A (ja) リモ−トデイスプレイ端末制御方式
JPH06169326A (ja) Hdlcフレーム受信制御方式
JPS61206045A (ja) 情報処理システム
JPH0786854B2 (ja) デ ー タ 転 送 制 御 装 置
JPS6318431A (ja) Crt監視制御計算機システム
JPH08106364A (ja) 磁気ディスク制御装置
JPH0754480B2 (ja) バッファ管理方式