JPH04111676A - カラー画像形成装置 - Google Patents

カラー画像形成装置

Info

Publication number
JPH04111676A
JPH04111676A JP2228174A JP22817490A JPH04111676A JP H04111676 A JPH04111676 A JP H04111676A JP 2228174 A JP2228174 A JP 2228174A JP 22817490 A JP22817490 A JP 22817490A JP H04111676 A JPH04111676 A JP H04111676A
Authority
JP
Japan
Prior art keywords
signal
image
circuit
output
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2228174A
Other languages
English (en)
Other versions
JP3169219B2 (ja
Inventor
Keitoku Ito
敬徳 伊東
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP22817490A priority Critical patent/JP3169219B2/ja
Publication of JPH04111676A publication Critical patent/JPH04111676A/ja
Application granted granted Critical
Publication of JP3169219B2 publication Critical patent/JP3169219B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はカラー複写機やカラーコピーモードを有するカ
ラーファクシミリ等のカラー画像形成装置に関する。
〔従来の技術〕
原稿を走査してR(レッド)、G(グリーン)、B(ブ
ルー)等に色分解された画像信号に、シェーディング補
正、T補正などの画像処理を施し、画像処理を施した後
の画像信号に基づいて画像を記録するカラー画像形成装
置は広く知られている。
そして、画像処理の過程で、色補正処理を行った後にフ
ィルタ処理を施す技術(特開昭63−125054号公
報等)やフルブラックの色補正処理を行って黒文字等を
Bk(ブラック)のみで再現する技術(特開平1−25
5380号公報)も捷案されている。
〔発明が解決しようとする課題〕
ところで、原稿を走査してR,G、B等に色分解された
画像信号を出力する画像読取装置において、網点画像を
読み取ると、画像読取装置の読み取りピッチと網点との
干渉により、R,G、B等の画像信号毎に異なるモアレ
が発生する。
このような画像信号に色補正処理を施してC(シアン)
、M(マゼンタ)、Y(イエロー)、Bk(ブラック)
等の色分解版記録用の画像信号を得ると、画像信号間の
干渉によってモアレがさらに増幅されてしまうという欠
点がある。
従って、特開昭63−125054号公報のように色補
正処理後にフィルタ処理を行う場合、モアレを除去する
ために強力な平滑化を行うことが必要で、このため、そ
の画像に含まれている文字等は逆に鮮鋭にコピーできな
いという問題が生じていた。
また、一般に画像読取装置は、R,G、B等の画像信号
毎に異なるMTF特性を有している。このため、黒文字
等の画像を読み取るとR,G、B等の画像信号が一致せ
ず、色づいた画像としで出力される。従って、このよう
な画像信号に色補正処理を施して、C,M、Y、Bk等
の色分解版記録用の画像信号を得ると、黒文字等の画像
も色づいて出力される。
即ち、特開平1−255380号公報の方法では、黒文
字等をBkのみで再現するためにフルブラックの色補正
処理を行っているが、上述したMTF特性の問題は解決
することができなかった。
本発明の目的は、上記従来技術の欠点を解消し、高画質
で信顛性の高いカラー画像形成装置を提供することにあ
る。
より具体的な第1の目的は、画像読取装置と色補正処理
とに起因する上述した問題を緩和することができる画像
処理装置を有するカラー画像形成装置を提供することに
ある。
また、第2の目的は、読み取る画像に応して適切な画像
処理を選択できるカラー画像形成装置を提供することに
ある。
さらに、第3の目的は、上述した画像読取装置のMTF
特性に起因する黒文字等の色付きを防ぐことのできるカ
ラー画像形成装置を提供することにある。
〔課題を解決するための手段〕
上記第1の目的は、原稿を走査して、赤、緑、青等に色
分解された画像信号を出力する画像読取装置と、この画
像読取装置が出力する画像信号を処理する画像処理装置
と、この画像処理装置が出力する画像信号に基づいて画
像を記録する画像記録装置とを有するカラー画像形成装
置において、上記画像処理装置は、少なくとも色分解さ
れた画像信号に空間フィルタ処理を施すフィルタ処理手
段と、空間フィルタ処理が施された画像信号に色補正処
理を施して、シアン、マゼンタ、イエローブラック等の
色分解版記録用の画像信号を出力する色補正処理手段と
を備えた第1の手段によって達成される。
また、上記第2の目的は、第1の手段に加え、複数の処
理モードのうちの1つを選択する入力に応して上記画像
処理装置のフィルタ処理手段におけるフィルタ係数を変
える入力手段を備えた第2の手段によって達成される。
さらに、上記第3の目的は、第2の手段において、上記
複数の処理モードは、文字画像用の処理モードを含み、
文字画像用の処理モードが選択された場合のフィルタ係
数をエツジ強調にするとともに、画像信号により異なる
フィルタ係数にする第3の手段によって達成される。
〔作用〕
第1の手段によれば、色分解された画像信号に空間フィ
ルタ処理が施されると共に、処理後の画像信号に色補正
処理を施して、C,M、Y、Bkの色分解版記録用の画
像信号を出力する。
第2の手段によれば、複数の処理モードのうちの1つを
選択する入力手段からの入力に応じて、画像処理装置の
フィルタ処理手段におけるフィル夕係数を変える。
第3の手段によれば、複数の処理モードのうち、文字画
像用の処理モードが選択された場合、フィルタ係数をエ
ツジ強調にすると共に、画像信号により異なるフィルタ
係数にする。
〔実施例〕
以下、本発明の実施例を図面に基づき説明する。
く全体説明〉 第14図に本発明を実施する一形式のデジタルカラー複
写機の機構部の構成概要を示し、第15図に第14図の
デジタルカラー複写機の電装部の構成概要を示す。
第14図を参照すると、複写機の機構部は、主に、原稿
を読み取るスキャナユニット1500と、記録紙に画像
を記録するプリンタユニット1502に分けられる。
スキャナユニツ)1500に注目すると、原稿1400
はプラテン(コンタクトガラス)1401上に置かれて
おり、蛍光灯1402により照明されている。原稿から
の反射光は、レンズアレイ1403を経てカラーイメー
ジセンサであるCCD1404に入射され、ここで画像
信号に変換される。また、蛍光灯、レンズアレイおよび
CCD等はキャリッジ1405に搭載されており、原稿
読取時はキャリッジ駆動モータ1406によりキャリッ
ジが右から左へ移動し、プラテン上に置かれた原稿の全
面が走査される。
また、CCD1404から出力された画像信号は、画像
処理部1501等で各種処理を施された後、プリンタユ
ニツ)1502の図示しないLD(レーザ・ダイオード
)に入力される。
プリンタユニット1502に注目すると、画像信号によ
って付勢されたLDから出射されたレーザ光は、それぞ
れポリゴンミラー1407で反射され、fθレンズ14
08、ミラー1409を経て、感光体ドラム1410に
結像照射される。ポリゴンミラー1407は同一のポリ
ゴンモータ1411の回転軸に固着されており、ポリゴ
ンモータ1411は一定速度で回転してポリゴンミラー
1407を回転駆動している。また、ポリゴンミラー1
410の回転により、前述のレーザ光は感光体ドラム1
410の回転方向(時計方向)と垂直な方向、即ちドラ
ム軸に沿う方向に走査されている。
感光体ドラム1410の表面は、図示しない負電圧の高
圧発生装置に接続された帯電チャージャ1412により
一様に帯電させられる。レーザ光が感光体表面に照射さ
れると、光導電現象で感光体表面の電荷がドラム本体の
機器アースに流れて消滅する。ここで、原稿濃度の濃い
部分はLDを点灯させないようにし、原稿濃度の淡い部
分はLDを点灯させる。これにより感光体ドラム141
0の表面に原稿の/a淡に応じた静電潜像が形成される
。この静電潜像を現像ユニット1413により現像する
と、感光体の表面に画像濃度に応したトナー像が形成さ
れる。
一方、カセット1414に収納された記録紙1415は
、給紙コロ1416等の給紙動作により繰り出され、レ
ジストローラ1417により所定のタイミングで転写ベ
ルl−1418上に送られる。
転写ヘルド1418上を搬送される記録紙が感光体ドラ
ム1410の下部を通過する間、転写チャージャ141
9の作用により、感光体ドラム1410上のトナー像は
記録紙に転写される。トナーが転写された記録紙141
5は、分離チャージャ1420の作用により転写ヘルl
−1418より剥離されて、定着ユニツl−1421に
送られる。そこで転写されたトナーが記録紙1415に
固着され、トナーが固着した記録紙1415はトレイ1
422に排出される。
尚、転写後も感光体表面に残留したトナーはクリーニン
グユニツ)1423で除去され、一方、転写ベルl−1
418表面に付着したトナーはクリニングユニット14
24で除去され、それぞれ廃トナーボトル1425に排
出される。また、感光体ドラム1410表面の残留電荷
は、帯電チャージャ1412によって帯電させられる前
に、除電ランプ1426によって消滅させられている。
第15図を参照すると、デジタル複写機の電装部は、原
稿を読み取って得られた画像信号を出力するスキャナユ
ニット1500、画像信号に処理を施して出力する画像
処理部1501、処理された画像信号に基づいて画像記
録を行うプリンタユニット1502、各種処理モードの
入力および表示等を行うための操作表示ユニット150
4、およびこれら各ユニットの制御部と通信を行い複写
機全体を制御したり、画像処理部1501の設定等を行
うシステム制御ユニット1503等により構成されてい
る。
更に、デジタルカラー複写機本体1505には外部機器
1506が接続可能になっており、複写機本体と外部機
器1506は通信を行って画像信号をやり取りする。
尚、本実施例のデジタルカラー複写機は、A3サイズの
画像の読み取り及び書き込みが可能で、その読み取り及
び書き込みの画素密度は16画素/fiであるとする。
〈スキャナユニット〉 第16図(a)にスキャナユニッl−1500の電装部
の概略を示す。
第16図(a)において、原稿の反射光が入射されるC
CD1404は、千鳥状に配置された5つのCCDカラ
ーセンサチップ1404−1.2,34.5で構成され
ており、クロックドライ八回路1600から出力される
動作制御用のクロックによって駆動されている。
CCDカラーセンサチップ14011の出力信号は、プ
リアンプ回路1601で増幅された後、シェーディング
補正回路1602に入力される。
シェーディング補正回路1602は、蛍光灯の照明むら
、CCD内部の受光素子の感度むら、暗電流に対する補
正等を施す回路であり、その出力はA/D変換器160
3によって8ビツトのデジタル信号に変換される。白し
ベルメモリ1604および暗電流メモリ1605は、そ
れぞれ原稿部分に先立って走査される白色基準板と男色
基準板の読み取り結果を記憶する回路で、シェーディン
グ補正回路1602では、これらのメモリ回路の出力に
応じて出力する画像信号のレベルを調整し、上述した補
正を実現している。
また、CCDカラーセンサチップ1404−2゜3.4
.5の出力信号を処理する回路16o62.3,4.5
も、以上で説明した回路、即ち、プリアンプ回路160
1、シェーディング補正回路1602、各メモリ160
4.1605等を含む回路1606−1と同様な構成を
している。
デイレイ回路1607−1.2は、入力された画像信号
を遅延する回路であり、これによって千鳥状に配置され
たCCDカラーセンサチップ1404の副走査方向のず
れdccdが補正され、信号1608−1.2.3,4
.5は原稿面での同一線上の画像信号となる。
尚、本スキャナユニットでは、副走査方向の変倍をキャ
リッジ14o5の移動速度を変更することで実現してい
るので、必要となるデイレイ量は変倍率によって変わっ
てくる(dccdX変倍率/100/16ライン)。し
がし、第16図(a)のデイレイ回路1607−1.2
は、等倍に相当するライン数のデイレイ用メモリを有し
ていて、縮小及び等倍ではメモリによって遅らせるライ
ン数を制御することにより、また拡大の場合はライン単
位でメモリへの書き込みを禁止すると共に、その読み出
しを重複させることによって必要とされるデイレイ量を
実現している。このため拡大を行う場合も、必要となる
デイレイ用メモリの容量は等倍と同じになっている。
カラーイメージセンサ1404−1.2,3゜4.5は
、第16図(blに示すように、R,G、Bのフィルタ
が順番に並んだ構造になっているため、画像信号160
8−1.2.3,4.5はR,G、Bの各信号が混在し
た状態になっている。R,G、B分離回路1609は、
並列して送られてくる画像信号1408−1.2.3,
4.5を1本に統合すると共に、これらの信号を色毎に
分離する回路であり、統合・分離した画像信号Rs、G
s、Bsを画像処理部1501に出力する。
また、スキャナユニット1500は、ユニット全体を制
御するスキャナ制御回路161oを有している。
スキャーj−制’#DJ路1610は、CPtJI61
1、ROMI 612、RAM1613を初め、システ
ム制御ユニツ)1503と通信を行うためのソリアル1
フ0回路1614やパラレルI10回路1615等から
構成されるマイクロコンピュータシステムである。また
、パラレル110回路1615は、ホームポジションセ
ンサ1616等の各種信号の入力、デイレイ回路160
7−1.2に対するデイレイ量の設定等を行うための信
号1617の出力、キャリッジ駆動モータ1406や蛍
光灯1402等の各種負荷を駆動する駆動回路1618
を制御する信号1619の出力等を行う回路である。即
ち、スキャナ制御回路1610は、RAM1613に記
憶されたプログラムによって動作し、システム制御ユニ
ット1503からの指令や各種センサ信号に応して、各
回路の設定や各種負荷の駆動制御を行う。
1620は基準クロック発生回路であり、画像処理部1
501から出力されたライン同期信号5YNCsに基づ
いて各種同期信号を出力している。
また、以上で説明した各回路はこの信号に同期して動作
している。更に、基準クロック発生回路は、スキャナユ
ニット内のライン同期信号および画素同期信号CKsを
、画像処理部1501に出力している。
く画像処理ユニット〉 第1図に画像処理部1501の概要構成例を示す。
第1図において、同期信号発生回路124は、プリンタ
ユニット1502から出力されたライン同期信号5YN
Cp、及びシステム制御ユニット1503から出力され
る制御信号BUSoの設定に基づいて、画像処理部15
01における画像同期信号123を発生する回路である
1)タイミング発生部 同期信号発生回路124の構成例を第13図(alに、
画像同期信号123の概要を第13図(bl、 (cl
に示す。
第13図fa)において、クロックジェネレータ130
3は同期信号発生回路における基準クロック信号130
4を発生する回路である。またF/F1305は基準ク
ロック信号1304を2分周したクロック信号1306
を出力している。
プリンタユニット1502から出力されたライン同期信
号5YNCpは、波形整形回路1307によって、第1
3図fb)に示すようなりロック信号1306に同期し
たライン同期信号5YNCsに変換される。また、F/
F 1308及びORゲート1309により2倍周期の
ライン同期信号1310も作られる。
セレクタl311は、画像処理部1501における画素
同期信号1300及びライン同期信号1301を出力し
ており、制御信号BUSoによって同期信号レジスタ1
312に設定された信号1313により、クロック信号
1304または1306、ライン同期信号5YNCsま
たは1310がそれぞれ選択出力される。尚、本複写機
では、この画素同期信号及びライン同期信号の切り換え
等によって、高速と低速の2つのモードで動作可能にな
っており、特に後者のモードはOHPシートや厚紙等の
定着性を要求される記録紙を用いる場合に選択される。
カウンタ1313は、ライン同期信号1301でクリア
され、画素同期信号1300をカウントしており、その
出力はコンパレーク1314,1315に入力されてい
る。コンパレータ1314゜1315には、同期信号レ
ジスタ1312に設定されている主走査方向の有効画像
領域の開始点を表す信号と終了点を表す信号も入力され
ており、これによってNANDゲート1316の出力は
、主走査方向の非有効画像範囲においてHレベルとなる
。また、この出力信号は主走査方向イレース信号131
7として多値デイザ処理回路120に出力される。
また、制御信号BUSoによって設定される信号131
8.1319は、ライン同期信号1301に同期してF
/F 1320で保持されて、それぞれフレーム同期信
号1302、副走査方向イレース信号1321として出
力される。
再度、第1図を参照すると、同期信号発生回路124か
ら出力された画像同期信号123は、画像処理部の各回
路、スキャナユニツ)1500、システム制御ユニツl
−1503等に入力される。
また、スキャナユニット1500から出力された画像信
号Rs、Gs、Bs及び同期信号CLKsは、主走査方
向変倍回路100に入力されている。
2)主走査変倍 主走査変倍回路100は、画像信号Rs、Gs、Bsに
主走査方向の変倍処理等を施して、処理済みの画像信号
101−1.2.3を出力する回路である。主走査変倍
回路100は、それぞれ画像信号毎に独立した処理回路
101−1.2.3により構成されており、各処理回路
の構成例を第2図(a)に示す。
第2図(alにおいて、入力された画像信号Rs等は、
同期信号CLKsに従ってFIF○(ファースト・イン
・ファースト・アウト)メモリ20〇−1,2に書き込
まれる。ここで、同月信号CLKsは、第2図fb)に
示すような画像信号Rs等の画素同期信号201とライ
ン同期信号202よりなっている。また、書き込みゲー
ト回路203は、制御信号B[JSoにより設定されラ
イン先端の書き込み開始位置を示す信号を出力する回路
で、この信号によりFIFOメモリ200への画像信号
の書き込みが規制される。尚、FIFOメモリ200は
、μPD42505C(日本電気型)等の、lライン分
余の画像信号を記憶可能な容量メモリと、独立した制御
が可能な書き込み用と読み出し用のアドレスカウンタを
内蔵した素子である。
FIF○メモリ200−1.2に書き込まれた画像信号
は、同期信号発生回路124が出力するライン同期信号
1301と変倍制御回路207が出力する読み出しクロ
ック208−1によって読み出され、シフトレジスタ2
06に書き込まれる。
尚、F/F 254はライン同期信号1301が入力さ
れる度に出力を反転しており、FIFOメモリ200−
1.2の書き込み/読み出しをトグル制御している。
シフトレジスタ206からは連続した4画素の画像信号
209−1.2,3.4が出力され、それぞれ乗算回路
210−1.2,3.4に人力される。
乗算回路210−1.2,3.4は、変倍制御回路20
7から出力される係数切換信号2083によって回路毎
に決まる係数〔第2図(C1に一例を示す〕により、入
力された画像信号を乗算処理して、その結果を出力する
加算整形回路212は、乗算回路210−12.3.4
の出力を合計し、更にオーバーフロー及び負値の処理を
行ってFIFOメモリ214に出力する。
尚、シフトレジスタ206、乗算回路2101.2,3
.4および加算整形回路212は、第2図(e)に示す
ように、CCDによりサンプリングされた画像信号D1
.D2.D3.D4から変倍後の仮想サンプリング点の
画像信号値を補間演算するために設けである。また、第
2図FC+に示した係数は標本化関数に基づいて決めら
れており、係数の選択は仮想サンプリング点とCCDC
D画像信号色2距離δにより決定される。
FIFOメモリ214への書き込みは、変倍制御回路2
07が出力する書き込みクロック2082とライン同期
信号1301によって制御され、その読み出しは、同期
信号発生回路124が出力する画素同期信号1300と
ライン同期信号130ilこよって行われる。また、そ
の出力はマスク処理回路253に入力される。
マスク処理回路253は、変倍制御回路207から出力
されるマスク信号208−4に応して画像信号を白色化
する回路で、処理を施した画像信号101−1等を出力
する。
変倍制御回路207は、上述した仮想サンプリング点の
位置を計算して、読み出し及び書き込みクロック208
−1.2、係数切換信号2083、マスク信号208−
4を出力する回路であり、その詳細例を第2図fdlに
示す。
第2図(d)において、209は倍率の逆数を出力する
回路ブロック図であり、この倍率の逆数は、倍率レジス
タ210の出力211、副走査方向の累積変化量212
、及び主走査方向の累積変化量213の総和として加算
回路214から出力されている。
ここで倍率レジスタ210の出力は、制御信号BUSo
によって設定された値を、領域制御回路126から出力
された領域信号125−1によって選択することで決定
される。
また、副走査方向の累積変化量212は、制御信号BU
Soによって副走査方向増減レジスタ215に設定され
た増減値を領域信号125−2により選択し、それを加
算器216及びF/F217により、ライン同期信号1
301が入力される度に累積加算していくことで決めら
れる。また、この累積変化量はフレーム同期信号130
2によってクリアされている。
主走査方向の累積変化量213は、制御信号BUSoに
よって主走査方向増減レジスタ218に設定された増減
値を領域信号125−3により選択し、それを加算器2
19及びF/F 220により、ORゲート227の出
力するクロックが入力される度に累積加算していくこと
で決められる。
また、この累積変化量はライン同期信号1301によっ
てクリアされている。
回路ブロック209から出力される倍率の逆数を示す信
号は、整数部221−1と小数部2212に分けられて
処理される。
整数部221−1はコンパレータ223に入力され、拡
大か否か(即ち整数部がOか否か)の判定が行われる。
即ち、拡大であれば信号2241はH1信号224−2
はLとなり、縮小(等倍を含む)の時はその逆となる。
ここで拡大の場合の動作を説明すると、この場合のNO
Rゲート225の出力は常にLとなるので、ORゲート
226から出力される書き込みクロック208−2とO
Rゲート227から出力されるクロック信号は、画素同
期信号1300と等しくなる。
ORゲート227の出力はF/F 228を制御してい
るので、加算器229、セレクタ240というように、
F/F 228は画素同期信号が入力される度に小数部
221−2の累積加算を行う。
この累積結果(F/F 228の出力)の上位ビット〔
例えば第2図(C1の場合は3ビツト]は係数切換信号
208−3として出力されている。尚、セレクタ240
は、ライン同期信号1301が入力されている間(Lレ
ベル)、制御信号BIJSoによってオフセットレジス
タ241に設定されたオフセット信号を出力するので、
ライン同期信号解除後のF/F 228の出力はオフセ
ット信号と等しくなる。このオフセット信号は、第16
図(blに示したカラーイメージセンサの構造によって
生じるR、G、B間の中心位置の差を補正演算するのに
使用される。即ち、オフセットレジスタ241に設定さ
れるオフセット信号は処理回路1011.2.3毎に異
なっている。
一方、加算器229のキャリー出力信号は加算器230
に入力されており、更にその出力はセレクタ231を介
して(NOR225の出力は常にL)コンパレータ23
2に入力される。尚、拡大の場合は整数部22i1は0
であるので、コンパレータ232に入力は、加算器22
9にキャリーが生した場合だけlとなり、その他の場合
は0となる。
コンパレータ232は入力が1の場合にHを出力する回
路であり、この場合はNORゲート233の出力はLと
なり、ORゲート234からは読み出しクロック208
−1が出力される。尚、拡大の場合は信号224−2は
常にしてあるので、読み出しクロックが発生するのは加
算器229にキャリーが生した場合だけである。
次に、縮小の場合の動作を説明する。この場合のNOR
ゲート233の出力は常にHとなるので、ORゲート2
34から出力される読み出しクロック208−1は画素
同期信号1300と等しくなる。
また、ライン同期信号1301によってF/F235が
クリアされると、コンパレータ236は入力が1または
0となるのでHを出力し、その結果NORゲート225
の出力はLとなる。これによってライン同期信号がHに
変化した直後に、整数部221−1がF/F 235に
記憶される。
方、F/F 235の出力はデクリメント回路237、
セレクタ231を介して再びF/F 235に入力され
ており、これはF/F 235の値がデクリメントされ
て1になりNORゲート225の出力がLになるまで繰
り返される。
一方、NORゲート225の出力がLになると、ORゲ
ート227はクロックを発生し、F/F 228に記憶
されていた小数部の累積値と倍率の逆数221−1.2
の和がF/F 228及び235に記憶される。また、
その次の画素同期信号1300のサイクルでは、F/F
 238の作用により書き込みクロック208−2がO
Rゲート226から出力される。
カウンタ242は、ライン同期信号1301でクリアさ
れ、読み出しクロック208−1をカウントしており、
その出力はコンパレータ243に入力される。有効画像
幅レジスタ244は、制御信号BUSoによって設定さ
れ、書き込みゲート回路203に設定するライン先端の
書き込み開始位置と原稿の主走査方向の有効範囲によっ
て決まる有効画像信号数〔第2図(bl参照〕を示す信
号を出力する回路で、この出力もコンパレータ244に
入力される。従って、コンパレータ244は、カウンタ
242の出力がを動画像信号数に達するとHを出力して
、カウンタ245のカウント動作を禁止する。
ここで、カウンタ245は、ライン同期信号1301で
クリアされ、ORゲート246を介して入力される書き
込みクロック208−2をカウントしでおり、その出力
はライン同期信号1301でカウンタ245かクリアさ
れる前にF/F 247に保持される。カウンタ248
は、ライン同期信号1301でクリアされ、画素同期信
号1300をカンラントしており、その出力はコンパレ
ータ249に入力される。コンパレータ249にはF/
F 247の出力信号も入力されており、カウンタ24
8の出力がF/F 247の出力値に達するまで白色化
を禁止するマスク信号208−4を出力する。
以上で述へたように本回路によれば、倍率の不連続的な
切り換えと、主走査及び副走査両方向の連続的な倍率変
更が、制御信号BUSoによる回路ブロック209への
設定と領域信号125による制御により実現できる。ま
た、倍率の不連続な切り換えや副走査方向の連続的な倍
率変更に伴って、倍率処理後の主走査方向の有効画像範
囲はライン毎に変化するが、本回路ではF、 I F 
Oメモリ200からの読み出しが有効画像範囲内の時に
FIFOメモリ214に書き込んだ画素数をカウントし
て、FIFOメモリ214から画像信号を読み出す時に
その画素数を越えた場合は画像信号を白色化するので、
主走査方向のイレース制御が容易になっている。
再度、第1図に着目すると主走査変倍回路100から出
力された画像信号101−1.2.3は加工処理回路1
02に入力されている。
3)加工処理部 加工処理回路102は、画像信号101.−12.3に
主走査方向のシフト処理等を施して、処理済みの画像信
号103−1.2.3を出力する回路である。加工処理
回路102の構成例を第3図fa)に示す。
第3図(alにおいて、画像信号101−1.23はそ
れぞれラインバッファ回路300−1.2゜3に入力さ
れる。尚、ラインバッファ回路3001.2.3は同様
な構成を示しているため、第3図(alではラインバッ
ファ回路300−1のみ、その詳細を示している。
ラインバッファ回路300−1に注目すると、画像信号
101−1はバッファ3064こ入力されており、メモ
リ制御回路301から出力され信号レベルが相異なる制
御信号302−1.2によって、ラインメモリ307−
1.2に選択的に出力される。
例えば、制御信号302−1がHレベルで、画像信号が
ラインメモリ302−1に出力される場合、ラインメモ
リ307−■のI10端子は制御信号302−1により
ハイインピーダンス状態になり、メモリ制御回路305
から出力されるアドレス信号303−1及びライトイネ
ーブル信号304−1によって、ラインメモリ307−
1に画像信号が書き込まれる。この時、制御信号302
2はLレベルになっていて、ラインメモリ307−2か
らはアドレス信号303−2に応した画像信号が読み出
される。また、セレクタ308は、ラインメモリ307
−2から出力された画像信号を選択している。
一方、制御信号302−1かLレベルの場合は、画像信
号101−1がラインバッファ307−2に書き込まれ
、セレクタ308はラインバッファ302−1から読み
出された画像信号を出力する。
ここで、メモリ制御回路301は、ラインバッファ回路
300−1.2.3等の制御信号を出力する回路で、第
3図(ト))にその詳細を示す。
第3図(blにおいて、カウンタ309は、通常セレク
タ310を介して入力されるライン同期信号311でク
リアされ、画素同期信号312をカウントしており、そ
の出力はラインメモリ307の下位置き込みアドレス信
号等として使われる。また、アップダウンカウンタ31
3は、制御信号BUSoにより設定される読み出し開始
アドレスにライン同期信号311によって初期化され、
画像同期信号312をカウントしており、その出力はラ
インメモリ307の下位読み出しアドレス信号として使
われる。また、F/F 314は読み出し開始アドレス
と同時に入力されるアップ/ダウンの制御信号とライン
メモリ317の上位アドレス信号を保持している。尚、
システム制御ユニット1503は、読み出し開始アドレ
スとアップ・ダウンの制御信号によって、斜体処理や鏡
像処理を実現する。
F/F 315はラインメモリ307−1.2等のトグ
ル切り換え用の制御信号302−1.2を出力しており
、この出力はセレクタ316.317による下位アドレ
ス信号の選択出力、ORゲート318.319によるラ
イトイふ−プル信号304−1.2のマスクに使用され
る。
またアップ・ダウンカウンタ313の出力は、コンパレ
ータ320. 321にも入力されている。
コンパレータ320.321の他方の入力端子には、制
御信号BUSoによって有効画像範囲レジスタ322に
設定された、主走査方向の有効画像範囲の開始位置と終
了位置を表す信号323.324がそれぞれ入力されて
おり、その出力はORゲート325に入力されている。
従って、ORゲート325の出力信号305は、ライン
メモリ307の下位読み出しアドレスが有効画像範囲内
であるか否かを表している。
再度ラインバッファ回路300−1に注目すると、信号
305はセレクタ308のゲート端子に入力されており
、これによってラインメモリからの読み出しが有効画像
範囲内の時に、セレクタ308はラインメモリからの画
像信号を出力し、範囲外の時は白色(全ビットH)の画
像信号を出力する。
セレクタ308から出力された画像信号は、セレクタ3
09−1およびレベル検出回路310に入力される。
レベル比較回路310は、制御信号Bus oにより設
定された値と画像信号を比較する回路である。レベル比
較回路310には3種類の値a、b。
Cが設定可能で、これらの設定値は、それぞれ画像信号
Diの方が小さいかどうかを比較するコンパレータと画
像信号の上位Dj′との一致を抄出する2つのコンパレ
ータに入力されて、それぞれの比較結果が信号311−
1〜313−1として出力される。
尚、上述したようにラインバッファ回路3001.2.
3は同様な構成をしているが、レベル比較回路310等
の値a、b、cはそれぞれ独立して設定できるようにな
っている。
ラインバッファ回路300−1.2.3から出力される
信号311−1等は、影付は制御回路326のORゲー
ト327及びセレクタ328に入力される。セレクタ3
28は、ORゲート327の出力がHレベルの時(即ち
、画像信号が白から離れている時)に、制御信号BUS
oにより設定され膨長レジスタ330から出力される影
の長さを表す信号331と信号311−1.2.3を選
択し、ORゲートの出力がLレベルの時(即ち、画像信
号が白に近い時)は、影領域判定回路335が出力する
信号336,337を選択してラインメモリ332に出
力する。尚、ラインメモリ332に出力される信号33
3は影の長さを表し、信号334は影の色を表している
ラインメモリ332の制御は、メモリ制御回路301か
ら出力されたアドレス信号303−3とライトイネーブ
ル信号304−3により行われており、アドレス信号3
03−3により指定されたアドレスのデータが読み出さ
れ、影領域判定回路335に出力された後、セレクタ3
28から出力されるデータか同一アドレスに書き込まれ
る。尚、ラインメモリ332からデータを8売み出して
いる間、セレクタ328の出力は信号304−3によリ
ハイインピーダンス状態になっている。
影領域判定回路335は影付は領域の判定等を行う回路
で、その詳細例を第3図(C)に示す。
第3図fclにおいて、ラインメモリ332から出力さ
れた信号333.334は、F/F 338により信号
304−3の立ち下がりで保持される。
F/F 338が出力する影の長さを表す信号350は
、コンパレータ339により長さが0であるかが判定さ
れ、0の時はそのまま、0でない時は長さを1滅じた信
号かセレクタ341により選択されてF/F 342に
出力される。F/F342は、セレクタ341が出力す
る信号とF/F 338が出力する影の色を表す信号3
51を1画素分遅延して、第3図(alのセレクタ32
8に出力する。
また、コンパレータ339により判定された影の長さが
0でなく且つ信号329がLの時は影領域であると判定
され、セレクタ343はF/F 338が出力する影の
色を表す信号351を選択し、またそれ以外の時は全ビ
ットLの信号(色無し)を選択して、反転信号344と
して出力する。
再度第3図ta+を参照すると、影領域判定回路335
から出力された信号344−1.2.3はNORゲート
345−1.2.3に人力される。
また、ラインバッファ回路30(11,2,3から出力
される信号312−1等と313−1等は、それぞれN
ANDゲート346,347に入力されており、これに
より画像信号が表す色と設定された色との一致が検出さ
れ、その結果はN。
Rゲート348.349に入力される。
一方、領域信号125−4.5は、処理無し/影付は処
理/指定色・色変換処理1/2の選択信号であり、デコ
ーダ352を介してN0R3451,2,3,348,
349に入力されている。
即ち、NORゲート345−1.2.3は、領域信号1
25により影付は処理が選択され、且つ各色毎の影領域
の判定結果が真であるときHレベルの信号を出力し、N
ORゲート348は指定色・色変換1が選択され、且つ
画像信号の表す色が設定された色(b等)に一致した時
にHレベルの信号を出力し、NORゲート349は指定
色・色変換2が選択され且つ画像信号の表す色が設定さ
れた色(C等)に一致した時にHレベルの信号を出力す
る。
色選択回路346−1.2.3には、NORゲート34
5−1.2,3.348.349の出力信号にそれぞれ
対応した値が制御信号BUSoにより設定されており、
色選択回路346は各NORゲートの出力信号がHとな
ると対応する値を、また各NORゲートの出力がすべて
Lの時はセレクタ309−1.2.3からの信号を、画
像信号103−1.2.3として出力する。
また、パターン発生回路347は、画像処理部動作チエ
ツク用パターンの画像信号等を画像同期信号123に同
期して出力する回路であり、制御信号BUSoによって
これらのパターンが選択され、同時にパターン発生回路
347が出力する画像信号をセレクタ301−1.2.
3に選択させるか否かの設定も行われる。
また、画像信号選択回路348は、ラインメモリ307
−1あるいは2等に記憶された画像信号を選択して信号
線BUSi上に出力する回路で、画像信号の選択等は制
御信号Busoによって行われる。
即ち、システム制御ユニット1503は、原稿走査時の
副走査方向の位置に応じて第3図fb)のF/F314
に設定する上位アドレス信号を切り換え、これによりラ
インメモリ307等に記憶した画像信号を書き換えない
ようにする。その後、読み出し制御レジスタ349の設
定を変え、制御信号Bus○からライン同期信号311
と画素同期信号312を発生させて主走査方向の位置を
調整し、ラインメモリ307等から出力される画像信号
を画像信号選択回路348により選択して取り込む。
以上で説明したように、本実施例では、システム制御ユ
ニット1503が原稿の所定の位置の色を検出できるの
で、原稿の色に応じたレベル検出回路310や色選択回
路346−1.2.3等の設定も可能となっている。
再度第1図に着目すると、加工処理回路102から出力
された画像信号103−1.2.3は第1フィルタ処理
回路104に入力される。
4)第1フィルタ処理部 第1フィルタ処理回路104は、画像信号103−1.
2.3に3ライン×5画素の2次元フィルタ処理を施し
て、処理済みの画像信号1051.2.3を出力する回
路である。第1フィルタ処理回路104は、それぞれ画
像信号毎4.1m独立した処理回路104−1.2.3
により構成されており、各処理回路は第4図fa)のよ
うな構成になっている。
第4図(a)において、入力された画像信号1031等
は、FIF○メモリ400に入力され、更にその出力は
FIFOメモリ401に入力されている。また、画像信
号103−1.FIFOメモリ400および401の出
力は、それぞれ回路ブロック402−L  2,3に入
力されでいる。即ち、回路ブロック402−1.2.3
には連続した3ラインの各画像信号が同時に入力されて
いる。
尚、回路ブロック402−1.2.3は同し構造をして
いるため、第4図(a)では402−2のみ、その詳細
を示している。
回路ブロック402−2には連続した5画素の画像信号
を保持するF/F403−1.2.34.5があり、各
ラインの中心画素に対して対称の位置にある画像信号同
士は、加算器404及び405によって加算処理される
。また、回路ブロンク402−2からは、中心画素40
6−2と、加算処理結果407−2,408−2の画像
信号が出力されている。これは回路ブロック4021.
3に関しても同じである。
3ラインの画像信号のうち両端に位置する回路ブロック
402−1.3の出力は、それぞれ対応する信号同士が
加算器409,410.411によって加算処理され、
画像信号412.413414として出力される。
以上の処理によって対称位置にある画像信号の総和が求
められる。次に、重み付けが等しい画像信号同士(40
7−2と413.408−2と412)が、加算器41
5,416により加算される。
尚、本フィルタ回路のフィルタ係数は、第4図(blに
示すような平滑化2種、エツジ強調4種及びスルーから
の選択が可能になっている。ここで、平滑化2種及びエ
ツジ強調4種からの選択は、制御信号BUS oによっ
て書き込まれた係数選択レジスタ415の出力値により
決定される。また、平滑化/エツジ強調/スルーの切り
換えは領域信号125−6.7により制御されている。
次に、重み付は加算が行われる。
平滑化処理では、加算器419によって画像信号418
と414が重み付は加算され、乗算器420は係数選択
レジスタ415の出力信号4221に応した係数で画像
信号417を乗算処理し、更にこれらの2つの結果は加
算器421によって加算される。一方、乗算器423は
信号4221に応した係数で画像信号406−2を乗算
処理し、その結果は、加算器424によって加算器42
1の出力と加算される。更にその結果は、乗算器425
によって信号421−1に応した乗算処理を受はセレク
タ426に出力される。
一方、エツジ強調処理では、画像信号417と418が
加算器427によって重み付は加算され、その結果は符
号変換回路428によって2の補数信号に変換される。
乗算器429は係数選択レジスタ415の出力信号42
2−2に応した係数で画像信号406−2を乗算処理し
、その結果は、加算器430によって符号変換回路42
8の出力と共に加算される。更にその出力は、乗算器4
31によって信号422−2に応じた係数の乗算処理が
施され、セレクタ426に出力される。
領域信号125−6は平滑化/エツジ強調の切り換え信
号であり、セレクタ426は、この信号に応じて乗算器
425の出力(平滑化)または乗算器431の出力(エ
ツジ強調)を選択し、整形回路432に出力する。整形
回路432は、入力された信号のオーバーフロー及び負
値の処理を行う回路であり、その結果をセレクタ433
に出力する。一方、セレクタ433の他方の入力端子に
は5×3画素の中心にあたる画像信号406−2が入力
されており、領域信号125−7はスルー/平滑化また
はエツジ強調の切り換えに使われる。
また、セレクタ433の出力はF/F 434を介して
、画像信号]、 05−1等として出力される。
以上で説明したように、本回路によれば、平滑化/エツ
ジ強調/スルーの処理の切り換えが、領域信号125に
よりリアルタイムに制御できるようになっている。また
、第1図に示した第1フィルタ回路104では係数選択
レジスタ415の設定を処理回路104−1.2.3毎
に行える。
再度第1図に着目すると、第1フィルタ回路104から
出力された画像信号105−1.2.3は外部1/F処
理回路106に入力される。
5)I/F部 外部1/F回路106は、画像処理部1501と外部機
器1506とが、画像信号をやり取りするための回路で
ある。第5図(al↓こその構成例を示す。
第5図を参照すると、画像信号105−1.23はセレ
クタ500に入力されており、外部機器から画像信号が
送られてこない場合は、この画像信号がセレクタ500
により選択され、F/F 501を介して画像信号10
7−1.2.3として出力される。
また、外部機器1506から画像信号が入力される場合
は、セレクタ500の他方の入力端子に外部機器から送
られてきた画像信号が人力されている。
即ち、外部機器から送られてくる画像信号127−5は
、バッファ502、セレクタ503、F/F 504を
介して、トグル制御されているFTF○メモリ505−
1あるいは2に書き込まれる。
ここで、FIFOメモリ505への書き込みの制御には
、外部機器から送られてくる画素同期信号127−1と
ライン同期信号127−2、あるいは同期信号分周回路
507が出力する画素同期信号508−7とライン同期
信号508−8が、セレクタ509で選択されて使われ
ている。また、FIFOメモリ505からの読み出しは
、同期信号分周回路507が出力し、セレクタ510に
より選択された画素同期信号509−5とライン同期信
号509−6により行われ、読み出された画像信号はF
/F511を介してセレクタ500に入力されている。
尚、セレクタ500による画像信号の選択は、同期信号
分周回路507から出力される選択信号508−1によ
り制御されており、これによりスキャナユニット150
0からの画像信号105−1.2.3と外部機器からの
画像信号127−5の合成出力も可能になっている。
また、外部r/F回路106は外部機器に画像信号を出
力することもできる。この場合、後述する第1γ変換部
108から出力された画像信号109−1.2.3が、
セレクタ503により選択され、F/F 504を介し
てFIF○メモリ505−1あるいは2に書き込まれる
。ここで、FIFOメモリ505への書き込みの制御に
は、同期信号分周回路507から出力され、セレクタ5
09により選択された画素同期信号508−7とライン
同期信号50 E18により行われる。また、FIFO
メモリ505からの読み出しは、外部機器から送られて
くる画素同期信号127−1とライン同期信号127−
2、あるいは同期信号分周回路507が出力する画素同
期信号509−5とライン同期信号509−6により行
われ、読み出された画像信号はF/F511、バッファ
502を介して外部機器に送信される。
尚、バッファ502の入出力の選択及びセレクタ503
0選択制御や、セレクタ509.510の選択制御は、
制御信号BUSoにより設定される入出力レジスタ51
2の出力信号により行われる。
また、同期信号分周回路507から出力されるフレーム
同期信号508−2、ライン同期信号508−3及び画
素同期信号508−4は、バッファ513を介して外部
機器に出力されており、外部機器はこれらの信号に基づ
いた画像信号の入出力、あるいはこれらの信号から外部
機器で生成した画素同期信号127−1、ライン同期信
号127−2に基づいた画像信号の入出力を行う。
上述した同期信号分周回路507は、画像同期信号12
3、領域信号125−8及び制御信号BUBoによる設
定に基づいて、画像同期信号508−2.3,4.5,
6,7.8、セレクタ500の選択信号500−1やF
IF○メモリ5051.2のトグル制御信号508−9
.10を出力する回路である。尚、本外部1/F回路1
06では、外部機器との画像信号のやり取りを、複写機
本体の画素密度(高解像度モード)とその1/2の画素
密度(標準モート)の2通りで行えるようになっており
、同期信号分周回路507ではこの密度変換のための画
像同期信号を生成している。
第5図fb)、 fclにそれぞれのモードにおける画
像同期信号の概要を示す。
第5図(b)に示すように高解像度モードでは、同期信
号発生回路124の出力するライン同期信号1301及
び画素同期信号1300が、そのまま同期信号分周回路
から出力される。また、トグル制御信号508−9.1
0はライン同期信号508−3.6.8を出力する度に
反転して、FIFOメモリ505−1.2の読み出し/
書き込みを切り換える。
第5図(C1に示すように標準モートでは、ライン同期
信号1301を2分周した信号、この信号により反転す
るトグル制御信号508−9.10、画素同期信号13
00を2分周、4分周した信号が同期信号発生回路50
7より生成され、外部機器には2分周したライン同期信
号508−3と、4分周した画素同期信号508−4が
出力される。
外部機器から画像信号が入力される場合、セレクタ50
9には2分周したライン同期信号と4分周した画像信号
が出力され、セレクタ510には分周しないライン同期
信号と2分周した画素同期信号が出力される。これによ
り、外部機器から送られてくる画像は2倍に拡大されて
複写機本体に取り込まれる。また、外部機器に画像信号
を出力する場合には、セレクタ509には分周しないラ
イン同期信号と2分周した画素同期信号が出力され、セ
レクタ509には2分周したライン同期信号と4分周し
た画像信号が出力される。これによって外部機器には1
/2に縮小された画像が出力される。
また、第5図(C1に示すように、画素同期信号130
0を2分周、4分周した信号は、2分周されたライン同
期信号の立ち下がりでクリアされて、信号の位相が一定
になるように制御されている。
また、以上で述べた画像処理部1501と外部機器15
06が行う画像信号のやり取りの方向、高解像度/標準
モードの切り換えは、外部機器1506とシステム制御
ユニット1503との通信により決定され、システム制
御ユニット1503により設定される。また、スキャナ
ユニット1500及び外部機器1506からの画像信号
の合成制御は、領域信号125−8により行われている
再度第1図に着目すると、外部I/F回路106から出
力された画像信号107−1.2.3は第1γ変換処理
回路108に入力される。
6)第11変換処理部 第1T変換回路108は、スキャナユニット1500や
外部機器1506のT特性に応して、画像信号107−
1.2.3にLUT (ルック・アップ・テーブル)変
換を施して、処理済みの画像信号109−1.2.3を
出力する回路である。
尚、本カラー複写機の第1γ変換回路では、第1式に示
すような反射率の1/3乗根に比例した画像信号に変換
している。
cubt(H)  −cubt(S) ここで、Xは入力される画像信号の反射率換算値、X′
は出力される画像信号値、Hは入力画像信号の地肌レベ
ルの反射率換算値、Sは入力画像信号の最暗部の反射率
換算値、cubt()は1/3乗根を求める関数である
第11変換回路108は、それぞれ画像信号毎に独立し
た処理回路108−1.2.3により構成されており、
各回路の構成例を第6図(alに示す。
第6図(a)を参照すると、画像信号107−1等と領
域信号125−9はF/F 600、セレクタ601を
介してRAM602のアドレス端子に入力されている。
RAM602には画像信号を変換するためのLUTデー
タが予め記憶してあり、F/F 603を介してアドレ
ス信号に対応した画像信号109−1等が出力される。
また、RAM602に記憶されているLUTデータは、
制御信号BUSoによってRAM602に書き込まれる
。即ち、システム制御ユニット1503が、RAM60
2にデータを書き込む場合、第6図fb)に示すように
、制御信号1603−1をLにして、制御信号1600
を1パルス出力する。
これによりカウンタ604の出力はクリアされ、アドレ
ス信号としてRAM602に人力される。
次に、システム制御ユニットは制御信号1602に所定
のデータを出力してから制御信号1601を1パルス出
力する。これによってRAM602に最初のデータが書
き込まれ、同時にカウンタ604の出力が進んで次のデ
ータ書き込みの準備が行われる。これを所定の回数(n
回)繰り返すことにより必要なデータは書き込まれ、最
後に制御信号1603−1をHにして書き込みは終わる
また、RAM602には複数種の変換特性のLLITテ
ータが書き込み可能になっており、操作・表示ユニット
1504からの指示に応じて、領域信号125−9によ
るリアルタイムの切り換えができるようになっている。
再度第1図に着目すると、第1T変換回路108から出
力された画像信号109−1.2.3は色補正回路11
0に入力される。
7)色補正・BP処理部 色補正回路110は、入力された画像信号109−1.
2.3を、プリンタユニット1502で用いられている
Bk、M、Y、Cの各トナーの不要吸収成分を考慮した
画像信号111−1.23.4に変換して出力する回路
であり、その処理内容は次に示すような式で表すことが
できる。
但し、R,G、Bは画像信号109−1.2゜3に、B
k、M、Y、Cは画像信号111−1゜2.3.4に対
応する。
色補正回路110はそれぞれ出力画像信号毎に独立した
処理回路110−1.2.3.4により構成されており
、各処理回路の構成例を第7図fatに示す。
第7図(=1)を参照すると、画像信号109−1゜2
.3はF/F700−1.2,3.701−1゜2.3
を介して乗算器702−1.2.3に入力されている。
またF/F700−1.2.3の出力は係数発生ブロッ
ク703にも入力されている。
係数発生ブロック703は、乗算器702−12.3の
他方の入力端子に係数信号704−1゜2.3を出力す
る回路で、この係数信号はF/F705−1.2.3を
介してRAM706−12.3から出力されている。こ
こで、RAM706−1. 2. 3が出力する係数信
号は、画像信号109−1.2.3と領域信号125に
よって選択されたものである。即ち、F/F700−1
2.3の出力はコンパレータ707−1.2.3に入力
されており、コンパレータ707からは画像信号相互の
大小関係に応した信号が出力され、セレクタ708に入
力される。セレクタ708は、領域信号125−10に
応して、コンパレータ707の出力または領域信号12
5−11を選択して出力する。その出力は、領域信号1
25−12と共にセレクタ709を介して、アドレス信
号としてRAM706−1.2.3に入力され、これに
よって係数の選択が行われる。
尚、コンパレータ707−1.2.3の出力を使用した
係数の選択はフルカラーモードの時にのみ使用され、モ
ノカラーモードでは領域信号125によって直接的に係
数の選択が行われる。
また、RAM706−1.2,3.4に記憶されている
係数は、制御信号BUSoによって予め書き込まれてい
る。即ち、システム制御ユニット1503は、制御信号
1603−2をLにして、制御信号1600を1パルス
出力する。これによってカウンタ710の出力はクリア
され、その下位ビットがアドレス信号としてRAM70
6−12.3.4に出力される。またカウンタ710の
上位ビットはデコーダ711に入力されており、デコー
ダ711はRAM706−1を選択する。
次にシステム制御ユニットは、制御信号1602に所定
のデータを出力してから制御信号1601を1パルス出
力する。これによってRAM7061には最初のデータ
が書き込まれ、同時にカウンタ710が進んで次のデー
タの書き込み1!備が行われる。システム制御ユニット
はこれを繰り返して、RAM706−1に必要なデータ
を書き込み、更にこれを繰り返してRAM706 2.
34へも必要なデータを書き込む。これも終了すると、
システム制御ユニットは制御信号16032をHにして
書き込み動作は終了する。
一方、乗算器702−1.2.3の出力はRAM706
−4の出力と共に加算器712.713714によって
加算され、整形回路715に入力される。
整形回路715は加算結果のオーバーフロー及び負値の
処理を行い、その結果をF/F716を介して画像信号
111−1等として出力する。
尚、RAM706−4は第1弐の定数項(a14〜a4
4)に相当する信号を出力しており、その出力値は領域
信号125−13によってリアルタイムに選択できるよ
うになっている。
次に、フルカラーモード時に色補正回路1101.2.
3.4に設定される係数all〜a44について説明す
る。
色補正回路110における処理は第1式に示したような
1次の関数で表されるが、フルカラーの処理を行う時は
、上述のようなコンパレータ707−1.2.3等によ
る係数の切り換えも行っている。これによって、第7図
(b)に示すような、画像信号R,G、Bで形成される
色空間を無彩色軸(R=G=B)を中心として放射状に
広がる平面で分割された領域毎に最適な係数all〜a
34を設定できるようになっている。
また、実際に設定される係数all〜a44は、第7図
FC+に示すような各領域の境界面上の6つの有彩色と
各色空間に共通の2つの無彩色の画像信号R,G、Bと
、それに対応する画像信号Bk、M、Y、Cに基づいて
、システム制御ユニット1503より求められる。
再度第1図に着目すると、色補正回路110から出力さ
れた画像信号111−1.2,3.4はUCR処理回路
112に入力される。
8)UCR/UCA処理部 UCR(Under  Co1or Removal)
回路112は、色補正回路110で得られた画像信号1
11−1(Bk)に応じて、画像信号111−2. 3
. 4(M、Y、C)を補正する回路である。尚、本画
像処理ユニットの色補正回路110から出力される画像
信号111−2.3.4は、Bkの記録を考慮していな
い信号であり、これをそのまま記録に用いるとBk0分
だけ出力画像の鮮やかさが失われるので、当回路はその
補正のために設けである。OCR回路112は、それぞ
れ独立した処理回路112−1.2,3.4で構成され
ており、処理回路112−2.3.4の構成例を第8図
に示す。
第8図を参照すると、画像信号111−1と111−2
等はそれぞれF/F800,801を介してROM80
2のアドレス信号として入力されている。ROM802
には第2.3弐に示すような2種類の演算の結果が、予
め所定のアドレスに記憶してあり、ROM802からそ
の演算結果が読み出され、セレクタ803、F/F 8
04を介して画像信号113−2等として出力される。
領域信号125−14は第2式あるいは第3式による演
算の切り換えに用いられており、画像信号111−1.
2と同様にROM802に入力されている。尚、第2式
による処理は通常のUCR処理であるのに対し、第3式
による処理はUCA(Under  Co1or  A
ddition)も考慮に入れた処理である。
また、領域信号125−15は、上述した処理を行うか
どうかの選択に用いられている。
X’=X−Bk            −13)ここ
で、X=M、Y、Cである。
X ’ =u (Bk)  ・(X−Bk)    −
(4)ここで、u (Bk)はBkの関数、X=M、Y
、Cである。
また、第1図に示した処理回路112−1は、処理回路
112−2.3.4で生しる画像信号の遅れに合わせて
、画像信号111−1を遅らせる回路である。
OCR処理回路112から出力された画像信号113−
1.2.3.4は第21変換処理回路114に入力され
る。
9)第2γ変換処理部 第2γ変換処理回路114は、プリンタユニット150
3の状態や後述する多値デイザ処理回路120で選択さ
れるデイザパターンに応じて、画像信号113−1.2
,3.4をLUT変換して、処理済みの画像信号115
−1.2.3.4を出力する回路である。第2T変換回
路は、それぞれ画像信号毎に独立した処理回路114−
1.23.4により構成されており、各回路は第6図f
a)に示した第11変換回路108の回路例と同様な構
成をしている。従って、その詳しい説明は省略するが、
複数種の変換特性のLUTデータの書き込みと、領域信
号125−16によるリアルタイムの切り換えができる
ようになっている。
第2T変換処理回路114から出力された画像信号11
5−1.2,3.4の上位6ビツトは原稿サイズ検出回
路116に入力される。
10)原稿サイズ検出処理部 原稿サイズ検出0路1’l 6は、コピー動作に先立っ
てプラテン1401上に1&置されている原稿1400
の大きさ、位置を検出する等を行うための回路である。
原稿サイズ検出回路116は、それぞれ独立した処理回
路116−1.2,3.4で構成されており、各回路の
構成例を第9図(a)に示す。
第9図Fa)を参照すると、入力された画像信号115
−1等は、F/F 900を介してセレクタ901、デ
イレイ回路918及び差分回路902に入力される。デ
イレイ回路918は入力された画像信号をn画素分遅延
する回路で、その出力も差分回路902に入力される。
差分回路902は入力される2つの画像信号の差の絶対
値を出力する回路で、その出力はコンパレータ903に
入力すれ、そこで原稿サイズレジスタ904が出力する
闇値信号905−1と比較される。即ち、n画素離れた
画像信号の差の絶対値が、闇値信号9051より大きけ
れば、コンパレータ903はHを出力する回路になって
いる。なお、本回路では原稿部と非原稿部(圧板部14
28)との境界を、画像信号の値の差によって検出しよ
うとしている。
従って、コンパレータ903の出力がHとなる画素は、
原稿部と非原稿部の境界の候補として扱われる。
コンパレータ903の出力はシフトレジスタ906に入
力され、n画素分の比較結果がまとめられ、主走査方向
判定回路905に入力される。主走査方向判定回路90
5は、入力されたn画素分の判定結果のうちm (m≦
n)画素以上がHであれば、原稿部と非原稿部の境界の
候補であると見做して、Hレベルの信号を出力する。
主走査方向判定回路905の出力はFJFOメモリ90
6に入力され、n′ライン分の判定結果がまとめられ、
副走査方向判定回路907に入力される。副走査方向判
定回路907では、入力されたn′ライン分の判定結果
のうちm’(m’≦n′)ライン以上がHであれば、原
稿部と非原稿部の境界の候補であると見做して、Lレベ
ルの信号を出力する。
ところで、原稿サイズ検出回路116は、第9図(bl
に示すような原稿と非原稿部との境界の主走査方向の最
小値x1、最大値x2、副走査方向の最小値y1、最大
値y2を検出する回路であり、第9図(a)では、これ
らの値をx2、xl、y2、ylを、それぞれF/F9
08.909.910911に保持するように動作する
即ち、カウンタ912及び913はそれぞれ主走査方向
、副走査方向の位置をカウントしており、例えばF/F
 908は、カウンタ912の出力がF/F 908が
保持している値より大きく、且つ副走査方向判定回路9
07の出力がLの場合に、カウンタ912の出力値を保
持するように動作する。また、F/F 909では、カ
ウンタ912の出力がF/F 909が保持している値
より小さい場合にF/F 909の値を更新する。更に
、F/F911は最初に副走査方向判定回路の出力がL
になった時のカウンタ913の出力を保持し、F/F9
10は副走査方向判定回路の出力がLになる度にカウン
タ913の出力を保持する。これによってF/F 91
0には最後に副走査方向判定回路に出力がLlこなった
時のカウンタ913の出力か保持される。
また、F/F908.909,910,911に保持さ
れたデータは、制御信号BTJSoによって設定された
原稿サイズレジスタ904の出力信号905−2.3に
よって選択的にセレクタ914を介して信号線BUSi
上に出力される。
尚、上述で述べた回路は、分周回路915によって第9
図(C1に示すように4分周された画像同期信号916
及びライン同期信号917によって動作しており、これ
によってプラテン1401に付着した小さなゴミを境界
として検出しないようにしている。また、第9図山)に
示すようなプラテン部の境界を、原稿と非原稿部(圧板
)の境界と判定しないように、プラテン部を外れる領域
は、色補正回路110と領域制御回路126の設定によ
り、圧板と同色にペイントとしている。
セレクタ901には、F/F 900が出力する画像信
号の他に、カウンタ912.913の出力の上位ビット
や非記録データ(=0)も入力されており、これらの信
号は後段の画像処理回路やプリンタユニット1502の
テスト用画像信号として、原稿サイズレジスタ904か
ら出力される信号905−4により選択することができ
る。
再度・第1図に着目すると、原稿サイズ検出回路116
から出力された画像信号117−1.2゜3.4は第2
フィルタ処理回路118に入力される。
11)第2フィルタ処理部 第2フィルタ処理回路118は、画像信号117−1.
2,3.4に3ライン×5画素の2次元フィルタ処理を
施して、処理済みの画像信号118−1.2,3.4を
出力する回路である。第2フィルタ処理回路118は、
それぞれ画像信号毎に独立した処理回路118−1.2
,3.4により構成されており、各処理回路の構成例を
第10図(a)に示す。
第10図fa)を参照すると、入力された画像信号11
7−1等は、FIFOメモリ1000に入力され、更に
その出力はFIFOメモリ1001に入力されている。
また、画像信号117−1.FIFOメモリ1000及
び1001の出力は、それぞれ回路ブロック1002−
1.2.3に入力されている。従って、回路ブロック1
002−12.3には連続した3ラインの画像信号が入
力されている。また、回路ブロック1002−1.23
は同し構造をしているため、第10図では1002−2
のみ、その詳細を示している。
回路ブロック1002−2には連続した2画素の画像信
号を保持するF/F1003,1004があり、F/F
 1003の出力は乗算器1006゜1007.100
8.1009に、F/F 1004の出力は乗算器10
05に入力されている。また、乗算器1005,100
6,1007,1008.1009の他方の入力端子に
は仮のフィルタ係数を保持するF/FIOI0,101
1,1012.1013.1014の出力が接続されて
いる。乗算器1005と1006の出力は加算器101
5により加算され、その結果はF/F 1016によっ
て遅延された後、加算器1017によって乗算器100
7の出力と加算される。更に、その結果はF/F 10
18によって遅延された後、加算器1019によって乗
算器1008の出力と加算される。以下も同様にして遅
延・加算が繰り返され、最終的な結果がF/F 102
2から出力される。尚、この結果は1ライン×5画素の
フィルタ処理を行った結果と等しくなっている。
各回路ブロック1002’−1,2,3の出力は、加算
器1023及び1024により加算され、F/F 10
25を介して乗算器1026に入力されている。乗算器
1026の他方の入力端子にはF/F1027−1.2
に保持されている係数が入力されており、これらの乗算
結果は整形回路1028に入力される。尚、本回路の真
のフィルタ係数は、F/F1027−1.2に保持され
ている係数と仮のフィルタ係数(F/F 1010. 
1011.1013.1014等の出力)の積として表
されている。
整形回路1028は、F/F 1029の出力信号に応
して2つのモードで動作する回路である。
第1のモードは、乗算器1026が出力する信号のオー
バーフロー及び負値の処理を行うモードであり、第2の
モードは乗算器1026が出力する信号の絶対値をとっ
てからオーバーフローの処理を行うモードである。尚、
後者のモートは、第10図(b)のCに示すようなラプ
ラシアンフィルタによる輪郭処理を行う場合のみ使用さ
れるモードで、通常のフィルタ処理では前者のモードが
用いれている。
また、整形回路1028から出力された画像信号はセレ
クタ1029、F/F 1030を介して画像信号11
9−1等として出力される。ところで、セレクタ102
9の他方の入力端子には5I3画素の中心にあたる画像
信号も人力されており、領域信号125−17によって
その切り換えが行われる。即ち、本回路ではフィルタ処
理を行った結果と行わない結果(スルー)をリアルタイ
ムで切り換えて出力できるようになっている。また、F
/F1031−1.2,3,4.5はフィルタ処理によ
って生じる遅れを補正する働きをしている。
また、F/FIOI0,1011.10121013.
1014.1027−1.10272.1029等に保
持されるデータは、制御信号BUSoによって書き込ま
れる。即ち、これらのF/F群はシフトレジスタ構造と
なっており、システム制御ユニッ)1503は、制御信
号1603−3をLにした後、制御信号1602に所定
のデータを出力し制御信号1601を1パルス出力する
ことを繰り返す。これにより、順々にデータがシフトさ
れていき、最後に制御信号1603−3をHにすること
で設定は終了する。
また、以上の説明からも明らかなように、本回路は任意
のフィルタ係数が設定できるようになっている。尚、シ
ステム制御ユニット15o3では第10図(blに示す
ようなフィルタ係数を記憶しており、操作表示ユニッl
−1504からの指示等に応じてフィルタ係数を選択し
て行う。
再度筒1園ムこ着目すると、第2フィルタ処理回路11
8から出力された画像信号119−1.2゜3.4は多
値デイザ処理回路120に入力される。
12)デイザ処理部 多値デイザ処理回路120は、画像信号1191.2,
3..4に8値のデイザ処理を施して、処理済みの各3
ビツトの画像信号121−1.23.4を出力する回路
である。多値デイザ処理回路120は、それぞれ画像信
号毎に独立した処理回路120−1.2.3.4により
構成されており、各処理回路の構成例を第11図(al
に示す。
第11図(a)を参照すると、画像信号119−1等は
、F/F 1100を介してアドレス信号としてROM
ll0I、1102に入力されている。
また、ROMll0Iのアドレス信号として、カウンタ
1103,1104の出力とパターン選択レジスタ11
11−1のPS出力も入力されており、ROM1102
のアドレス信号として、カウンタ1105.1106の
出力とパターン選択しジスタ1111−2のPS出力も
入力されている。
ROMI 101及び1102には、それぞれ画像信号
の値とカウンタの出力値によって定まる多値デイザ処理
後の結果が記憶されており、その結果がROMll0I
、1102から出力される。
また、パターン選択レジスタ1111−1.2が出力す
るps倍信号、各ROMll0I、1102に記憶され
ている2種類の多値デイザパターンの処理結果の1つを
選択するための信号である。
上述したカウンタ1103と1105.1104と11
06は、それぞれ画素同期信号1300、ライン同期信
号1301によりカウントされ、ライン同期信号130
1、フレーム同期信号1302によりクリアされる。ま
た、カウンタ1103゜1104.1105.1106
とコンパレータ1107.1108,1109.111
0は、それぞれ1対のn進カウンタを形成しており、そ
の周期はパターン選択レジスタ1111−1.2のLP
出力により決定されている。
ROMI 101及び1102から出力される画像信号
は、セレクタ1112、F/F1113を介して、画像
信号120−1等として出力される。
ここで、セレクタ1112↓こは領域信号12518が
入力されており、この信号はパターン選択レジスタ11
111.2によって2つに絞られたデイザパターンを、
リアルタイムで切り換えるために用いられる。また、同
期信号発生回路124から出力された主走査方向イレー
ス信号1317及び副走査方向イレース信号1321は
、ORゲート1115.F/F1116を介してセレク
タ1112のゲート端子に入力されており、この信号は
画像信号119−1等に関わりなく白色の画像信号を出
力するために用いられる。
また、パターン選択レジスタ1111−1.2への設定
は、制御信号BUSoによって行われる。
ROMll01.1102に記憶されている大木の多値
デイザパターンの例を第11図(1))に示す。
第11図(b)において、レベル1. 2. 3. 4
5.6.7は8値化レヘルの閾値を表している。
図示したように、ROMI 101には画像信号119
−1.2,3.4に共通の2つのパターン(a、網点型
、b、万線型)の処理結果が記憶されており、ROM1
102には画像信号1191.2.3.4に共通のパタ
ーン(c、万線型)と画像信号毎に異なるパターン(d
、網点型)の2つの処理結果が記憶されている。尚、画
像信号119−2.4用のdのパターンは、図示するよ
うな小さな闇値パターンが繰り返し使用され、全体とし
ては10画素×10画素のデイザパターンになっている
再度第1図に着目すると、多値デイザ処理回路120か
ら出力された画像信号121−1.2゜3.4は遅延処
理回路122に入力される。
13)デイレイ処理部 遅延処理回路122は、第18図(a)に示すようにB
kの感光体ドラムを原点として対応する感光体ドラムと
の距離に相当するライン数分、入力ささた画像信号12
1−2.3.4を遅延する回路で、これにより記録紙上
の同一位置に画像信号121−1.2,3.4による画
像が重ね合わされる。第18図(b)に遅延処理回路1
22の構成例を示す。尚、本複写機における隣接する感
光体ドラム間の距離は11ONになっている。
第18図fblを参照すると、画像信号121−12.
3.4は分解版選択回路1800に入力される。分解版
選択回路1800は、入力された画像信号のうち1つを
選択してBk記録用の画像信号として出力する回路で、
画像信号121−1.23.4を個別にBkで記録して
簡易印刷用のマスクを作成する分解版モードで使われる
。画像信号の選択は制御信号BUSoによって行われて
おり、また通常の動作モードでは画像信号12i1を選
択するように設定される。
分解版選択回路1800が出力する画像信号と画像信号
121−2.3.4はセレクタ1801に入力される。
また、セレクタ1801にはパターン発生回路1802
が出力する画像信号と選択信号も入力されている。パタ
ーン発生回路1802は、遅延ライン数調整用パターン
や遅延処理回路動作チエツク用パターンの画像信号等を
画像同期信号123に同期して出力する回路であり、制
御信号BUSoによってこれらのパターンが選択され、
同時にパターン発生回路1802が出力する画像信号を
セレクタ1801に選択させるか否かの設定も行われる
セレクタ1801によって選択された画像信号はマスク
処理回路1803に入力される。マスク処理回路180
3は、制御信号BUSoの設定に応して入力された画像
信号を個別に白色化すると共に、画素同期信号1300
に同期して画像信号1804−1.2.3.4を出力す
る回路であり、例えば上述した分解版モードではM、Y
、C記録用の画像信号を白色化してBkのみが記録され
るように動作する。
マスク処理回路1803から出力される画像信号180
4−2.3.4は、RAMブロック1805 1806
.1807.1808のデータ入力端子に接続されてい
る。但し、画像信号1804−2及び1804−4は、
RAMブロック1808のデータ入力端子に、セレクタ
1809を介して選択的に接続されている。
ここで、RAMブロック1808の役割を説明する。上
述した怒光体ドラム間の距離に相当する遅延処理を実現
するために、RAMブロック1805.1806.18
07.1808は、通常、第18図(C)に示した遅延
モードで使用されている。
即ち、RAMブロック1805及び1808はC用の、
RAMブロック1806はM用の、RAMブロック18
07はM用の画像信号の遅延に使用される。
一方、第18図Cb)に示した遅延処理回路は、RAM
ブロック1805.1806,1807.1808をフ
レームメモリとしても使えるようになっており、この場
合は第18図(C1に示すようなフレームメモリモード
で動作する。即ち、RAMブロック1808はM用の画
像信号の記憶に転用され、これによってM、Y、Cのメ
モリ容量が揃い220mX297m(主走査方向長さ)
余りの面積のフレームメモリを実現している。
よって、RAMブロック1805.1806は220X
297X16X16=16727040#16M画素分
の画像信号の容量を、RAMブロック1807.180
8は110x297x16X16=8363520=8
M画素分の容量を有している。
再度、第18図(blに注目すると、メモリ制御回路1
810,1811.1812は、それぞれM、Y、C用
RAMブロックのアドレス信号とライトイネーブル等の
制御信号を出力する回路であり、その出力はRAMブロ
ック1805,18061807.1808に入力され
ている。尚、RAMブロック1808には、M用または
C用のアドレス信号等が、上述した遅延/フレームメモ
リモードに応してセレクタ1809により選択されて入
力されている。
また、メモリ制御回路1810,1811.1812は
、制御信号BUSoによる設定により動作モードが決定
され、画像同期信号123に同期して動作しており、更
に合成制御回路1813が出力する信号1830をメモ
リの書き込み時に参照している。ここで、合成制御回路
1813は、RAMブロック1805,1806,18
07゜1808をフレームメモリとして使った時に、部
分的な画像信号の書き込みを制御する回路で、この時の
制御は、領域信号125−19あるいは画像信号121
−1に基づいて行われる。尚、その他のモードではLに
固定した信号を出力している。
次に第18図(dlに基づいてメモリ制御回路1812
の詳細な構成例を説明する。第18図(d)において、
主走査方向の位置を表す信号を出力するカウンタ181
4は、ライン同期信号1301でクリアされ画素同期信
号1300をカウントしており、その出力信号はコンパ
レータ1815及び1816に入力されている。
メモリ制御レジスタ1817は、制御信号BUSoによ
って設定され、各種制御パラメータ信号1818を出力
する回路であり、例えばパラメータ信号1818−1は
第18図(elに示すような主走査方向の有効画像開始
位置を、パラメータ信号1818−2は主走査方向の有
効画像幅を表し、パラメータ信号1818−3はメモリ
モード時のリピート処理の主走査方向のリピート幅を表
しでいる。
コンパレータ1815の他方の入力端子にはパラメータ
信号1818−1が、またコンパレータ1816の他方
の入力端子にはパラメータ信号1818−1と1818
−2の和が入力されている。
従ってORゲート1819はカウンタ1814の表す位
置が主走査方向の有効画像範囲内にある時に画素同期信
号1829を出力する。
カウンタ1820は、ORゲート1819の出力する画
素同期信号l829をカウントしており、ANDゲート
1821を介して入力されるライン同期信号1301等
によってクリアされる。ここで、カウンタ1820の出
力はRAMブロックにおける主走査方向のオフセットア
ドレスを意味しており、その出力はコンパレータ182
2及び加算器1823に入力されている。
コンパレータ1822の他方の入力端子にはパラメータ
信号1818−3が入力されている。コンパレータ18
22はカウンタ1820の値とパラメータ信号1818
−3の値か一致するとLを出力し、この出力はA N 
Dゲート1821を介して、カウンタ1820のクリア
に使われる。即ち、これにより主走査方向のリピートが
実現される。
尚、コンパレータ1822によるカウンタ1820のク
リア動作は、RAMブロック1805.1806.18
07.1808をフレームメモリモードに設定してリピ
ート処理を行う場合にだけ使用され、その他のモートで
は(信号1818−2の(り<(信号1818−3の値
)に設定されるのでクリア動作は生しない。
分周制御回路1833は、制御信号BUSoによる設定
に応して第18図(h)に示すようにライン同期信号1
301を2分周する回路であり、通常の動作ではライン
同期信号1301をそのまま出力している。
ライン同期信号1834をカウントし、ANDゲー)1
824を介してシステム制御ユニット1503から入力
されるフレームメモリ同期信号1904等によってクリ
アされるカウンタ1825の出力は、コンパレータ18
26に入力されている。コンパレータ1826の他方の
入力端子に入力されるパラメータ信号1818−4は、
遅延モードでは副走査方向の遅延ライン数を、フレーム
メモリモードでは副走査方向のリピート幅を表しており
、カウンタ1825の出力値がパラメータ信号1824
の値に達する度にANDゲート1824はLを出力し、
その結果、カウンタ1825はクリアされて、以降はこ
の動作を繰り返す。
F/F 1827は、ANDゲート1824の出力でク
リアされ、ライン同期信号1834が入力される度に、
主走査方向の有効画像幅を表しているパラメータ信号1
818−3とF/F 1827の出力値の和を、新しい
値として出力している。
この出力は、副走査方向のオフセットアドレスを意味し
ており、主走査方向のオフセットアドレスとともに加算
器1823によって加算されて、真のアドレスが求めら
れる。
ここで、上述した分周制御回路1833の役割を説明す
ると、分周制御回路1833はフレームメモリモードに
おける見掛は上のメモリ容量を2倍(440wX 29
7mm)にする働きをする。即ち、ライン同期信号を2
分周することによって副走査方向のオフセットアドレス
の進み方が1/2になり、これによって同しラインの画
像信号が連続2回読み出され、面積的に2倍となる。ま
た、このように見掛は上のメモリ容量を2倍にする場合
も、フレームメモリへ画像信号を書き込む時は、ライン
同期信号の2分周を行わずに、副走査方向に1/2に縮
小して画像信号を書き込んでいる。
これによってメモリへの書き込み時間が速くなり、操作
性を向上している。
また上述したようにシアン用のメモリ容量は、デイレイ
モード時は16+8=24M画素、フレームメモリモー
ド時は16M画素となる。このためアドレス信号の上位
2ピツ) (AD23.24)は、デコーダ1835に
入力されて8M画素単位のチップセレクト信号(C30
,1,2)として、RAMブロックに出力される。
また、ORゲート1831には、合成制御回路から人力
された信号1830、ライン同期信号1834の反転信
号及び画素同期信号1829が入力されており、その出
力はライトイぶ−プル信号としてRAMブロックに出力
されている。即ち、RAMブロックでは○Rゲー1−1
831の出力がH−L−Hと変化した時に画像信号が書
き込まれる。
第18図if)にRAMブロック1807の概要構成例
を、第18図fg+にその動作を示す。第18図if)
において、RAMブロック1807は8M画素の容量を
もつメモリアレイ1,836.1837及びバッファ1
838で構成されており、上述したチップセレクト信号
(C30,1)はメモリアレイ1836.1837の選
択に用いられている。
この回路では、第18図fglに示すように、アドレス
信号等が確定すると対応するRAMアレイのI10端子
から記憶されていたデータが出力され、このデータは後
述する出力制御回路1832によってラッチされる。こ
こで、ライトイネーブル信′号の立ち下がるとRAMア
レイはノ\イインピーダンス状態となり、一方、バッフ
ァ1838により画像信号DiがRAMアレイに入力さ
れる。RAMアレイではライトイネーブル信号立ち上が
りでこの画像信号を記憶して、画像信号が書き換えられ
る。また、ライトイ名−ブル信号がLにならない場合は
、記憶されていた画像信号がそのまま保持される。
尚、メモリ制御回路1810.1811は、メモリ制御
回路1812と同様な構成をしているので、説明は省略
する。
また、以上の説明ではメモリ制御回路18101811
.1812は独立している回路として説明したが、メモ
リ制御レジスタ1817等に設定されるパラメータ信号
1818−1.2.3は各回路に共通であるので、副走
査方向のオフセットアドレスを出力するための回路(1
824,1825,1826,1827,1828)、
加算器1823、デコーダ1835、パラメータ信号1
818−4、メモリフレーム同期信号1904を除いて
共通にしてもよい。
再度、第18図(blを参照すると、RAMブロック1
805,1806.1807.1808から出力された
画像信号は、出力制御回路1832に入力される。尚、
RAMブロックl808の出力はバッファ1833.1
834の動作によってRAMブロック1805または1
807の出力のどちらかと一緒にされている。即ち、メ
モリモードレジスタ1839は、上述した遅延/フレー
ムメモリモードの選択に際して制御信号BUSoによっ
て設定されるレジスタで、ここから出力される信号によ
り、上述したセレクタ1809による画像信号、アドレ
ス信号等の選択と、バッファ1833.1834の動作
が制御されている。また、上述した画像信号1.804
−1も出力制御回路1832に入力されている。
出力制御回路1832は、画像同期信号123に従って
、入力された画像信号の主走査方向の位置合わせを行う
と共に、制御信号BUSoにより設定される非有効画像
範囲の画像信号を白色化し、第1図に示すように画像信
号BKp、Mp、yp、Cpとして出力する回路である
。また出力制御回路1832は、画像信号と共に、画像
処理部1301の画像同期信号CLKpも出力している
14)エリア処理部 領域制御回路126は、上述した領域信号125を出力
する回路であり、第12図(81にその構成例を示す。
尚、第12図(a)に示した領域制御回路126は、第
12図(b)に示すような矩形領域の切り換え制御を行
っており、この矩形領域の制御を実現するために制御パ
ターンをライン単位で分類し、この制御パターンを第1
2図fc)に示すような主走査方向の切り換え点座標x
iと領域番号領域aiという形でメモリ1202に記憶
して使用している。
第12図falを参照すると、1200はライン同期信
号1301でクリアされ画素同期信号1300をカウン
トするカウンタで、主走査方向の位置を示す信号をコン
パレータ1201に出力している。コンパレータ120
1の他方の入力端子にはRAMI 202から出力され
る切換点座標信号Xiが入力されており、両者が一致す
るとコンパレータ1201の出力はLとなる。これによ
りORゲート1203はクロック信号をカウンタ120
4に出力し、カウンタ1204の出力が1進む。
RAMI 202のアト−レス信号にば、制御信号BU
Soによって設定されるオフセットアドレス信号Pjと
カウンタ1204の出力の和が使用されている。従って
、主走査方向のカウント位置が切り換え点座標に一致す
るとRAMI 202のアドレス信号が1進み、RAM
I 202の出力信号である切換点座標信号xiおよび
領域番号信号aiが更新される。また、これを繰り返す
ことで主走査方向の領域の切り換えが行われる。
尚、カウンタ1204はANDゲート1206を介して
入力されるライン同期信号1301でクリアされている
。また、オフセットアドレス信号PjはANDゲート1
207を介して入力されるライン同期信号1301でラ
ッチされており、システム制御ユニット1503は、副
走査方向に処理が進むに従って設定しているオフセット
アドレス信号を所定のタイミングで変更し、副走査方向
の切り換えを制御する。
RAM1202から出力される領域番号信号aiはエリ
ア処理レジスタ1209に入力されている。
エリア処理レジスタ1209は、各領域における領域信
号パターンを出力する回路で、第12図(dlに示すよ
うな領域信号パターンが、予め制御信号BUSoによっ
て領域番号毎に複数設定されており、上述した領域番号
信号aiによってパターンの選択が行われると、設定さ
れている領域信号パターンを出力する。
エリア処理レジスタ1209から出力される領域信号パ
ターンは、デイレイ回路1210に入力され、ここで各
画像処理回路における画像信号のデイレイと同じ量遅ら
される。これにより画像信号のデイレイと一致した領域
信号125が出力される。
〈プリンタユニット〉 第17図(alにプリンタユニット1502の電装部の
概略を示す。
尚、本プリンタユニットでは第17図(b)に示すよう
に、LD1700−1.2,3.4から出射されたレー
ザ光が同一軸上のポリゴンミラー1407等によって走
査されるので、ドラム面上の走査方向は2通りとなる。
このため第17図(C1に示すように、レーザ光の書き
込み開始タイミングを検出するためセンサ1701−1
.2,3.4も、それぞれ異なるタイミングで信号を出
力している。
第17図(alを参照すると、画像処理部1501から
出力された画像信号BKp、 Mp、yp、Cp及び画
像同期信号CLKpは、書き込み処理回路1702−1
.2,3.4に入力されている。
尚、書き込み制御回路1702−2.2. 3.4は同
様な構成を示しているため、第17図(alでは、書き
込み制御回路1702−4のみ、その詳細を示している
書き込み制御回路1702−4に注目すると、画像信号
Cp及び画像同期信号CLKpは3ラインバッファ回路
1703に入力される。また、同期信号発生回路170
4は、書き込み制御回路1702−4内で使われる画像
同期信号を、センサ1701−4の出力に応じて発生す
る回路であり、3ラインバッファ回路は、画像処理ユニ
ットがら送られてきた画像信号Cpを画像同期信号CL
Kpaこ基づいてラインメモリに書き込むと共に、同期
信号発生回路から出力される画像同期信号に従って読み
出しを行っている。
上述したように、画像信号の読み出し開始タイミングは
書き込み制御回路1702−1.2.3゜4によって異
なっており、また回路によっては読み出す方向を反転す
る必要もある。このため3ラインバッファ回路は、3ラ
イン分の画像信号を記憶するメモリを有していて、第1
7図(c)に示すように書き込みを行うメモリと読み出
しを行うメモリが重ならないような制御を行っている。
3ラインバッファ回路1703から出力された画像信号
は、パルス幅変調回路1705に入力される。パルス幅
変調回路は、入力された画像信号を、その信号値に応し
た幅のパルス信号に変換して、LDドライブ回路170
6に出力する。
LDドライブ回路1706は、入力されたパルス信号と
パワー制御回路1707から出力される制御信号に基づ
いてLD1700−4を駆動し、LDにレーザ光を出射
させる。また、LDから出力されるモニタ信号はパワー
制御回路に入力されており、ハワー制御回路では、LD
から出射されるレーザ光量が一定になるようにLDドラ
イブ図154御している。
また、上述した低速モードが選択された場合、第17図
(C1に示すように、画像処理部1501が出力する画
像信号等の送信速度は1/2になるが、ラインメモリか
らの読み出し速度は一定で、2重の読み出しが行われる
。但し、LD1700−4の駆動はパワー制御回路17
07による制御によって2回に1回行われる。
尚、書き込み制御回路1702−4内のライン同期信号
5YNCpは、プリンタユニット1503を代表するラ
イン同期信号として画像処理部1501に出力されてい
る。
また、プリンタユニット1502は、ユニット全体を制
御するプリンタ制御回路1708を有している。
プリンタ制御回路1708は、CPU1709、ROM
1710、RAMI 711を始め、システム制御ユニ
ット1503と通信を行うためのシリアル110回路1
712やパラレルI10回路1713等から構成される
マイクロコンピュータシステムである。ここで、パラレ
ル110回路1712は、レジストセンサ1714等の
各種センサ信号の入力、書き込み制御回路1702−1
.23.4に対する設定信号の出力や異常検出結果の入
力、駆動回路1719を制御する信号の出力等を行う回
路である。また、駆動回路1719は、感光体1410
等や転写ヘルド1418等を回転駆動するメインモータ
1715、ポリゴンモータ1411、給紙クラッチ17
16、定着ヒータ1717、高圧電源1718等の各種
負荷を駆動・制御する回路である。即ち、プリンタ制御
回路170Bは、ROMl710に記憶されたプログラ
ムによって動作し、システム制御ユニット1503から
の指令や各種センサ信号に応じて、各回路の設定や各種
負荷の駆動制御を行っている。
例えば、システム制御ユニット15036:より低速モ
ードの選択指令が入力されると、プリンタ制御回路17
08は、書き込み制御回路に第17図(C1に示したよ
うな低速モードの設定を行い、メインモータl715の
回転速度や定電流制御を行っている高圧電源1718の
出力を1/2に制御するように駆動回路1719を設定
する等を行う。
〈シスコン・操作表示ユニット〉 第19図に、システム制御ユニット1503及び操作表
示ユニッ)1504の概略の構成例を示す。
第19図に示すように、システム制御ユニット1503
は、CPUI 900.ROMI 901、RAM19
02.1903及び19o4、タイマー1905を始め
、スキャナユニット1500、プリンタユニット150
2、操作表示ユニット1504及び外部機器1506の
各制御回路と通信を行うためのシリアル110回路19
06や、パラレル110回路1907、割り込みコント
ローラ1909等から構成されるマイクロコンピュータ
システムになっている。ここで、パラレル110回路1
907は、画像処理部15o1の設定等を行うための制
御信号BUSoの出力や、画像処理部1501から出力
される検出結果を取り込むための回路であり、その出力
信号の一部はデコーダ1908に入力され、デコーダ1
90Bからは画像処理部内のRAM等の選択信号160
3−1〜nが出力される。また、割り込みコントローラ
1909には画像処理部のライン同期信号1301が入
力されており、システム制御ユニット1503はこの信
号により副走査方向の処理の経過を管理している。
即ち、システム制御ユニット1503はROM1901
に記憶されたプログラムによって動作しており、操作表
示ユニット15o4の要求に応じてスキャナユニット1
500やプリンタユニット1502に指示を与えたり画
像処理部1501の初期設定を行う。また、画像処理中
にあっては、副走査方向の処理の進み具合を監視して、
加工処理回路102の読み出し開始アドレスやアップ・
ダウン制御信号、遅延処理回路122のフレームメモリ
同期信号、領域制御回路126のオフセットアドレス信
号等の設定を随時変更するなどを行っている。
また、RAM1904.1905はバッテリ・バック・
アップされており、電源スイツチ切断後も、操作表示部
で行われた調整結果や過去の動作モード等を記憶してい
る。特に、RAM1905は着脱可能なICカードにな
っており、動作モード等の登録/呼び出しをユーザ毎に
できるようになっている。
操作表示ユニッ)1504は、原稿上の所定の範囲、位
置等を入力するためのデジタイザ1910、表示部と入
力部が一体となったタッチパネル・デイスプレィ191
1、テンキー1912、クリア/ストップキー1913
、○HPモードキー1914、割り込みキー1915及
びコピーキー1916等を有する操作表示パネル191
7と、操作表示ユニット全体を制御する操作表示制御回
路1918等から構成されている。
ここで、操作表示制御回路1918は、CPU1919
、ROM1920、RAMI 921を始め、システム
制御ユニット1503やデジタイザ1910と通信を行
うためのシリアル110回路1922や、操作表示パネ
ル1917における入力を検出するためのキーボード・
コントローラ1923や、表示制御を行うためのデイス
プレィ・コントローラ1924等から構成されるマイク
ロコンピュータシステムになっている。操作表示制御回
路1918は、ROMl920に記憶しであるプログラ
ムに従って動作しており、デイスプレィ部にメツセージ
等を表示して動作モード等の設定を促し、これにより設
定された結果をシステム制御ユニット1503に送信す
る等を行っている。
〈動作説明〉 第20図にタッチパネル・デイスプレィ1911の表示
画面例を示す。
カラー複写機の電源が投入されると、操作表示制御回路
1918は初期状態になり、第20図fatに示すよう
な標準画面を表示する。画面右側の「写真」、「文字」
、「標準」表示部分は画質モード選択用の領域であり、
操作者がこの表示部分を押下すると、それぞれ写真画像
等に通した写真モード、文字画像等に適した文字モード
、写真画像/文字画像両用の標準モードが選択される。
例えば、「文字」表示部分が押下され、操作表示制御回
路1918がそれを検出すると、第20図(blに示す
ような「文字」表示部分の背景を異ならせた画面を表示
して、表示部押下が認識されたことを操作者に伝え、シ
ステム制御ユニット1503には文字モードの設定を要
求する。
また「標準」、「写真」表示部分が押下された場合も、
同様な表示画面の変更とシステム制御ユニツ)1503
への要求を行う。
システム制御ユニット1503はこれを受けて、画像処
理部1501の各回路(第1フイルタ処理回路104−
1.2.3の係数選択レジスタ415、色補正回路11
0−1.2.3.4のRAM706、第21変換回路1
14−1.2,3.4のRAM602、第2フイルタ処
理回路118−1、 2.3.4のF/FIOI0.1
011,1012.1013.1014等、多値デイザ
処理回路120−’1,2,3.4のパターン選択レジ
スタ1111 、?iJI域制御回路126のエリア処
理レジスタ1209及びRAM1202等)の設定を必
要に応して変更する。
例えば文字モードの要求を受けると、第1フイルタ処理
回路104−1.2.3の係数選択レジスタ415の設
定を行って、第1フイルタ処理回路104−1.3のエ
ツジ強調のフィルタ係数を第4図(blに示したElに
、第1フイルタ処理回路104−2のエツジ強調のフィ
ルタ係数をEOにする。一般に、原稿等を走査して得る
色分解された画像信号のMTF特性は等しくならない。
このため、本カラー複写機では文字モードが選択される
と、第4図(b)に示したようなエツジ強調のフィルタ
係数EO,1,2,3を画像信号毎に適宜選択している
。これにより、黒文字等の黒色細線を読み取った時もフ
ィルタ処理後の画像信号のレベルが揃い、Bkトナーへ
の置き換えが容易になっている。
また、文字モード用のフルカラーの係数を色補正回路1
10−1.2,3.4のRAM706にそれぞれ設定す
ると共に、OCR処理回路112ではUCA処理を行わ
ない処理(第2式)が選択されるようにする。
第7図fc)に示すように、文字モード用の係数を求め
るのに使用するデータは、無彩色におけるBkの値がM
、Y、Cの値に比べて大きくなっており、これとUCR
回路における処理によって、無彩色付近の色はBkのみ
で記録されるように処理される。また、文字モード用の
データは、他のモードに比べて有彩色を高彩度に再現す
るようになってオリ、これによって色文字等が鮮やかに
再現される。
また、第2フイルタ処理回路118−1.2゜3.4に
はそれぞれ文字モード用に選択されているフィルタ係数
を設定し、多値デイザ処理回路120−1.2.3.4
のパターン選択レジスタ1111〜1には文字モード用
デイザパターンのためのデータを設定する。
また、第2γ変換回路114−1.2.3.4のRAM
602には、文字モート用デイザパターンに対応した各
色毎のLOTデータをそれぞれ設定する等を行う。
更に、システム制御ユニット1503は、第1フィルタ
処理回路104による処理をエツジ強調するに等、上述
した設定を選択するように、領域制御回路126のエリ
ア処理レジスタ1209やRAM1202の内容を変更
し、コピー動作中にあっては、オフセットアドレス信号
Pjを領域制御回路126に出力して上述したような処
理が実行されるように制御する。
また、写真モードや標準モート′の要求を受けた場合も
同様であり、モードに応した設定や制御をシステム制御
ユニット1503は行う。
例えば、写真モードまたは標準モードが要求されると、
第4図(b)に示したSOのフィルタ係数による平滑化
処理が行われるように、第1フィルタ処理回路104の
係数選択レジスタ415を設定する。この平滑化処理に
より、網点画像等を読み取った場合に生じるモアレが除
去され、良好なコピーが得られる。尚、平滑化処理を行
う場合は、上述したMTF特性の差による影響が少なく
なるため、本カラー複写機では、同一フィルタ係数を使
用している。
また、色補正回路110−1.2,3.4のRAM70
6には、選択されたモードに応じて第7図fc)に示し
たデータから求めた係数を設定すると共に、UCR処理
回路112ではUCA処理を行う処理(第3式)が選択
されるようにする。
第7図(C)に示すように、標準モード用のデータは、
無彩色におけるBkの値がM、Y、Cの値と等しくなっ
ており、これとtJcR回路における処理によって標準
モードでは無彩色がBkのみで記録されるように処理さ
れる。
これに対し写真モード用のデータはBkの記録量を少な
くしており、これによって滑らかな階調再現が容易に実
現できるようになっている。
また、第2γ変換回路114−1.2,3.4、第2フ
イルタ処理回路118−1.2.3.4及び多値デイザ
処理回路120−1.2,3.4も、それぞれのモード
に応じた設定を行う。尚、第11図(′b)に示したよ
うに標準モードのデイザパターンを本カラー複写機は2
種類有しているが、標準1のデイザパターンを通常は選
択する。
以上で説明したように、本カラー複写機では選択された
画質モードに応じて画像処理部1501に設定されるデ
ータを変更して最適な画質が選択できるようになってい
る。
また本カラー複写機では、上述した各モードにおける第
2フィルタ回路118に設定するフィルタ係数や、第2
1変換回路114に設定するLUTデータを、操作者が
選択できるようになっており、この選択は操作表示パネ
ル1917の画質調整キー1925を押下することで可
能になる。
即ち、操作表示制御回路1918は画質調整キー192
5の操作を検出すると、第20図FC+に示すような画
面を表示して、フィルタ係数を調整するためのシャープ
/ソフト調整モードと、LUTデータを調整するための
カラーバランス調整モードの選択を可能にする。
シャープ/ソフト調整モードが選択されると、操作表示
制御回路1918は第20図(dlに示すような画面を
表示して、各画質モードにおける第2フィルタ回路11
8のフィルタ係数の選択を可能にする。第20図(d)
に示すように本カラー複写機では各画質モード毎に11
段階のフィルタ係数の選択が可能になっており、操作表
示制御回路1918は選択された結果をシステム制御ユ
ニット1503に伝え、システム制御ユニツ)1503
はこの結果をRAM1903に記憶しておく。
尚、第10図(b)に示したフィルタ係数とこの調整結
果の対応は、第10図fclのようになっている。
即ち、文字モードでは平滑化を中心にフィルタ係数が選
択され、標準モードではエツジ強調を中心にフィルタ係
数が選択される。また、写真モードではスルーを中心と
するフィルタ係数が選択される。これにより、文字モー
ドでは、第1フィルタ処理回路で行うエツジ強調により
発生したモアレを弱めることができ、標準モードでは、
第1フィルタ処理回路で行う平滑化により発生したボケ
を補正することができる。更に、文字モード及び標準モ
ードでは、Bkのみ1段分エツジ強調側のフィルタ係数
が用いれており、これによって黒文字等の細線が鮮鋭に
コピーされる。
また、カラーバランス調整モードが選択されると、操作
表示回路1918は第20図fe)に示すような画面を
表示して、各画質モードにおける第21変換回路114
のLUTデータの選択を可能にする。第20図telに
示すようにLLJTデータの調整は、画質モードと色毎
に、シャドウ、ミドル、ハイライト別の17(−8〜8
)段階の調整を行えるようになっており、操作表示制御
回路1918はこの調整結果をシステム制御ユニット1
503に伝える。
システム制御ユニット1503は、この調整結果をRA
M1903に記憶しておき、必要に応して第2γ変換回
路のRAM602に設定するLUTデータを計算する。
即ち、システム制御ユニツ)1503のROM1901
には、第21図(a)。
(b)、 (C)に示すようなシャドウ部調整用、ミド
ル部調整用、ハイライト部調整用の2.4,6.8のL
OTデータが予め記憶されており、調整結果に応じてL
LITデータを読み出して符号反転、補間演算等を行い
、更に第21図(d)に示すような濃度調整用のLUT
データと足し合わせて、RAMに設定するLUTデータ
を計算する。
ここで、再度20図を参照すると、画面右下部は画像濃
度調整用の領域であり、r ’/74 < J、「薄く
」表示部分を押下すると、それぞれ記録される画像の濃
度をより濃く、より薄くすることができるようになって
いる。即ち、操作表示制御回路1918は上述した操作
を検出すると、スケール部分の表示を変更すると共に、
この結果をシステム制御ユニット1503に伝える。シ
ステム制御ユニツl−1503は、これに呼応して第2
1図(d)に示した濃度調整用のLUTデータの選択を
変更してLUTデータを再計算し、第21変換回路11
4のRAM602に設定する。
以上で説明したように、本カラー複写機では、各モード
における第2フィルタ回路118に設定するフィルタ係
数や、第2γ変換回路114に設定するLUTデータを
選択することができるので、最適な条件でコピーするこ
とが可能になっている。
〔発明の効果〕
請求項1記載の発明によれば、画像処理装置は、色分解
された画像信号に空間フィルタ処理を施すフィルタ処理
手段と、空間フィルタ処理が施された画像信号に色補正
処理を施して、C,M、Y、Bk等の色分解版記録用の
画像信号を出力する色補正手段とを有しているので、画
像読取装置と色補正処理の間で起きるモアレや黒文字等
の色付き等の問題を、フィルタ処理によって緩和するこ
とができるようになった。
請求項2記載の発明によれば、複数の処理モードのうち
の1つを選択する入力手段を有し、上記入力手段から入
力に応して、画像処理装置のフィルタ処理手段における
フィルタ係数を変えるので、読み取る画像に応して適切
な画像処理を選択できるようになった。
請求項3記載の発明によれば、複数の処理モードは文字
画像用の処理モードを含み、文字画像用の処理モードが
選択された場合のフィルタ係数をエツジ強調にするとと
もに、画像信号より異なるフィルタ係数にするので、画
像読取装置のMTF特性に起因する黒文字等の色付きを
防くができ、これによって黒文字等の再現をBkトナー
のみできるようになった。
【図面の簡単な説明】
図面は全て本発明に係り、第1図は画像処理部のブロッ
ク図、第2図は主走査変倍部を示し、同図(a)は各処
理回路のブロック図、同図(b)は同期信号の内容を示
す説明図、同図fC1は係数切換信号と画像信号の対応
を示す説明図、同図(d)は変倍制御回路のブロック図
、同図telは画像信号から変倍後の仮想サンプリング
点の画像信号値の補間演算の説明図、第3図は加工処理
部を示し、同図fa)は加工処理回路のブロック図、同
図(blはメモリ制御回路のブロック図、同図(C1は
影領域判定回路のブロック図、第4図は第1フィルタ処
理部を示し、同図(a)は第1フィルタ処理回路のブロ
ック図、同図中)はフィルタ係数の内容を示す説明図、
第5図はI/F部を示し、同図[a)は外部1/F回路
のブロック図、同図(b)、(C)は画像同期信号のタ
イミングチャート、第6図は第1T変換部を示し、同図
(alは第1γ変換回路のブロック図、同図(b)はR
AMにデータを書き込む場合の信号の説明図、第7図は
色補正・BP処理部を示し、同図(alは色補正処理回
路のブロック図、同図(blは画像信号R,G、Bで形
成される色空間の説明図、同図(C1は有彩色と無彩色
の入力画像信号とそれに対応する出力画像信号との関係
を示す説明図、第8図はUCR処理回路のブロック図、
第9図は原稿サイズ検出処理部を示し、同図(alは原
稿サイズ処理回路のブロック図、同図(b)は原稿サイ
ズ検出の様子を示す説明図、同図(C)は4分周された
画像同期信号およびライン同期信号の波形図、第10図
は第2フィルタ処理部を示し、同図fa)は第2フィル
タ処理回路のブロック図、同図中)は各フィルタ係数の
内容を示す説明図、同図fc)はフィルタ係数と各モー
ドとの関係を示す説明図、第11図はデイザ処理部を示
し、同図(a)は多値デイザ処理回路のブロック図、同
図(b)は多値デイザパターンの内容を示す説明図、第
12図はエリア処理部を示し、同図fa)は領域制御回
路のブロック図、同図(b)は矩形領域を示す説明図、
同図(C)はメモリデータの内容を示す説明図、同図(
dlは各領域毎の領域信号パターンを示す説明図、第1
3図はタイミング発生部を示し、同図(alは同期信号
発生回路のブロック図、同図(b)、(C1は画像同期
信号のタイミングチャート、第14図はデジタルカラー
複写機の構成図、第15図はその電装部のブロック図、
第16図はスキャナユニット部を示し、同図(alは電
装部のブロック図、同図(b)はフィルタの構成図、第
17図はプリンタユニットを示し、同図(a)は電装部
のブロック図、同図中)はポリゴンミラーによる走査の
様子を示す説明図、同図(C)はレーザ光の書き込み開
始タイミングチャート、第18図はデイレイ処理部を示
し、同図(alは感光体ドラムに対応する遅延間隔を示
す説明図、同図(blは遅延処理回路のブロック図、同
図(C1はRAMブロックの説明図、同図(dlはメモ
リ制御回路のブロック図、同図(e)は有効画像開始位
置と有効画像幅の説明図、同図(flはRAMブロック
の結線図、同図(glはその動作説明図、同図(hlは
ライン同期信号とその2分周波形を示す説明図、第19
図はシスコン・操作表示ユニットのブロック図、第20
図fat、fbl、(C1、fdl、(e)はタッチパ
ネル・デイスプレィの表示画面例を示す説明図、第21
図(a)、山)、(C)、fdlはROM内のLUTデ
ータの説明図である。 104・・・フィルタ処理手段、111.112・・・
色補正処理手段、1501・・・画像処理装置、191
7・・・入力手段。 第6図(a) 第6図(b) 屯8図 第 0図(b) 范 0図(C) 強 □エツジ強調□弱 弱□平滑化□強 口圏固日圓回回圏「臣囲岡岡囲四図囲 樗準モード シャープ 写真モード C ソフト a、平滑化 す、エツジ強調 C,ラプラシアン 11図(b) 率 13図(b) 第 3図(C) 第 田園(a) 第 18区(c) 第 田園(f) 第田園(g) C50,i、 A00〜22 !a38出力 第 20図(0) 第20図(b) 幣20図(e) 第21図(a) 第2 図(d) 第2 図(b) 竿 21図(C)

Claims (3)

    【特許請求の範囲】
  1. (1)原稿を走査して、赤、緑、青等に色分解された画
    像信号を出力する画像読取装置と、この画像読取装置が
    出力する画像信号を処理する画像処理装置と、この画像
    処理装置が出力する画像信号に基づいて画像を記録する
    画像記録装置とを有するカラー画像形成装置において、
    上記画像処理装置は、少なくとも色分解された画像信号
    に空間フィルタ処理を施すフィルタ処理手段と、空間フ
    ィルタ処理が施された画像信号に色補正処理を施して、
    シアン、マゼンタ、イエロー、ブラック等の色分解版記
    録用の画像信号を出力する色補正処理手段とを備えたこ
    とを特徴とするカラー画像形成装置。
  2. (2)請求項1の記載において、さらに複数の処理モー
    ドのうちの1つを選択する入力手段を有し、この入力手
    段からの入力に応じて、上記画像処理装置のフィルタ処
    理手段におけるフィルタ係数を変えることを特徴とする
    カラー画像形成装置。
  3. (3)請求項2の記載において、上記複数の処理モード
    は、文字画像用の処理モードを含み、文字画像用の処理
    モードが選択された場合のフィルタ係数をエッジ強調に
    するとともに、画像信号により異なるフィルタ係数にす
    ることを特徴とするカラー画像形成装置。
JP22817490A 1990-08-31 1990-08-31 カラー画像形成装置 Expired - Fee Related JP3169219B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP22817490A JP3169219B2 (ja) 1990-08-31 1990-08-31 カラー画像形成装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP22817490A JP3169219B2 (ja) 1990-08-31 1990-08-31 カラー画像形成装置

Publications (2)

Publication Number Publication Date
JPH04111676A true JPH04111676A (ja) 1992-04-13
JP3169219B2 JP3169219B2 (ja) 2001-05-21

Family

ID=16872381

Family Applications (1)

Application Number Title Priority Date Filing Date
JP22817490A Expired - Fee Related JP3169219B2 (ja) 1990-08-31 1990-08-31 カラー画像形成装置

Country Status (1)

Country Link
JP (1) JP3169219B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006065460A (ja) * 2004-08-25 2006-03-09 Seiko Epson Corp 画像処理を並列処理で実行する際の負荷の割り付け

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006065460A (ja) * 2004-08-25 2006-03-09 Seiko Epson Corp 画像処理を並列処理で実行する際の負荷の割り付け

Also Published As

Publication number Publication date
JP3169219B2 (ja) 2001-05-21

Similar Documents

Publication Publication Date Title
JP3219403B2 (ja) 画像記憶装置
US6259811B1 (en) Image processing apparatus and method
JPH0937028A (ja) 画像処理装置
JPH11341258A (ja) 画像処理装置および画像処理方法
JPH1141473A (ja) 画像処理装置と画像記録装置と画像形成装置
JPH04111676A (ja) カラー画像形成装置
JPH11196258A (ja) 画像処理装置およびその方法
JP2000125117A (ja) 画像処理方法及び装置
JPH09172544A (ja) 画像処理装置
JPH1070665A (ja) 画像処理装置及びその方法及び画像処理システム
JPH09116737A (ja) 画像処理装置及び方法
JP3213347B2 (ja) デジタル複写機及び輪郭モード処理方法
JP3003133B2 (ja) イメージ外形線抽出装置
JP3098530B2 (ja) デジタル複写機
JPH07147614A (ja) 画像複写システム
JP2906459B2 (ja) イメージ影線抽出装置及びその装置を用いた画像処理装置
JPH10126606A (ja) 画像処理装置及び方法
JP2000324333A (ja) 画像編集可能な画像処理装置
JPH06334854A (ja) カラー複写機
JP3881178B2 (ja) 記録システム
JP3302010B2 (ja) 電子機器の制御方法
JPH0575846A (ja) 画像処理装置
JP3265735B2 (ja) カラー画像処理装置
JP2000032258A (ja) 画像処理装置および画像処理方法
JP2680341B2 (ja) 画像形成装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090316

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100316

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees